微电子概论(第3版)课件4-4-3CMOS集成器件与电路设计-CMOS集成电路版图设计实例_第1页
微电子概论(第3版)课件4-4-3CMOS集成器件与电路设计-CMOS集成电路版图设计实例_第2页
微电子概论(第3版)课件4-4-3CMOS集成器件与电路设计-CMOS集成电路版图设计实例_第3页
微电子概论(第3版)课件4-4-3CMOS集成器件与电路设计-CMOS集成电路版图设计实例_第4页
微电子概论(第3版)课件4-4-3CMOS集成器件与电路设计-CMOS集成电路版图设计实例_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

IntroductiontoMicroelectronicsThirdEdition《微电子概论》(第3版)郝跃贾新章史江一4.4.1硅栅CMOS器件4.4CMOS集成器件与电路设计4.4.2CMOS电路中的寄生效应目录4.4.3CMOS集成电路版图设计实例1.单元电路版图设计步骤依据面对的应用场景确定最小单元电路逻辑组成,通常为基础的逻辑门:非门(反相器),与非门、或非门、与门、或门、异或门、同或门、全加器、半加器、选择器、锁存器、触发器等(1)确定最小单元电路1.单元电路版图设计步骤依据目标性能确定最小单元电路扇入数量:2输入、3输入……与非门/或非门/与门/或门;2输入、3输入异或门/同或门;1位、4位全加器,2选1、4选1、8选1……选择器等(1)确定最小单元电路确定个单元电路驱动能力分布:1X,2X,4X,8X…1.单元电路版图设计步骤基准图形尺寸主要考虑工艺能力限制和电学特性限制工艺能力限制考虑光刻精度、扩散分布等电学特性考虑击穿电压、电流密度、寄生效应、应用目标(ULL、LP、HP)(2)确定基准图形尺寸(3)绘制版图布局、布线草图(欧拉图)(4)依据尺寸比例绘制单元版图(5)按照设计规则检查版图2.设计实例(1)2输入或非门由PMOS管构成的上拉网络串联由NMOS管构成的下拉网络并联保障最差出入组合驱动能力性能最差输入条件:两个输入从1跳变为0,令μn/μp=2,则Wp=4Wn2.设计实例(2)2输入与非门由PMOS管构成的上拉网络并联由NMOS管构成的下拉网络串联保障最差出入组合驱动能力性能最差输入条件为两个输入从0跳变为1,令μn/μp

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论