计算机填空题_第1页
计算机填空题_第2页
计算机填空题_第3页
计算机填空题_第4页
计算机填空题_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第一章

1.完整的计算机系统应包括配套的硬件设备和软件系统O

2.计算机硬件包括运算器、控制器、存储器、输入设备

和输出设备。其中运算器、控制器和一存储器—组成主机运算器

和控制器可统称为CPU。

3.基于存储程序原理的冯・诺依曼计算机工作方式的基本特点是按地址访问并顺序执行指

令。

5.系统程序是指用来对整个计算机系统进行调度、管理、监视及服务的各种软件,应

用程序是指用户在各自的系统中开发和应用的各种程序O

6.计算机与日常使用的袖珍计算机的本质区别在于自动化程M的高低。

7.为了更好地发挥计算机效率和方便用户,20世纪50年代发展了操作系统技术通过

它对计算机进行管理和调度。

8.指令和数据都存放在存储器中,控制器能自动识别它们。

9.计算机系统没有系统软件中的操作系统就什么工作都不能做。

10.在用户编程所用的各种语言中与计算机本身最为密切的语言是汇编语言C

11.计算机唯一能直接执行的语言是机器语言.

12.电子计算机问世至今计算机类型不断推陈出新但依然保存存储程序的特点最早提出这种

观点的是冯♦诺依曼。

13.汇编语言是一种面向机器的语言,对机器依赖性很强,用汇编语言编制的

程序执行速度比高级语言里_____0

14.有些计算机将一部分软件永恒地存于只读存储器中称为固件。

15.计算机将存储、运算逻辑运算和控制三部分合称为主机,再加上输入设备和出

设备组成了计算机硬件系统。

16.lps=10-6s,其时间是1ns的1000倍。

17.计算机系统的软件可分为系统软件和应用软件,文本处理属于应用软件,汇编程

序属于系统软件。

18.指令的解释是由计算机的控制器来完成的,运算器用来完成算数和逻辑运

算O

23.存储器的容量可以用KB、MB和GB表示,它们分别代表21。字节,22。字节和

23。字节。

24.计算机硬件的主要技术指标包括机器字长存储容量、运算速度。

1.1946年研制成功的第一台电子计算机称为邱妗J。

3.集成电路的发展,到目前为止,依次经历了小规模集成(SSI)、规模集成(MSI)、大规

模集成(LSI)和超大规模集成(VLSI)四个阶段。

5.数控机床是计算机在迎典方面的应用,邮局实现信件自动分拣是计算机在塞式识别

方面的应用。

6.人工智能研究用计算机模拟人类智力活动的有关理论与技术,模式识别研究用计算机对

物体、图像、语言、文字等信息进行自动识别。

7.计算机在过程控制应用中,除计算机外,A/D转换器是重要部件,它能把模拟量转换成

计算机能识别的信号。

10.计算机按其工艺和器件特点,大致经历了四代变化,第一代从1946年开始,采用电子

管;第二代从1958年开始,采用晶体管,第三代从1965年开始,采用中小规模集成电

造。第四代从1971年开始,采用大规模和超大规模集成电路.

11.电子计算机的英文名是Computer,世界上第一台电子计算机命名为ENIAC,它是由

宾夕法尼亚州立大学制成。

12.遨生计算机用来处理离散型的信息,而里L计算机用来处理连续性的信息。

13.以电压的高低来表示数值,其精度有限的计算机称为模拟计算机。

14.将许多电子元件集成在一片芯片上称为」^c(用英文缩写字母表示)

15.人工智能(简称AI)的目标是由人类将思考力、判断力和学习力赋予计算机。

16.计算机发展至今,虽然与早期相比面貌全非,但存储程序的特点依然不变。

17.操作系统最早出现在第三代计算机上。

18.网络技术的应用主要有电子商务、网络教育和敏捷制造等。

19.多媒体技术是计算机技术和视频、音频及通信技术集成的产物.

20.在微型计算机广泛的应用领域中,财务管理属于数据处理方面的应用。

21.在远程导弹系统中,将计算机嵌入到导弹内,这种计算机属于支用计算机,在计算机的

应用领域中属于过程控制。

22机器人属于4X18岂领域的一项重要应用。

23才巴各类专家丰富的知识和经验以数据形式存于知识库内,通过专用软件,根据用户食询的

要求,向用户做出解答。这种系统通常被称作专家系统,属于人工智能领域的应用范畴。

第三章

L在做手术过程中,医生经常将手伸出等护士将手术刀递上,待医生握紧后,护士才松手。

如果把医生和护士看成是两个通信模块上述一系列动作相当于是步通信中的全豆钝方式。

2.按联接部件不同,总线可分为片内总线、系统总线和诵信总线三种.

3.系统总线是连接CPU、主存、1\。之间的信息传送线,按传输内容不同,又可分为地址线

数据线和,控制线分别用来传送地址数据和控制信号、响应信号和时序信号。

4.PlugandPlay的含义是即插即用。PQ总线标准具有这种功能。

5.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。

6.总线上的主模块是指对总线有控制权的模块,从模块是指被主模块访问的模块,只能响

应从主模块发来的各种总线命令。

7.总线的通信控制主要解决通信双方如何获知传输开始和传输结束,以及通信双方如何协调

如何配合通常有同步通信异步通信半同步通信和分离式通信四种。

8.同步通信的主要特点是通信双方由统一时钟控制数据的传输,一般用于总线长度较短,

总线上各部件存取时间比较一致的场合;异步通信的特点是通信双方没有公共的时钟标准,采

用应答方式通信,一般用于总线上各部件速度不一致的场合。

9.每个总线部件一般都配有三态门电路,以避免总线访问冲突,当某个部件不占用总线

时,由该电路禁止向总线发出信息。

10.总线同步通信影响总线效率的原因是必须按最慢速度的部件来设计公共时钟。

11.在总线的异步通信方式中,通信的双方可以通过不互锁、半互锁和全互锁三种类型联

络。

13.按数据传送方式不同,总线可分为串行传输总线?口并行传输总线.

14.里遁线只能将信息从总线的一端传到另一端,不能反向传输。

15.总线判优控制可分为集中式和公布式两种。

16.在同步通信中,设备之间没亘应答信号,数据传输在公共时钟信号的控制下进行。

17.在异步通信中,没有固定的总线传输周期,通信双方通过应答(握手)信号联络。

18.在计数器定时查询方式下,采用每次从上一次计数的终止点开始计数的方式,可使每个

设备使用总线的优先级相等。

19.总线复用技术是指不同的信号(如地址信号和数据信号)共用同一组物理学线路,分时

使用,此时需配置相应的电路。

20.半同步通信既有统一的时钟信号,又允许不同速度的模块和谐工作,为此需增设一条

"等待〃(WAIT)响应信号线。

第四章

填空

1.主存、快速缓冲存储器、通用寄存器、磁盘、磁带都可以用来存储信息,按存取时间由快

至慢排列,其顺序是通用寄存器、快速缓存寄存器、主存、磁盘、磁带。

2.Cache.主存和辅存组成三级存储系统,分级的目的是樨高访存谏度,扩大存储容量,

3.半导体静态RAM依据触发器原理存储信息,半导体动态RAM依据电容存储电荷原理存

储信息。

4.动态RAM依据电容存储电荷的原理存储信息,因此T殳在迎时间内必须刷新一次,

刷新与近地址有关,该地址由刷新地址计数器给出。

7.半导体静态RAM进行读/写操作时,必须先接受典信号,再接受片选和读/写信号。

8.欲组成一个32K*8位的存储器,当分别选用1K*4位,16K*1位,2K*8位的三种不同规

格的存储芯片时,各需格和片。

64_x16

9.欲组成一个64K*16位的存储器,若选用32K*8位的存储芯片,共需生片;若选用16K*1

位的存储芯片,则需义片;若选用1K*4位的存储芯片共需塑片。

10.用1K*1位的存储芯片组成容量为16K*8位的存储器共需丝&片,若将这些芯片分装在

几块板上,设每块板的容量为4K*8位,则该存储器所需的地址码总位数是14,其中2位用于选

板,2位用于选片,"_位用于存储芯片的片内地址。

18.主存可以和缓存、辅存和CPU交换信息,辅存可以和圭狂交换信息,快速缓存可以和圭

存、CPU交换信息。

19.缓存是设在CPU和主存之间的一种存储器,其速度与CPU速度匹配,其容量与缓存中

数据的命中率有关。

20.存储器由m(m=1,2,4,8......)个模块组成,每个模块有自己的地址和数据寄存器,若存

储器采用模m编址,存储器带宽可增加到原来的也倍。

21.设有八体并行低位交叉存储器,每个模块的存储容量是64K*32位,存取周期是500ns,

则在500ns内,该存储器可向CPU提供空位二进制信息,比单个模块存储器的速度提高了Z

倍。

22.使用高速缓冲存储器是为了解决CPU和主存的速度匹配问题,提高访存速度,缓存的地

址对用户是透明的,存储管理主要由硬件实现。使用虚拟存储器是为了解决扩大存储器容量问

题,存储管理主要由硬件和操作系统实现。后一种情况下,CPU丕直接访问第二级存储器。

主存储器容量通常以为单位,其中硬件的容量通常以为单位,其中

23.KBK=1024eGB

G=2的30次方。

主存储器位即等于

24.1MB1024KB0

25.当我们说16位微机的主存储器容量是640KB时,表示主存储器有655360字节存储空

间,地址号从0到655359。

26.将主存地址映射到Cache中定位成为典映像,将主存地址变换成Cache地址称为典

表换,当新的主存块需要调入Cache中,而它的可用地址又被占用时,需根据替换算法解决调入

问题。

27.主存和Cache的地址的映像方法很多,常用的有直接映像、全相联映像组相联映像三

种,在存储管理上常用的替换算法是先进先出算法和近期最少使用算法。

28.Cache的命中率是指CPU要访问的信息已在Cache中的比率,命中率与Cache的块长

和容量有关。

29.FlashMemory具有高性能、低功耗、高可靠性以及瞬时启动的能力,常作为固查

盘,用于便携式电脑中。

30.在Cache-主存层次的存储系统中,存储管理常用的替换算法是LRU和FIFO,前者命

中率高。

31.虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际短空间大得多的虚

拟地址空间。

32.Cache是一种高速缓2存储器,用来解决CPU与主存之间速度不匹配的问题。现代

的Cache可分为片载Cache和片夕卜Cache两级,并将指令Cache和数据Cache分开设

置。

41.虚拟存储器通常由主查和辅存两级组成。为了要运行某个程序,必须把逻辑地址映

射到主存的物理地址空间上,这个过程叫地址映像O

42.计算机的存储结构系统通常采用层次结构。在选择各层次所用的器件时,应综合考虑遗

度、容量、成本、密度、能耗。

43.在Cache-主存的地址映像中,全相联映像灵活性强,全相联映像成本最高。

44.在写操作时,对Cache与主存单元同时修改的方法称为写直达法,若每次只暂时写入

Cache,直到替换时才写入主存的方法称为写回法。

45.一个n路组相联映像的Cache中,共有M块数据.当n=l时,该Cache变为直接映

像;当n=M时,该Cache成为全相联映像。

46.由容量为16KB的Cache和容量为16MB的主存构成的存储系统的容量为上必但。

47.层次化存储器结构设计的依据是程序访问的局部性原理。

48.一个四路组相联的Cache共有64块,主存共有8192块,每块32个字。则主存地址中

的主存字块标记为^位,组地址为4位,字块内地址为工位。

49.在虚拟存储器系统中,CPU根据指令生成的地址是逻辑地址(或虚拟地址),经过转换

后的地址是物理地址(或实际地址)。

第五章

1.I/O接口电路通常具有选址、传送命令、传送数据和反映设备状态功能。

2.I/O的编址方式可分为不统一编址和统一编址两大类,前者需有独立的I/O指

令,后者可通过指令和设备交换信息。

3.I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)

可分为立即响应、异步定时(采用应答信号)、同步定时(采用同步时标)三种。

4.主机与设备交换信息的控制方式中,空度迪方式主机与设备是串行工作的,_

中断方式和DMA方式主机与设备是并行工作的,且DMA方式主程序与信息传送

是并行讲行的c

5.CPU在指令执行周期结束时刻采样中断请求信号(在开中断情况下),而在存储周

期结束时刻采样DMA的总线请求信号。

6.I/O与主机交换信息的方式中,程序查询方式和中断方式都需通过程序实现数据

传送,其中程序查询方式体现CPU与设备是串行工作的。

7.如果CPU处于开中断状态,一旦接受了中断请求,CPU就会自动关中断,防止再

次接受中断。同时为了返回主程序断点,CPU需将程序计数器内容存至存储器(或堆栈)中。

中断处理结束后,为了正确返回主程序运行,并且允许接受新的中断,必须恢复寄存器内容

(或现场)和开中断。

8.CPU响应中断时要保护现场,包括对PC内容和寄存器内容的保护,前者通过

硬件自动(或中断隐指令)实现,后者可通过软件编程实现。

9.一次中断处理过程大致可分为中断请求、中断判优、中断响应、中断服务

和中断返回等五个阶段。

10.为了反映外围设备的工作状态,在I/O接口中都设有状态触发器,常见的有"工作"触

发器B、"完成〃触发器D、"中断请求"触发器INTR和"中断屏蔽”触发器MASK。

11.D/A转换是将数字信号转换为模拟信号。

12.A/D转换是将模拟信号转换为数字信号。

13.按照主机与外设数据传输方式不同,接口可分为并行数据接口和串行数据接口两大

类,按照主机与外设交换信息的控制方式不同,接口可分为程序型接口和DMA型接口。

19.目前常采用一个DMA控制器控制多个I/O设备,其类型分为选择型和多路型。其

中qi择士特别适合数据传输率很高的设备。

20.多路型DMA控制器适合于同时为多个慢速外围设备服务,它又可以分为链式多

路型和独立请求方式多路型。

21.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停

止CPU访问主存、周期挪用和DMA和CPU交替访问主存.

22.显示设备种类繁多,目前微机系统配有的显示器件有CRT显示器、液晶显示器和

等离子显示器.显示器所显示的内容有字符、图形、图像三大类。

23.一台微型计算机通常配置最基本的外部设备,即键盘、鼠标、显示器和打印

机等。

24.通道是具有特殊功能的处理器,它由屿指令启动,并以执行11篁指令完成外

围设备与主存之间进行数据传送。

25.利用访存指令与设备交换信息,这在I/O编址方式中称为统一编址.

26.中断接口电路通过总线将向量地址送至CPU。

27.I/O与主机交换信息共有程序查询方式、程序中断方式、DMA方式、

和诵道方式五种控制方式,

29.若显示器接口电路中的刷新存储器容量为1MB,当采用800x600的分辨率模式时,每

个像素最多可以有216种颜色。

34.终端由键盘和显示器组成,具有输入和输出功能。

35.激光打印机采用了激光技术和照相技术。

36.单重中断的中断服务程序的执行顺序为保护现场、设备服务、恢复现

场、开中断和中断返回。

37.多重中断的中断服务程序的执行顺序为保护现场、开中断、设备服

务、恢复现场和中断返回。

第六章

1.计算机中广泛用二进制数进行计算、存储和传递,其主要理由是物理器件性能所

致O

2.在整数定点机中,机器数为补码,字长8为(含2位符号位),则所能表示的十进制

数范围为-64至63,前者的补码形式为,后者的补码形式为00111111。

3.机器数为补码,字长16位(含1位符号位),用十六进制写出对应于整数定点机的最大

整数的补码是7FFF,最小负数补码是8000。

-0、-128.-127和128(均用十讲制表示),

-0、-1和-127/128(均用十进制表示)。

-127、旦、-0和255(均用十进制表示)。

10.在小数定点机中,采用1位符号位,若寄存器内容为1111111,当它分别表示为补码、

原码和反码时,其对应的真值分别为-127/128、-1/128、和-0(均用十进制表示)。

11.机器数字长为8为位(含1位符号位),当x=-128(十进制)时,其对应的二进制为,

【X】原二不能表示,【X】反二不能表示_,【X】补=,【X】移=00000000。

17.设机器字长为8位含1位符号位),若机器数为00H(十六进制),当它分别代表原码、

补码、反码和移码时,等价十进制整数分别为旦、卫、0和-128。

18.设计器字长为8位(含1位符号位),若机器数为80H(十六进制),当它分别代表

原码、补码、反码和移码时等价的十进制整数分别为工、-128.-127和±0。

19.设计器字长为8位(含1位符号位),若机器数为81H(十六进制),当它分别代表

原码、补码、反码和移码时等价的十进制整数分别为旦、-127,-126和+1。

20.设计器字长为8位(含1位符号位),若机器数为FEH(十六进制),当它分别代表

原码、补码、反码和移码时等价的十进制整数分别为」L、旦、-1和+126。

21.设计器字长为8位(含1位符号位),若机器数为FFH(十六进制),当它分别代表原

码、补码、反码和移码时等价的十进制整数分别为-127、-1、-0和+127。

22.采用浮点表示时,若位尾数为规格化形式,则浮点数的表示范围取决干为迎的位

数,精度取决于星纵的位数,数符确定浮点数的正负。

23.一个浮点数,当其尾数右移时,欲使其值不变,阶码必须增加0位数右移一位阶码

加1。

24.对于一个浮点数,阶码的大小确定了小数点的位置,当其尾数左移时,欲使其值

不变,必须是阶码减少.

25.采用浮点表示时,最大浮点数的阶符一定为正,尾数的符号一定为正。最小浮点

数的阶码一定为正,尾数的符号一定为皇。

26.移码常用来表示浮点数的阶码部分,移码和补码除符号位尾数外,其他各位

数符。

27.采用浮点表示时,当阶码和尾数的符号均为正,其他的数字全部为时,表示的是

最大的浮点数。当阶码的符号为正,尾数的符号为且,其他数字全部为1时,这是最小的

浮点数。

28.设浮点数字长为24位,欲表示・6x104~6x104之间的十进制数,在保证数的最大精

度条件下,除阶符、数符各取1位外,阶码应取5位,尾数应取17位。按这样分配,这24

位浮点数的溢出条件是阶码大于+31。

29.已知16位长的浮点数,欲表示-3x104~3x104之间的十进制数,在保证数的最大精

度条件下,除阶符、数符各取1位外,阶码应取4位,尾数应取10位。这种格式的浮点数

(补码形式),当阶码小于-16时,按机器零处理。

30.当0>x>-1时,满足冈原=冈补的x值是-1/2;当0>x>-27时,满足冈原二冈

补的x值是・64。

31.最少需用」位二进制数可表示任一五位长的十进制数。

32.设24位长的浮点数,其中阶符1位,阶码5位,数符1位,尾数17位,阶码和尾数

均用补码表示,且尾数采用规格化形式,则它能表示的最大正数真值是231X(1-2"),非零

最小正数真值是2-33,绝对值最大的负数真值是-231,绝对值最小的负数真值是上力

(21-2")(均用十进制表示)

33.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则在32位二进

制补码浮点规格化数对应的十进制真值范围内:最大正数为2127x(L2-23),最小正数为

ZE,最大负数为2-128x(-2-1-223),最小负数为・2127。

34.设机器数字长为8位(含1位符号位),对应十进制数x=-0.6875的冈原为

1.1011000,冈补为1.0101000,冈反为l.OlOOlll,[-x]原为O.lOllOOO,[-X]补为

0.1011000,反为O.lOllOOO。

35.设机器数字长为8位(含1位符号位),对应十进制数x=-52的冈原为1,

0110100,冈补为),1001100,冈反为1,1001011,[-X]原为0,0110100,[-X]补为

0,0110100,[-x]反为0,0110100。

36.补码表示的二进制浮点数,尾数采用规格化形式,阶码3位(含阶符1位),尾数5

位(含1位符号位),则所对应的最大正数真值为,最小正数真值为1/32,最大负数

真值为-9/256,最小负数真值为-8(写出十进制各位数值)。

39.已知十讲制数x=-55分别写出对应8位字长的定点小数(含1位符号位)和浮点数其

中阶符1位”介码2位,数符1位,尾数4位粕各种机器数,要求定点数比例因子选取2-4,浮

点数为规格化数,则定点表示法对应的冈原为1.0101100,冈补为1.1010100,冈反为

1.1010011,浮点表示法对应的冈原为,冈补为,冈反为

0,11;1.0100。

42.在计算机中,一个二进制代码表示的数可被理解为指令或数据

或字符或地址或逻辑值。

43.已知冈补=X00X]X2...Xn,贝亚・刈补二X0X1X2X3…Xn+2,n。

第七章

1.指令字中的地址码字段(形式地址)有不同的含意,它是通过寻址方式体现的,因为通

过某种方式的变换,可以得出重效地址。常用的指令地址格式有零地址、一地址、R

虬和三地址四种。

2.在非立即寻址的一地址格式指令中,其中一个操作数通过指令的地址字段安排在遭荏器

或存储器中。

3.在二地址格式指令中,操作数的物理位置有三种形式,它们是寄存器一寄存器

型、寄存器--存储器型和存储器-存储器型。

4.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中

一个操作数通常隐含在累加器中。

5.立即寻址的指令其指令的地址字段指出的不星操作数的地址,而是操作数本

ao

6.寄存器直接寻址操作数在寄存器中,寄存器间接寻址操作数在存储器中,

所以执行指令的速度前者比后者

24.RISC的英文全名是ReducedInstructionSetComputer中文含义是精简指令系

统计算机;CISC是ComplexInstructionSetComputer,它的中文含义是复杂指令计

算机。

25.RISC指令系统选取使用频度较高的一些遴J旨令,复杂指令的功能由遴_指令的

组合来实现。其指令长度固定,指令格式种类型士,寻址方式种类w,只有取数/存数指令

访问存储器,其余指令的操作都在寄存器之间进行,且采用流水线技术,大部分指令在一个时

钟周期时间内完成。

26.操作数由指令直接给出的寻址方式为谭喝虬,

27.只有操作码没有地址码的指令称为零地址格式指令。

28.在指令的执行阶段需要两次访问存储器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论