【MOOC】《数字电子技术基础》(北京交通大学)章节中国大学慕课答案_第1页
【MOOC】《数字电子技术基础》(北京交通大学)章节中国大学慕课答案_第2页
【MOOC】《数字电子技术基础》(北京交通大学)章节中国大学慕课答案_第3页
【MOOC】《数字电子技术基础》(北京交通大学)章节中国大学慕课答案_第4页
【MOOC】《数字电子技术基础》(北京交通大学)章节中国大学慕课答案_第5页
已阅读5页,还剩49页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

【MOOC】《数字电子技术基础》(北京交通大学)章节中国大学慕课答案第1章数字逻辑系统第1章测验1.单选题:

选项:

A、×、m、×、×、×、M

B、×、×、m、×、×、M

C、×、M、m、×、×、×

D、×、m、×、×、M、×

答案:【×、m、×、×、M、×】2.单选题:信号A和0异或相当于门,信号A和1异或相当于门。(作答请以顿号“、”间隔)

选项:

A、与门、或门

B、缓冲门、非门

C、或门、非门

D、缓冲门、与门

答案:【缓冲门、非门】3.单选题:对于题图1.2所示的波形,A、B为输入,F为输出,其反映的逻辑关系是

选项:

A、与非关系

B、异或关系

C、同或关系

D、或关系

E、无法判断

答案:【异或关系】4.单选题:余3码是码,减3后是码,然后加上后六种状态是码。

选项:

A、余3,8421,5421BCD

B、8421,有权,无权

C、循环,2421BCD,有权

D、无权,8421BCD,8421

答案:【无权,8421BCD,8421】5.单选题:

选项:

A、同或

B、与

C、或

D、异或

答案:【同或】6.单选题:卡诺图中的逻辑相邻或对称相邻具有码特征,其数值不同只是在位上差位。

选项:

A、余3码,2

B、8421码,3

C、循环码,2

D、格雷码,1

答案:【格雷码,1】7.单选题:某一逻辑函数真值确定后,下面描述该函数功能的方法中,具有唯一性的是。

选项:

A、逻辑函数的最简与或式

B、逻辑函数的最小项之和表达式

C、逻辑函数的最简或与式

D、逻辑函数的最大项之和表达式

答案:【逻辑函数的最小项之和表达式】8.单选题:已知逻辑函数F=A(B+DC),选出下列可以肯定使F=1的状态是。

选项:

A、A=0,BC=0,D=0

B、A=0,BD=0,C=0

C、AB=1,C=0,D=0

D、AC=1,B=0

答案:【AB=1,C=0,D=0】9.单选题:

选项:

A、0,0,0

B、1,1,0

C、不唯一,0,1

D、如此运算逻辑概念错误,1,1

答案:【1,1,0】10.多选题:最小项ABCD的逻辑相邻项是。

选项:

A、

B、

C、

D、

答案:【;;】11.多选题:在题图1.7所示的卡诺图中,化简后的逻辑函数是

选项:

A、

B、

C、

D、

答案:【;】12.任意项和约束项有微小的区别,区别在于任意项值随便,约束项值不允许。约束项和任意项统称为。(作答请以顿号“、”间隔)

答案:【无关项】第1章作业1.

2.

3.

4.

以下答案应该把补码和反码反过来。5.请写出一个“三人表决电路”的“与或”逻辑表达式,A、B、C中A有一票决定权。

6.

7.

第2章逻辑门电路第2章测验1.单选题:TTL电路驱动CMOS电路,仅考虑。

选项:

A、电压匹配

B、电流匹配

C、功率匹配

D、频率匹配

答案:【电压匹配】2.单选题:增加去耦合滤波电容为了消除,每一个芯片的电源与地之间接一个0.01uF~0.1uF的电容器滤除。

选项:

A、直流;正弦波

B、尖峰电流;开关噪声

C、尖峰电流;直流

D、开关噪声;直流

答案:【尖峰电流;开关噪声】3.单选题:双极型CMOS电路实现逻辑功能采用器件,驱动输出级采用射极跟随输出电路。

选项:

A、NMOS;TTL

B、CMOS;混合

C、CMOS;TTL

D、TTL;混合

答案:【CMOS;TTL】4.单选题:双极型TTL两种载流子工作的电流控制器件在抗幅射能力方面比单极型CMOS一种载流子工作的电压控制器件。因为射线辐射对浓度影响不大。

选项:

A、弱、多子

B、强、少子

C、弱、少子

D、强、多子

答案:【弱、多子】5.单选题:CMOS非门是由一个NMOS和一个PMOS组成,其栅极相连作为输入,漏极相连作为输出,NMOS源极需接电平,PMOS源极接电平。

选项:

A、高、低

B、高、高

C、低、高

D、低、低

答案:【低、高】6.单选题:TTL电路时间延迟的主要原因是由载流子的聚集和消散引起的,CMOS反相器产生传输延迟的主要原因是由于集成电路。

选项:

A、反相器

B、内部电阻和容性负载

C、电阻

D、电源

答案:【内部电阻和容性负载】7.单选题:ECL逻辑门电路电压摆率为

选项:

A、0.8V

B、3.3V

C、5V

D、30V

答案:【0.8V】8.多选题:CMOS逻辑门有静态功耗和动态功耗能之分

选项:

A、动态功耗是输入信号和输出信号以一定频率切换时的功耗。

B、动态功耗是输出高电平的时候;

C、动态功耗是输出低电平的时候;

D、静态功耗是输出电平不变的时候。

答案:【动态功耗是输入信号和输出信号以一定频率切换时的功耗。;静态功耗是输出电平不变的时候。】9.多选题:I2L的主要性能可选以下哪些?

选项:

A、抗干扰能力强;

B、功耗低;

C、结构简单;

D、6次光刻,4次扩散。

答案:【功耗低;;结构简单;】10.多选题:典型TTL非门中的T1什么时候处于倒置状态?

选项:

A、输入接高电平;

B、输入接低电平;

C、前级输出高电平。

D、前级输出低电平。

答案:【输入接高电平;;前级输出高电平。】11.多选题:由NMOS增强型管制成的有源负载。

选项:

A、栅极和电源连接在一起;

B、是两端元件;

C、栅极和源极连接在一起;

D、是三端元件。

答案:【栅极和电源连接在一起;;是两端元件;】12.单选题:CMOS的基本单元是CMOS反相器和CMOS传输门。

选项:

A、正确

B、错误

答案:【正确】第2章作业1.

2.

3.

4.如果晶体管基极-射极输入是理想的矩形波,且能使晶体管导通与截止。在集电极-射极输出的波形是非理想的矩形波。(判断对错题)

对5.

第3章组合逻辑电路第3章测验1.单选题:4线-10线译码器中输出状态只有F2=0,其余输出端均为1,则它的的输入状态应取

选项:

A、0011

B、1000

C、0010

D、1001

答案:【0010】2.单选题:采用4位比较器7485对两个四位二进制数进行比较时,先比较位。

选项:

A、最低

B、次高

C、次低

D、最高

答案:【最高】3.单选题:一个十六路数据选择器,其地址输入端有个。

选项:

A、16

B、8

C、2

D、4

答案:【4】4.单选题:

选项:

A、110

B、011

C、101

D、111

答案:【110】5.单选题:串行加法器进位信号采用传递,而并行加法器的进位信号采用传递。

选项:

A、超前,逐位

B、逐位,超前

C、逐位,逐位

D、超前,超前

答案:【逐位,超前】6.单选题:一组合电路输入信号的变化顺序有以下三种情况,当时,将可能出现竞争冒险。

选项:

A、00→01→11→10

B、00→01→10→11

C、00→10→11→01

D、00→10→11→00

答案:【00→01→10→11】7.多选题:在下列逻辑电路中,是组合逻辑电路的有___________。

选项:

A、译码器

B、编码器

C、全加器

D、具有反馈性能的寄存器

答案:【译码器;编码器;全加器】[vk-content]8.单选题:使能端的作用是克服竞争冒险和功能扩展。

选项:

A、正确

B、错误

答案:【正确】9.单选题:数据分配器的结构与数据选择器相反,它是一种1路输入,多路输出的逻辑电路。从哪一路输出取决于地址控制端。

选项:

A、正确

B、错误

答案:【正确】10.单选题:门电路的延时时间是产生组合逻辑电路竞争与冒险的唯一原因。

选项:

A、正确

B、错误

答案:【错误】11.一个有使能端的译码器作数据分配器时,将数据输入端信号连接在。

答案:【使能端】12.清除竞争冒险的常用方法有(1)电路输出端加;(2)输入加;(3)增加。(作答请用顿号“、”间隔)

答案:【电容、选通脉冲、冗余项】第3章作业1.用8选1数据选择器设计一个组合逻辑电路。该电路有3个输入逻辑变量A、B、C和1个工作状态控制变量M。当M=0时电路实现“意见一致”功能(A、B、C状态一致时输出为1,否则输出为0),而M=1时电路实现“多数表决”功能,即输出与A、B、C中多数的状态一致。

2.请用74283实现一个可控余3码至8421BCD码和8421BCD码至余3码转换电路。当X=0时实现余3码至8421BCD码,X=1时实现8421BCD码至余3码。

3.

4.请设计一表决电路。共有4人参加某学生集体的三好生投票,多数人投赞成票可以通过,其中班主任投否决票不通过,即班主任具有一票否决权。

5.

第4章时序逻辑电路第4章测验1.单选题:指出下列哪种电路结构的触发器可以构成移位寄存器,哪些不能构成移位寄存器。如果能够,请在()内画√,否则画×。(A)RS锁存器()(B)同步RS触发器()(C)主从JK触发器()(D)维持阻塞触发器()(E)用CMOS传输门组成的边沿触发器()

选项:

A、×、√、√、√、×

B、×、√、×、√、√

C、×、√、√、×、√

D、×、√、√、√、√

答案:【×、√、√、√、√】2.单选题:在时钟CP有效的情况下,触发器输出的新状态等于输入信号的是触发器。

选项:

A、D

B、JK

C、RS

D、T

答案:【T】3.单选题:分析传输延迟JK触发器之后,发现CP在高电平时,输出状态。CP在低电平时,输出状态。(A)不变(B)为0(C)为1(D)改变

选项:

A、A、C

B、B、A

C、A、A

D、A、D

答案:【A、A】4.单选题:维持阻塞RS触发器利用,在时钟CP的边沿传递数据,传输延迟D触发器利用,在时钟CP的边沿传递数据。(A)门的延时(B)维持阻塞线(C)脉冲的低电平(D)高电平或低电平

选项:

A、B、C

B、B、A

C、C、A

D、B、D

答案:【B、A】5.单选题:抗干扰能力最弱的触发器是。

选项:

A、主从RS触发器

B、维持阻塞RS触发器

C、主从JK触发器

D、主从JK触发器组成D触发器

答案:【主从RS触发器】6.单选题:

选项:

A、A

B、B

C、C

D、D

答案:【A】7.单选题:主从触发器的时钟在高电平时,将输入信号传递到。在低电平时,将信号传递到。(A)从触发器输出(B)主触发器输出(C)JK触发器输出(D)D触发器输出

选项:

A、B、A

B、B、C

C、D、A

D、B、D

答案:【B、A】8.单选题:主从RS触发器通过逻辑功能转换为D触发器,D触发器输出状态改变需要时钟的触发方式为。

选项:

A、上升边沿

B、高电平

C、低电平

D、一个脉冲

E、下降边沿

答案:【一个脉冲】9.单选题:主从RS触发器不能完全克服多次翻转的原因是。

选项:

A、主从RS触发器的主触发器工作原理和同步RS触发器相同

B、主从RS触发器的从触发器工作原理和同步RS触发器相同

C、输入信号R不稳定

D、异步复位或置位不考虑时钟的到来就将输出清零或置1

答案:【主从RS触发器的主触发器工作原理和同步RS触发器相同】10.单选题:具有约束条件的触发器有。

选项:

A、主从RS触发器

B、由主从RS触发器组成D触发器

C、主从JK触发器

D、由主从JK触发器组成D触发器

答案:【主从RS触发器】11.多选题:没有空翻现象的触发器有。

选项:

A、主从RS触发器

B、维持阻塞RS触发器

C、维持阻塞D触发器

D、传输延迟JK边沿触发器

答案:【维持阻塞RS触发器;维持阻塞D触发器;传输延迟JK边沿触发器】12.多选题:具有一次翻转特性的触发器有。

选项:

A、主从RS触发器

B、由主从RS触发器组成D触发器

C、主从JK触发器

D、由主从JK触发器组成D触发器

答案:【主从JK触发器;由主从JK触发器组成D触发器】13.

答案:【0】14.

答案:【计数】第4章作业1.题图4.4(a)所示电路由D触发器和全加器组成,其中C、S分别是全加器的进位输出端以及和输出端,电路有两个输入端X和Y,一个输出端S。1.试求该电路的状态转换表。2.画出在如题图4.4(b)所示输入信号的作用下,Q和S的波形,设初态为0。

2.题图4.3所示电路中,CP脉冲的频率均为8KHz,分析输出端Q1的频率为多少?具有什么逻辑功能?

题图4.3所示电路中参数代入JK触发器特征方程,符合1位二进制计数器,又是二分频器,所以输出是4KHz。3.在由边沿JK触发器组成的两个电路,如题图4.2(a)、(b)所示。试分析两个电路在逻辑功能上的相同之处。

相同:两者都是同步三进制计数器,状态循环为00→01→10→00。计数状态转换图如题图4.2答所示。不同:图4.2(a)能自启动,图4.2(b)不能自启动。当电路处于11状态时,图4.2(b)电路始终保持此状态,不能进入三进制计数的循环状态。而图4.2(a)电路处于11状态时,只要来一个CP脉冲后,会翻转为00状态,并能继续正常计数。4.在题图4.1(a)所示电路中,设现态Q1Q2Q3=000,分析经5个脉冲作用后,各触发器的输出状态Q1Q2Q3是什么,经过几个脉冲又回到了初始状态。

经过第1个脉冲的上升沿后,输出状态为100。经过第2个脉冲的上升沿后,输出状态为110。经过第3个脉冲的上升沿后,输出状态为111。经过第4个脉冲的上升沿后,输出状态为011。经过第5个脉冲的上升沿后,输出状态为001。6个第5章常用时序集成电路模块及其应用第5章测验1.单选题:集成计数器74161和74163的区别是。

选项:

A、预置

B、8421码

C、复位

D、置9

答案:【复位】2.单选题:移位寄存器的输出非端反馈到串行数据输入端组成了移位寄存器。

选项:

A、环形

B、分频

C、扭环形

D、序列

答案:【扭环形】3.单选题:移位寄存器的输出反馈到串行数据输入端组成了移位寄存器。

选项:

A、环形

B、分频

C、扭环形

D、双向

答案:【环形】4.单选题:一个5位扭环形移位寄存器的模是。

选项:

A、5

B、8

C、10

D、15

答案:【10】5.单选题:一般情况下,寄存器与移位寄存器优先级别最高的是。

选项:

A、保持

B、复位

C、置位

D、右移

答案:【复位】6.单选题:某时序电路的外输入为X,输出为F,状态Q1Q0排序,其状态转换表如题表5所示,则该电路的逻辑功能是。

选项:

A、模3加/减计数器

B、模4加法计数器

C、模4减法计数器

D、模4加/减计数器

答案:【模3加/减计数器】7.单选题:有A,B,C,D,E,F六个状态,A和C,D和F,E和B,F和C分别等价,则全部最大等价类为。

选项:

A、[A,C,F][D,F,C][B,E]

B、[A,C,D,F]

C、[B,E]

D、[A,C,D,F][B,E]

答案:【[A,C,D,F][B,E]】8.单选题:集成计数器74290的功能优先级别最高的是。

选项:

A、异步置9

B、异步复位

C、8421BCD码计数

D、8421码计数

答案:【异步置9】9.单选题:设计时序电路时,采用格雷码分配相邻状态的目的是,时序电路逻辑抽象和组合电路逻辑抽象的主要区别是。

选项:

A、简洁、自启动

B、避免竞争与冒险、状态转换

C、状态转换、自启动

D、避免竞争与冒险、无区别

答案:【避免竞争与冒险、状态转换】10.单选题:判断对错:只要没有输入信号的电路就可以判断是摩尔电路();只要有输入信号的电路就可以判断不是摩尔电路()。

选项:

A、对、错

B、错、对

C、不确定、对

D、错、不确定

答案:【对、错】11.单选题:时序电路在输入有限个CP时钟后,则进入有效循环,称电路。

选项:

A、自启动

B、同步时序

C、异步时序

D、摩尔电路

答案:【自启动】12.多选题:可以进行移位操作的电路有。

选项:

A、同步时序电路

B、异步时序电路

C、带同步预置的同步时序电路

D、具有异步复位功能的异步时序电路

答案:【同步时序电路;带同步预置的同步时序电路】第5章作业1.

2.

3.

4.

是米莱电路。当X=0,逻辑功能为M=10计数器,当X=1时,逻辑功能为M=8计数器。不能自启动。将1111状态箭头转向任一状态。第6章可编程逻辑器件PLD第6章作业1.

2.

3.

第6章测验1.单选题:将8K×4存储容量的只读存储器扩展为32K×8的只读存储器,需要片存储器。

选项:

A、2

B、8

C、4

D、16

答案:【8】2.单选题:只读存储器向存储单元写入数据时,需要加入。

选项:

A、使能片选信号

B、存储电荷

C、选通地址

D、高电压

答案:【高电压】3.单选题:只读存储器和随机存储器的主要区别是在正常工作电压的情况下,只能。断电后,存储的数据。(A)写入数据(B)不会丢失(C)读出数据(D)丢失

选项:

A、A,B

B、C,B

C、A,D

D、C,D

答案:【C,B】4.单选题:用16K×1的动态随机存储器RAM2116扩展为存储容量32K×16的存储器需要多少片RAM2116。

选项:

A、32

B、64

C、128

D、256

答案:【32】5.单选题:FLASH编程单元向浮栅注入电子时,产生,释放电子时,产生。

选项:

A、隧道效应,雪崩击穿

B、雪崩击穿,隧道效应

C、齐纳击穿,雪崩击穿

D、电容效应,隧道效应

E、齐纳击穿,隧道效应

答案:【雪崩击穿,隧道效应】6.单选题:判断对错:(1)组合逻辑的PLD不仅基于与、或两级形式,而且基于查找表结构。()(2)FPGA存储单元是基于浮栅编程技术。()(3)FLASH存储器掉电之后信息丢失。()

选项:

A、F,F,F

B、T,F,F

C、F,T,F

D、F,F,T

答案:【F,F,F】7.单选题:DSRAM栅极电容需要定期地充电刷新的原因是,每次刷新为一的存储单元刷新。(A)电容丢失电荷(B)锁存器掉电信息丢失(C)行(D)列

选项:

A、A,C

B、A,D

C、B,C

D、B,D

答案:【A,C】8.单选题:SRAM静态是用MOS管构成的锁存器存储信息,相对于动态RAM所用MOS管。

选项:

A、速度快

B、功耗小

C、集成度高

D、功耗大

答案:【功耗大】9.单选题:判断对错:(1)DRAM存储的信息掉电不丢失。()(2)DRAM不用刷新电路,存储的信息不丢失。()(3)SSRAM不用刷新电路,存储的信息不丢失。()(4)ROM存储的信息掉电不丢失。()

选项:

A、F,T,F,T

B、F,F,T,T

C、T,F,T,T

D、T,T,F,T

答案:【F,F,T,T】10.单选题:当今可编程集成电路技术,可以使FPGA的密度EPLD的密度。

选项:

A、大于

B、等于

C、小于

D、小于等于

答案:【大于】11.单选题:PROM与阵列需要,PLA是根据需要产生,从而减小了阵列的规模。

选项:

A、编程,最小项

B、编程,最简与或式

C、全译码,乘积项

D、最简与或式,全译码

E、全译码,最小项

答案:【全译码,乘积项】12.多选题:随机存储器主要由、和三部分构成。

选项:

A、存储矩阵

B、地址译码器(行、列地址译码器)

C、读/写控制电路

D、I/O端口

答案:【存储矩阵;地址译码器(行、列地址译码器);读/写控制电路】13.多选题:衡量存储器性能的重要指标是和。

选项:

A、存取速度

B、存储容量

C、集成度

D、功耗

答案:【存取速度;存储容量】14.二元寻址分和。一元寻址经过译码后字线,占用芯片面积。因此在存储量比较大时,二元寻址是比较经济的寻址方式。

答案:【行地址译码器,列地址译码器,较多,较大】第7章DA转换器和AD转换器第7章作业1.

2.

3.

A,C4.

A5.

第7章测验1.单选题:倒T电阻网络D/A转换电路与权电阻网络D/A转换电路相比,克服的缺点,提高了。(A)转换速度(B)阻值离散(C)输出电压(D)转换精度

选项:

A、A,D

B、B,D

C、A,C

D、B,C

答案:【B,D】2.单选题:8位D/A转换电路输入数字量全为高电平时,输出模拟电压为5V。若输入数字量只有最高位为高电平,则输出电压为V。

选项:

A、2.5

B、2.8

C、3

D、4

答案:【2.5】3.单选题:双积分A/D转换电路的缺点是。

选项:

A、转换时间不固定

B、转换速度较慢

C、元件稳定性要求较高

D、抗干扰能力弱

答案:【转换速度较慢】4.单选题:双积分A/D转换电路对RC元件的稳定性要求。产生的误差主要为。(A)低(B)高(C)量化误差(C)非量化误差

选项:

A、A,C

B、B,D

C、A,D

D、B,C

答案:【A,C】5.单选题:逐次比较A/D转换电路转换的时间主要与和转换后的有关。(A)时钟频率(B)数字量的位数(C)采样时间(D)D/A的转换时间

选项:

A、A,B

B、C,B

C、D,A

D、D,B

答案:【A,B】6.单选题:速度最快的A/D转换电路是A/D转换电路。

选项:

A、并行比较

B、串行比较

C、双积分

D、逐次比较

答案:【并行比较】7.单选题:下面A/D转换电路通常不需要在输入端引入采样—保持电路。

选项:

A、逐次比较

B、V-T

C、V-F

D、并行比较

答案:【并行比较】8.单选题:采样-保持电路的采样周期为T,采样时间为tw。要求电容C上的采样电压uC维持时间为。

选项:

A、T

B、tw

C、T-tw

D、越长越好

答案:【T-tw】9.多选题:权电阻D/A转换器中的解码网络所用的阻值范围很大,会产生较大的误差。

选项:

A、电流

B、速度

C、精度

D、建立时间

答案:【电流;精度】10.多选题:D/A转换电路按半导体器件区分,有和。

选项:

A、单极型CMOS

B、双极型TTL

C、单极型ECL

D、单极型NMOS

答案:【单极型CMOS;双极型TTL】11.多选题:逐次比较型A/D转换电路加入固定负电压补偿电压电路的目的是。

选项:

A、减小量化误差

B、减小偏移误差

C、提高精度

D、提高速度

答案:【减小量化误差;提高精度】12.多选题:衡量A/D转换电路的主要技术指标是和。

选项:

A、偏移误差

B、转换精度

C、转换速度

D、分辨时间

答案:【转换精度;转换速度】第8章脉冲产生与整形第8章测验1.单选题:

选项:

A、

B、

C、

D、

答案:【】2.单选题:施密特触发器属于型电路。

选项:

A、电平触发

B、边沿触发

C、脉冲触发

D、锁存器

答案:【电平触发】3.单选题:集成555电路在控制电压端CO处加控制电压UCO,则C1和C2的基准电压将分别变为。(A)2UCO/3(B)UCO/3(C)UCO(D)UCO/2

选项:

A、A、B

B、A、D

C、B、C

D、C、D

答案:【C、D】4.单选题:集成555电路在CO端不使用时,比较器Cl的基准电压为,C2的基准电压为。(A)2UDD/3(B)UDD/3(C)UDD(D)UDD/2

选项:

A、A、B

B、A、C

C、B、C

D、C、D

答案:【A、B】5.单选题:可将脉冲高电平宽度不等的脉冲信号变换成脉冲高电平宽度相等脉冲信号。

选项:

A、施密特触发器

B、多谐振荡器

C、单稳态电路

D、锁存器

答案:【单稳态电路】6.单选题:将一脉冲宽度为5ms方波信号变换为相同周期的脉冲宽度为7ms矩形脉冲,可采用。

选项:

A、施密特触发器

B、单稳态触发器

C、五进制计数器

D、移位寄存器

答案:【单稳态触发器】7.单选题:单稳态电路可应用于以下哪种情况。

选项:

A、加法器

B、定时电路

C、振荡器

D、移位寄存器

答案:【定时电路】8.单选题:单稳态电路从稳态翻转到暂稳态取决于,从暂稳态翻转到稳态取决于。(A)脉冲宽度(B)R和C(C)阈值电压(D)输入脉冲信号

选项:

A、D、B

B、D、A

C、C、B

D、A、B

答案:【D、B】9.单选题:可将变化缓慢的输入信号变换为矩

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论