数字电子技术知到智慧树章节测试课后答案2024年秋海南软件职业技术学院_第1页
数字电子技术知到智慧树章节测试课后答案2024年秋海南软件职业技术学院_第2页
数字电子技术知到智慧树章节测试课后答案2024年秋海南软件职业技术学院_第3页
数字电子技术知到智慧树章节测试课后答案2024年秋海南软件职业技术学院_第4页
数字电子技术知到智慧树章节测试课后答案2024年秋海南软件职业技术学院_第5页
免费预览已结束,剩余6页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术知到智慧树章节测试课后答案2024年秋海南软件职业技术学院项目一单元测试

以下表达式中符合逻辑运算法则的是()

A:0<1

B:CC=C2

C:A+1=1

D:1+1=10

答案:A+1=1

逻辑函数的表示方法中具有唯一性的是()

A:卡诺图

B:逻辑图

C:表达式

D:真值表

答案:卡诺图

;真值表

以下描述不正确的是()晶体管作为开关使用时,要提高开关速度,可________。

A:采用有源泄放回路

B:增加饱和深度

C:较低饱和深度

D:采用抗饱和晶体管

答案:增加饱和深度

模拟量是________的,数字量是________的。()

A:离散的,连续的

B:离散的,离散的

C:连续的,离散的

D:连续的,连续的

答案:连续的,离散的

逻辑变量的取值中,1是比0大的。()

A:对B:错

答案:错基数和各位数的权是进位计数制中表示数值好的两个基本要素。()

A:错B:对

答案:对当奇数个1相异或时,其值为0;当偶数个1相异或时,其值为1。()

A:错B:对

答案:错TTL与非门的多余输入端可以接固定高电平。()

A:错B:对

答案:对[26]10=[11010]2=[32]8=[1A]16()

A:错B:对

答案:对A+BC=()

A:A+CB:(A+B)(A+C)C:B+CD:A+B

答案:(A+B)(A+C)

项目二单元测试

在下列逻辑电路中不是组合逻辑电路的是:()

A:全加器

B:寄存器

C:编码器

D:数值比较器

答案:寄存器

若在编码器中有50个编码对象,则要求输出二进制代码位数为()位。

A:6

B:10

C:5

D:50

答案:6

二——十进制编码是指用()位的二进制代码表示10个对象。

A:8

B:4

C:10

D:2

答案:4

八选一数据选择器的地址码的位数是()。

A:2

B:3

C:1

D:8

答案:3

比较两个一位的二进制数A>B的结果为()

A:Y=A′B′

B:Y=AB′

C:Y=AB

D:Y=A′B

答案:Y=AB′

编码与译码是互逆的过程。()

A:对B:错

答案:对全加器与半加器都是实现一位二进制数的加法运算,所以功能是相同的。()

A:错B:对

答案:错采用四位比较器对两个四位数比较时,先比较最低位。()

A:错B:对

答案:错优先编码器的编码信号是相互排斥的,允许多个编码信号同时有效。()

A:错B:对

答案:对八路数据分配器的地址输入(选择控制)端有8个。()

A:错B:对

答案:错

项目三单元测试

能够存储0.1二进制信息的器件是()

A:CMOS门

B:触发器

C:译码器

D:TTL门

答案:触发器

触发器是一种()

A:双稳态电路

B:三稳态电路

C:单稳态电路

D:无稳态电路

答案:双稳态电路

下列触发器中,输入信号直接控制输出状态的是()

A:边沿K触发器

B:主从JK触发器

C:基本RS触发器

D:钟控RS触发器

答案:基本RS触发器

同步JK触发器在CP=1期间,当输入信号J=1.K=0变为J=0.K=0,触发器的输出状态()。

A:保持1态

B:保持0态

C:由0态变为1态

D:由1态变为0态

答案:保持1态

同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序电路()

A:没有稳定状态

B:没有统一的时钟脉冲控制

C:没有触发器

D:输出只与内部状态有关

答案:没有统一的时钟脉冲控制

要使JK触发器的状态和当前状态相反,所加激励信号J和K应为()

A:01

B:00

C:10

D:11

答案:11

对于同步D触发器,要使输出为1,则输入信号D就满足()

A:不确定

B:D=0

C:D=1

D:D=0或D=1

答案:D=1

D触发器只有时钟脉冲上升沿有效这种类型。()

A:错B:对

答案:错同一逻辑功能的触发器,其电路结构一定相同。()

A:对B:错

答案:错对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。()

A:对B:错

答案:错将D触发器的Q端与D端连接就可以构成T’触发器。()

A:错B:对

答案:对K触发器在CP作用下,若J=K=0,其状态保持不变。()

A:错B:对

答案:对触发器是时序逻辑电路的基本单元。()

A:对B:错

答案:对RS.JK.D和T四种触发器中,唯有RS触发器存在输入信号的约束条件。()

A:对B:错

答案:对所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。()

A:错B:对

答案:错

项目四单元测试

下图所示电路是利用74LS163构成的()进制计数器。

A:6进制

B:8进制

C:12进制

D:13进制

答案:13进制

下图所示电路是利用74LS163构成的()进制计数器。

A:6进制

B:10进制

C:9进制

D:8进制

答案:10进制

图所示电路是利用74LS192构成的()进制计数器。

A:30进制

B:20进制

C:50进制

D:60进制

答案:60进制

下图所示电路是利用74LS290构成的()进制计数器。

A:8进制

B:4进制

C:6进制

D:10进制

答案:4进制

下图所示电路是利用74LS290构成的()进制计数器。

A:9进制

B:10进制

C:6进制

D:4进制

答案:4进制

以下哪些是74LS90所具有的功能()。

A:五进制计数

B:可构成5421码十进制

C:二进制计数

D:可构成8421码十进制

答案:五进制计数

;可构成5421码十进制

;二进制计数

;可构成8421码十进制

74LS163的引脚排列和74LS161相同,不同之处是74LS163采用同步清零方式。()

A:对B:错

答案:对74LS160的引脚排列和74LS162相同,不同之处是74162采用的是异步清零方式。()

A:错B:对

答案:错同步计数器和异步计数器主要的区别在于时钟脉冲作用的时间不同

A:对B:错

答案:对计数器可分为同步计数器和异步计数器

A:对B:错

答案:对

项目五单元测试

多谐振荡器可产生()。

A:正弦波

B:矩形脉冲

C:三角波

D:锯齿波

答案:矩形脉冲

把正弦波变换为同频率的矩形波,应选择()电路。

A:单稳态触发器

B:基本RS触发器

C:多谐振荡器

D:施密特触发器

答案:施密特触发器

用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。

A:10V

B:6.66V

C:3.33V

D:5V

答案:5V

一个用555定时器构成的单稳态触发器输出的脉冲宽度为()。

A:1.1RC

B:1.0RC

C:0.7RC

D:1.4RC

答案:1.1RC

脉冲整形电路有()。

A:多谐振荡器

B:施密特触发器

C:555定时器

D:单稳态触发器

答案:施密特触发器

;单稳态触发器

555定时器可以组成()。

A:施密特触发器

B:JK触发器

C:单稳态触发器

D:多谐振荡器

答案:施密特触发器

;单稳态触发器

;多谐振

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论