EDA技术知到智慧树期末考试答案题库2024年秋湖南工业大学_第1页
EDA技术知到智慧树期末考试答案题库2024年秋湖南工业大学_第2页
EDA技术知到智慧树期末考试答案题库2024年秋湖南工业大学_第3页
EDA技术知到智慧树期末考试答案题库2024年秋湖南工业大学_第4页
EDA技术知到智慧树期末考试答案题库2024年秋湖南工业大学_第5页
已阅读5页,还剩4页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

EDA技术知到智慧树期末考试答案题库2024年秋湖南工业大学FPGA结构中的PIC(ProgramI/OCell)的中文含义是(

A:可编程I/O元件B:可编程I/O单元C:可编程I/O细胞

答案:可编程I/O单元“LIBRARYIEEE;”表示该设计用到的库是(

)库。

A:IEEEB:STDC:VITALD:WORK

答案:IEEEASIC的中文含义是(

A:复杂可编程逻辑器件B:在系统可编程特性C:专用集成电路D:现场可编程门阵列

答案:专用集成电路FPGA的英文全称是(

A:ApplicationSpecificIntegratedCircuitsB:ComplexProgrammableLogicDeviceC:FieldProgrammableGateArrayD:ElectronicDesignAutomation

答案:FieldProgrammableGateArray“ComplexProgrammableLogicDevice”的中文含义是(

A:复杂可编程逻辑器件B:现场可编程门阵列C:专用集成电路D:电子设计自动化

答案:A:复杂可编程逻辑器件“ElectronicDesignAutomation”的中文含义是(

A:复杂可编程逻辑器件B:专用集成电路C:现场可编程门阵列D:电子设计自动化

答案:DVHDL元件例化端口映射语句“U1:ND2PORTMAP(A=>C1,C=>S2,B=>D1);”的端口映射关联方式为(

A:结构关联B:位置关联C:混合关联D:名字关联

答案:混合关联下列符号中表示与非的是(

A:ABSB:NANDC:NORD:XNOR

答案:NAND将逻辑综合后的VHDL网表文件送到VHDL仿真器中所进行的仿真,称为(

A:功能仿真B:行为仿真C:时序仿真

答案:C:时序仿真将VHDL设计源程序直接送到VHDL仿真器中所进行的仿真,称为(

A:功能仿真B:时序仿真C:行为仿真

答案:行为仿真基于FPGA的可编程片上系统,有时又被称为基于FPGA的嵌入式系统的是(

A:SOPCB:ISPC:EDAD:CPLD

答案:SOPC将由综合器产生的网表文件针对某一具体的目标器进行逻辑映射操作,其中包括底层器件配置、逻辑分割、逻辑优化、布线与操作等,配置于指定的目标器件中,产生最终的下载文件(如JEDEC格式的文件)的过程,称为(

A:逻辑适配B:逻辑编译C:逻辑综合D:编程下载

答案:逻辑适配语句“SR<=C&B&A;”的含义是(

A:将C、B、A并置后的结果赋值给SRB:将C、B、A串置后的结果赋值给SRC:将C、B、A逻辑与后的结果赋值给SR

答案:C将电路的高级描述,针对给定硬件结构组件,进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述文件的过程,称为(

A:逻辑编译B:逻辑综合C:逻辑映射D:逻辑适配

答案:逻辑映射/zhs/onlineexam/ueditor/201909/a9fa86fe98444cf4ad7670218470f0d9.png

A:帧窗口接收模块(FIFO)

B:串入并出模块(SIPO)

C:像素窗口刷新模块(REFRESH)D:数据处理模块(PROCESSOR)

答案:/zhs/onlineexam/ueditor/201909/db87ce70fa304def8f45e74a6c5db802.png

A:X1<=B1+D1B:X1<=B1+A1C:X1<=B1+C1

答案:VHDL的语言要素有(

A:数据对象B:操作数C:数据类型D:运算操作符

答案:数据对象###运算操作符###操作数###数据类型Xilinx公司现有的FPGA产品(

A:Cyclone系列B:XC系列C:Spartan系列D:Virtex系列

答案:Virtex系列###XC系列###Spartan系列开展本科生研究性教学的必要性有(

A:提高大学生实践动手能力的需要B:改变大学生被动学习学风的需要C:大众化高等教育的差异化教育的需要D:提高大学生专业创新能力的需要E:提高大学生专业综合素养的需要

答案:大众化高等教育的差异化教育的需要###提高大学生实践动手能力的需要###提高大学生专业综合素养的需要###改变大学生被动学习学风的需要###提高大学生专业创新能力的需要Cyclone Ⅲ器件平面结构的主要组成模块包括(

A:由逻辑阵列块(LAB)B:嵌入式存储器块C:嵌入式乘法器D:I/O单元和PLL

答案:嵌入式存储器块###由逻辑阵列块(LAB)###I/O单元和PLL###嵌入式乘法器SOPC软件设计开发的基本步骤包括(

A:编译工程B:建立新的源程序和软件工程或导入已建源程序和软件工程C:启动设计工具NiosⅡIDED:将程序下载到FLASH存储器E:运行程序或调试程序

答案:启动设计工具NiosⅡIDE###将程序下载到FLASH存储器###建立新的源程序和软件工程或导入已建源程序和软件工程###编译工程###运行程序或调试程序基于Altera公司器件的几种常用配置电路有(

A:使用PC并行口配置FPGAB:使用单片机配置FPGAC:使用专用配置器件配置FPGA

答案:A/B/CFPGA/CPLD最明显的特点是(

A:高集成度B:高可靠性C:高速度

答案:ABCEDA仿真测试模型一般包括的组成部分有(

A:被测设计系统B:观测显示设备及驱动电路C:测试激励设备

答案:A:被测设计系统B:观测显示设备及驱动电路C:测试激励设备在IEEE库的工业标准程序包中,最常用的是Synopsys公司的(

A:STD_LOGIC_UNSIGNEDB:STD_LOGIC_1164C:STD_LOGIC_ARITHD:STD_LOGIC_SIGNED

答案:B:STD_LOGIC_1164C:STD_LOGIC_ARITHD:STD_LOGIC_SIGNEDIEEE_1076标准程序包中定义的四种常用端口模式是(

A:FIFO模式B:INOUT模式C:BUFFER模式D:OUT模式E:IN模式

答案:A:FIFO模式B:INOUT模式C:BUFFER模式D:OUT模式E:IN模式CPLD在结构上主要分为(

)组成部分。

A:可编程输入/输出单元B:可编程逻辑宏单元C:可编程逻辑单元D:可编程内部连线

答案:可编程逻辑宏单元###可编程输入/输出单元###可编程内部连线下列WAIT语句所设的进程启动条件是时钟CLOCK的上升沿的有(

A:WAIT

UNTIL

CLOCK='1'B:WAIT

UNTIL

NOTCLOCK'STABLE

AND

CLOCK='1'C:WAIT

UNTIL

RISING_EDGE(CLOCK)D:WAIT

UNTIL

CLOCK'EVENT

AND

CLOCK='1'

答案:WAIT

UNTIL

RISING_EDGE(CLOCK)###WAIT

UNTIL

NOTCLOCK'STABLE

AND

CLOCK='1'###WAIT

UNTIL

CLOCK='1'###WAIT

UNTIL

CLOCK'EVENT

AND

CLOCK='1'反熔丝结构有两种:ONO反熔丝和M2M反熔丝。

A:错B:对

答案:对顺序过程调用就是在顺序语句的环境中执行一个给定名字和参数的过程。(

A:对B:错

答案:对并行过程调用语句可以作为一个并行语句直接出现在结构体或块语句中。

A:错B:对

答案:对广义的EDA技术,除了狭义的EDA技术外,还包括计算机辅助分析CAA技术和印刷电路板计算机辅助设计PCB-CAD技术。

A:对B:错

答案:对信号赋值目标<=赋值源;其中指向左边的双箭头(<=)作为一个整体,称之为信号赋值符号。

A:错B:对

答案:错VHDL行为仿真,只是根据VHDL的语义进行的,与具体电路没有关系。

A:错B:对

答案:B:对进行RTL仿真时,其输出相对输入有一定的器件延迟。

A:对B:错

答案:错选择赋值语句不允许有条件重叠的现象,也不允许存在条件涵盖不全情况。

A:对B:错

答案:对忆阻器的基本特性是:在其两端通过施加不同方向、不同大小的电压能够改变其阻值,并且在切断电源后,其阻值仍保持最后状态。

A:错B:对

答案:B:对VHDL允许以相同的函数名定义函数,即重载函数(OVERLOADEDFUNCTION)。

A:对B:错

答案:A:对CASE语句中每一条语句的选择只能出现一次,不能有相同选择值的条件语句出现。

A:错B:对

答案:B:对语句“SIGNALS0,S1,S2,S3:STD_LOGIC;”的含义是用来定义数据类型为标准逻辑位的信号S0、S1、S2、S3。

A:对B:错

答案:A实验开发系统的作用,就是提供芯片下载电路及EDA实验/开发的外围资源,以供硬件验证用。

A:对B:错

答案:A:对属性的值与对象的值完全不同,在任一给定的时刻,一个对象只能具有一个值,但却可以具有多个属性。

A:错B:对

答案:B:对对于返回语句,当表达式缺省时,只能用于过程,并不返回任何值;当有表达式时,只能用于函数,并且可以返回多个值。

A:对B:错

答案:错除非所有条件句中的选择值能完整覆盖CASE语句中表达式的取值,否则最末一个条件句中的选择必须用“OTHERS”表示。

A:对B:错

答案:对普通软件中的N次子程序调用,由于其执行是顺序执行的,因此根据子程序的调用顺序,每调用1次,则对应的子程序将执行一次。而VHDL中的N次子程序调用,N个子程序的调用执行是同时执行的,因此需要N个对应子程序的硬件电路才能完成其功能。

A:对B:错

答案:对从理论上说,无源忆阻器一旦替代SRAM存储单元,能够有效降低FPGA中晶体管的数量和功耗,提高器件的密度,同时兼有可重构性和非易失性。

A:错B:对

答案:对动态扫描的原理是:通过一个扫描控制电路,对需要显示的结果进行逐个扫描,使七段数码管逐个进行显示。只要每个管子扫描频率超过人的眼睛视觉暂留频率,就可以达到某一时刻点亮1个七段数码管,却能享有所有七段数码管同时显示的视觉效果,而且显示也没有闪烁抖动,从而间接实现显示结果的同时显示。

A:错B:对

答案:对在大规模和超大规模逻辑资源、低功耗与价格比值方面,CPLD比FPGA有更大的优势。

A:对B:错

答案:错使用EDA技术进行电子系统设计,其仿真的基本步骤可总结如下:(1)分析系统设计要求和设计思想、弄懂系统的工作原理/工作流程;(2)了解各种输入信号及要求,设置各种输入激励信号;(3)估计各种输出的期望值;(4)进行实际仿真及结果分析;(5)仿真改进与完善。

A:错B:对

答案:对一般地,对相同的逻辑功能,CASE语句综合后将耗用更多的硬件资源,但是有的逻辑用CASE语句无法描述,只能用IF语句来描述。

A:对B:错

答案:对进行ASIC设计的系统规格说明,就是分析并确定整个系统的功能、性能、物理尺寸;确定制造工艺、设计周期和设计费用;建立系统行为模型,进行可行性验证。

A:错B:对

答案:对在一般大规模可编程逻辑器件的数字系统设计中,只要使用IEEE库中的STD_LOGIC_1164、STD_LOGIC_ARITH、STD_LOGIC_SIGNED和STD_LOGIC_UNSIGNED四个程序包就可以了。

A:对B:错

答案:对FOR循环语句和WHILE循环语句可以实现同样的功能,其区别是:FOR循环语句的循环次数未知,而WHILE循环语句的循环次数已知。

A:错B:对

答案:错CORDIC算法的实现有两种结构方案:迭代结构和流水线结构。其中在流水线电路结构中,具有多个相同的单元电路,其中外部输入XI、YI、ZI作为第一级流水线单元的输入X(0)、Y(0)、Z(0),中间各个单元首尾相接,也就是第N个单元的输入与N-1个单元的输出X(N-1),Y(N-1),Z(N-1)相连,第N个单元的输出X(N),Y(N),Z(N)又与N+1个单元的输入相连,而最后一级处理单元的输出X(N)、Y(N)、Z(N)就是整个系统的输出XO、YO、ZO。

A:错B:对

答案:对XC9500系列器件在结构上基本相同,每个XC9500器件是由一个多功能块FB(FunctionBlock)和输入/输出块IOB组成,并有一个开关矩阵FastCONNECT完全互连的子系统。

A:对B:错

答案:对Spartan-3系列的结构由5个基本的可编程功能模块组成,分别是可配置逻辑模块(CLB)、输入/输出模块(IOB)、存储器块(BlockRAM)、乘法器模块(Multiplier)和数字时钟管理器(DCM)。

A:对B:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论