2017年全国大学生电子设计竞赛_第1页
2017年全国大学生电子设计竞赛_第2页
2017年全国大学生电子设计竞赛_第3页
2017年全国大学生电子设计竞赛_第4页
2017年全国大学生电子设计竞赛_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

2017年全国大学生电子设计竞赛远程幅频特性测试装置(H题)2017年8月12日摘要本远程幅频特性测试装置是由信号源、放大器、幅频特性装置、电源模块等组成。本设置中信号源的输出频率范围为:1MHz~40MHz且具有自动扫描功能,步进:1MHz;放大器的输出电压的峰值为1V,且波形无明显失真;远程幅频特性测试装置可用示波器显示放大器输出信号的幅频特性。放大器的输出信号信息及笔记本电脑连接起来时,笔记本电脑就可完成放大器输出信号的幅频特性测试,并能以曲线的方式显现出来。用设计利DDS原理由FPGA经D/A转换产生扫频信号,再经待测网络实现峰值检测和相位检测,从而完成了待测网络幅频和相频特性曲线的测量和显示。经过调试,示波器显示待测网络频率范围1MHz~40MHz的幅频和相频特性曲线,该系统工作稳定,操作方便。关键词:频率特性测试仪、幅频特性、相频特性、FPGA

1.方案设计及论证 31.1单片机的选择 31.2整体方案设计 41.3控制系统的论证及选择 42.系统理论分析及计算 52.1扫频测试法理论依据 52.2

DDS信号源 62.3相位差测量 62.4特性曲线显示分析 73.电路的设计 73.1.放大器 73.2TLV3501比较器的设计 83.2系统总体框图 93.3电源 103.4滤波电路 114.测试方案及测试结果 124.1测试仪器: 124.2测试方案: 125.测试结果: 136结论 137.文献 14

1.方案设计及论证1.1单片机的选择方案一:

普通的AT89S51从内部的硬件到软件有一套完整的按位操作系统,称作位处理器,处理对象不是字或字节而是位。不但能对片内某些特殊功能寄存器的某位进行处理,如传送、置位、清零、测试等,还能进行位的逻辑运算,其功能十分完备,使用起来得心应手。但是运算速度过慢,保护能力很差,AD、EEPROM等功能需要靠扩展,增加了硬件和软件负担方案二:STM32系列基于专为要求高性能、低成本、低功耗的嵌入式应用专门设计的ARMCortex-M3内核。还支持以太网、USBOTG和CAN2.0B外设接口同时工作,因此,开发人员只需一颗芯片就能设计整合所有这些外设接口的网关设备。运算速度大约是51单片机的几十倍方案三:采用以增强型80C51内核的STC系列单片机。AT89S51具有完整的输入输出、控制端口、以及内部程序存储空间。及我们通常意义上的微机原理类似,可以通过外接A/D,D/A转换电路及运放芯片实现对传感器传送信息的采集,且能够提供以点阵或LCD液晶及外接按键实现人机交互,能对内部众多I/O端口连接步进电机对外围设备进行精确操控,具有强大的工控能力。其语法结构及我们常用的计算机C语言基本相同方案选择:方案2运算速度较快,开发容易及相关设备兼容性高1.2整体方案设计方案一:FFT法。这种频谱分析采用数字方法直接由模拟/数字转换器(ADC)对输入信号取样,再经FFT处理后获得频谱分布图。它的频率范围受到ADC采集速率和FFT运算速度的限制。为获得良好的仪器线性度和高分辨率,ADC的取样率最少等于输入信号最高频率的两倍。FFT运算时间及取样点数成对数关系,频谱分析需要高频率、高分辨率和高速运算时,要选用高速的FFT硬件,或者相应的数字信号处理器(DSP)芯片。可见这种方法的优点是硬件电路简单,主要依靠软件运算,可以提高分辨率。其缺点是频率越高,对ADC和DSP芯片的速度要求越高,相应价格也越昂贵。

方案二:分段FFT。这种方法将输入信号分段,逐段进行FFT的处理,这样分段取样降低了对ADC和FFT硬件的速度要求,又可以在相对窄的频段内得到更高的频谱分辨率。但是这种方法在软件和硬件的设计和测试上显然要复杂很多。

方案三:扫频法。这种频谱分析采用外差原理,由振荡器产生一定步进频率的信号及输入信号相乘,然后由适当的滤波器将差频分量滤出以代表相应频点的幅度。振荡信号可以达到很宽的频率,及外部混频器配合,可扩展到很高频率。这种方法的突出优点是扫频范围大,硬件成本低廉,但这种方法对硬件电路要求较高,各模块性能都需要精心设计,且连接在一起整体调试时有一定难度。而且它只适于测量稳态信号的频率幅度,但获得测量结果要花费较长的时间。

根据实际条件和成本以及题意上的考虑,在满足题目要求的前提下,我们选择方案三来实现频谱分析的总体设计。

1.3控制系统的论证及选择方案一:采用在面包板上搭建简易单片机系统在面包板上搭建单片机系统可以方便的对硬件做随时修改,也易于搭建,但是系统连线较多,不仅相互干扰,使电路杂乱无章,而且系统可靠性低,不适合本系统使用。方案二:自制单片机印刷电路板自制印刷电路实现较为困难,实现周期长,此外也会花费较多的时间,影响整体设计进程。不宜采用该方案。

方案三:采用单片机最小系统。单片机最小系统包含了显示、矩阵键盘、A/D、D/A等模块,能明显减少外围电路的设计,降低系统设计的难度,非常适合本系统的设计。综合以上三种方案,选择方案三。2.系统理论分析及计算2.1扫频测试法理论依据

设频率响应为H(jω)的实系数线性时,不变系统在信号x(n)_Acos(ω0n+f)激励下的稳态输出为y(n)。利用三角恒等式,可将输入表示为2个复指数函数之和:式子中对于输入为线性时,不变系统稳态输出为。根据线性性质可知,输入的响应为同理,输入的输出是的复共轭。于是得到输出结果的表达式为

因此,输出信号和输入信号是频率相同的正弦波,仅有两点不同:第一,振幅被|H(ejω)|加权,即网络系统在ω=ω0的幅度函数值;第二,输出信号相对于输入信号有一个数量为q(ω0)的相位时延,即网络系统在ω=ω0的相位值。2.2

DDS信号源

根据DDFS原理所产生的波形频率为:式中fclk为基准频率,M为相位增量因子,N为累加器的位数。M取22,N取24。

为得到100

kHz的信号,而且在每个周期希望取到32个以上点,则累加器输出后级D/A转换需要至少3.2

MHz的速度,于是选取建立时间为30

ns、10位的DAC900,不仅满足了对D/A转换速度的要求,而且具有10位数据线,减少了D/A转换中固有的量化误差。fclk取40MHz,频率的最小步进:2.3相位差测量

设INl和IN2为两路具有相位差经整形后得到的方波信号,Gate2为INl和IN2经过异或后得到的脉冲信号,Fo为FPGA内部的标准高频脉冲信号,取40MHz。将IN2八分频,结合单片机控制,可得到一个动态门控信号Gatel。动态门控及脉冲信号相“及”,可得到门限内的有限个脉冲信号Gate2。Gate1中含有IN2的4个周期,Gate2含有8个异或脉冲。其中分别对clk进行计数,分别得到计值M和N。根据公式精确地测得相位差绝对值。其时序如图所示。由于对高频脉冲计数可能存在±1的误差:在F=100kHz时,Mmin≈1600,则δmax(△ψ)≈0.9°

FPGA内部生成一个D触发器,以INl为触发器的数据输入,IN2为触发器的时钟输入,若触发器输出端为高电平,则△ψ>O°;若输出端为低电平,则△ψ<0°。2.4特性曲线显示分析

频率范围1M-40MHz,步进100kHz,则有390个点。我们采用320*240分辨率的彩屏来显示幅频及相位。整个显示图像根据测量结果转化为对应的点从+90°到-90°变化显示。具体参数包括模式、频率、幅度、相位、中心频率、带宽会在图像侧边显示。参数具体计算是根据幅频响应及相频响模拟分析转换为数学分析通过单片机计算得到并在屏幕上进行显示。3.电路的设计3.1.放大器为了减少级数,系统采用数据手册参考设计值在输入50欧匹配的情况下,对于增益为20db的同相接法中,RF取174欧,RG取9欧。3.2TLV3501比较器的设计TLV3501主要是挽输出比较器,主要是405ns传播延时好人操作+2.7-+5.5v,由于超出摆幅输入共模范围,使其更合适低电压应用的理想选择同时可对TTL逻辑在10MHZ情况下的输出波形3.2系统总体框图3.3电源EP3C16Q240C8器件内核工作电压VCCINT为1.2V,锁相环(PLL)所需的数字电压为1.2V,锁相环电压调节器所需的模拟电压为2.5V。该器件将所有I/O端口分为8个I/O块—BANK1-BANK8,这样每个I/O块可以用3.3V,3.0V、2.5V、1.8V和1.2V幅频特性自动测试系统的设计及实现18等I/O端口电压供电,满足不同I/O电平标准。为了简化电路,本设计用3.3V电平统一为8个I/O块端口供电。图4.1电源电路图电源电路如图3.8所示,数字电源+5V分别经过AMS1117-3.3V,AMS1117-2.5V和BM1122-1.2V稳压器件降压为3.3V、2.5V和1.2V,供I/O口、PLL电压调节器和内核使用。PLL数字电压VCCD_PLL是由内核电压VCCINT经过LC滤波电路后的1.2V电压。由于该器件有4个PLL,需要了分别为其供电,因此在供电管脚之间加上去耦电容。及PLL供电情况类似,所有I/O块的内核电源管脚和I/O端口电源管脚之间也需要加上去耦电容来避免互相间的耦合干扰。3.4滤波电路本设计DDS的采样频率通过锁相环倍频可达到100MHz,根据奈奎斯特采样定理输出信号的最高频率为其一半,即50MHz,但是在实际情况中,信号的输出频率只能达到采样频率的40%,即40MHz。因此根据需要,设计一个通带截至频率为40MHz,通带允许的最大衰减为0.1dB,阻带频率为50MHz,阻带最小衰减为50dB,特性阻抗为200Ω的低通滤波器。常用的滤波器按设计分为:Butterworth滤波器、Chebyshev滤波器和椭圆滤波器等。图3.22是三种低通滤波器频率特性响图。从图中可以看出,Butterworth滤波器的通带和阻带比较平坦,其过渡带比较平缓;Chebyshev滤波器的通带是等波纹抖动的,过渡带也比较平缓;椭圆滤波器的通带和阻带都是抖动的,过渡带是比较陡峭的。综合比较选择椭圆滤波器进行设计。图4.3低通滤波器频率响应对比图4.测试方案及测试结果4.1测试仪器:数字万用表DT9205,直流稳压源QJ-3003S、频率特性测试仪(1MHz~150MHz)、500MHz数字示波器、100MHz双通道数字示波器。电脑路由器4.2测试方案:电脑路由器如图所示,在测量带宽及平坦度时,将信号源的输出有效值降低到1mVrms或更低,将信号通过射频宽带放大器,且外接50Ω负载,确认放大倍数为60dB时,再用示波器观察,记录无明显失真时的带宽和平坦度。在测量噪声时,在射频宽带放大器放大60dB的情况下,将输入端短入到地,外接50Ω负载下,再用示波器观察其输出有效值。在测量增益控制精度时,通过示波器观察程序控制的增益值及实际增益值的误差大小。在测量增益控制范围时,如果测0dB或其他较低的增益时,示波器无法读出信号大小,则应该加大输入信号,直到示波器可以有效辨别为止。在测60dB增益时,将输入提高到1mVrms,确认输出信号是否能达到1Vrms,且不明显失真。;5.测试结果:测试的频率值300kHz1MHz10MHz20MHz25MHz40MHz50MHz60MHz放大器输出有效值Vrms0.9580.9961.0501.0501.0501.0101.0101.010测试的频率值70MHz80MHz90MHz100MHz110MHz120MHz79KHz放大器输出有效值Vrms0.9800.9520.9260.8750.8130.7330.7106结论根据上述测试数据及各部分的检测,由此可以得出以下结论:(1)依据系统方案,完成了系统硬件平台的搭建。主要包括ARM芯片及外围电源、时钟等电路,FPGA外围电源、下载电路及内部各个模块功能的设计,DDS信号模数转换、放大和滤波电路等的实现。利用QuartusII9.0软件将FPGA内部模块设计好后,采用软件自带的SignalTapⅡ嵌入式逻辑分析仪对内部的DDS模块进行了仿真,仿真结果显示DDS模块能很好的实现信号的输出。然后对滤波电路进行了仿真,结果显示滤波器的设计能达到预期的结果。(2)在硬件的基础上完成了软件的设计。主要包括测试设备程序、接口板程序和测试应用程序软件。程序的设计主要是针对ARM

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论