电子技术基础-数字部分智慧树知到期末考试答案章节答案2024年南开大学_第1页
电子技术基础-数字部分智慧树知到期末考试答案章节答案2024年南开大学_第2页
电子技术基础-数字部分智慧树知到期末考试答案章节答案2024年南开大学_第3页
电子技术基础-数字部分智慧树知到期末考试答案章节答案2024年南开大学_第4页
电子技术基础-数字部分智慧树知到期末考试答案章节答案2024年南开大学_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电子技术基础——数字部分智慧树知到期末考试答案+章节答案2024年南开大学555定时器不可以组成()。

答案:JK触发器指出下列电路中能够把串行数据变成并行数据的电路应该是()。

答案:移位寄存器T触发器中,当T=1时,触发器实现()功能。

答案:计数利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()

答案:对函数F(A,B,C)=AB+BC+AC的最小项表达式为()。

答案:(A,B,C)=∑m(0,2,4)一个班级中有四个班委委员,如果要开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系属于()逻辑。

答案:与一位8421BCD码译码器的数据输入线与译码输出线的组合是()。

答案:4∶10二输入与非门当输入变化为()时,输出可能有竞争冒险。

答案:01→10一个16路数据选择器,其地址输入(选择控制输入)端有()个。

答案:4个四个触发器组成的环行计数器最多有()个有效状态。

答案:16

答案:000设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为()

答案:M=10,N=4由与非门构成的基本RS触发器的输入端为R、S,则其约束条件为()。

答案:RS=0时序逻辑电路中一定包含()。

答案:触发器32位输入的二进制编码器,其输出端有()位。

答案:5多谐振荡器可产生()。

答案:矩形脉冲能完成两个1位二进制数相加并考虑到低位来的进位的电路称为()。

答案:全加器若在编码器中有50个编码对象,则要求输出二进制代码位数为()位。

答案:6在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的()

答案:延迟在何种输入情况下,“与非”运算的结果是逻辑0。()

答案:全部输入是1用n个触发器构成计数器,可得到最大计数长度是(

答案:2n-1函数F=AB+BC,使F=1的输入ABC组合为(

)

答案:BC=110对于任意一个逻辑表达式L,若将其中所有的与换成或,或换成与;原变量换为非变量,非变量换为原变量;将1换成0,0换成1;则得到的结果就是原函数的对偶式。()

答案:错冒险是由竞争引起的可能产生输出干扰脉冲的现象。()

答案:对在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()

答案:对555定时器内部包含2个电压比较器和1个基本SR锁存器。()

答案:对双稳态存储单元电路有0和1两个稳定的状态。()

答案:对RAM(随机存取存储器)在运行状态可以随时进行读或写操作,掉电,后数据可以保留。()

答案:错FPGA是现场可编程门阵列,属于低密度可编程器件。()

答案:错N个变量X1,X2,…,Xn的最小项是n个因子的乘积,每个变量都以它的原变量或非变量的形式在乘积项中出现,可出现多次。()

答案:错A/D转换器是将数字量转换为模拟量。()

答案:错负逻辑体制是将高电平用逻辑0表示,低电平用逻辑1表示。()

答案:对时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。()

答案:错二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。()

答案:对异或门是指两个输入为不同时输出为0。()

答案:错存储容量是指存储二值信息的总量,存储容量就等于字数。()

答案:错单稳态触发器在没有触发信号作用时处于一种稳定状态,在外来触发信号作用下,电路由稳态翻转到暂稳态。()

答案:对时序逻辑电路分析的一般步骤是()

答案:列出状态转换表,画出状态图和波形图;根据给定的时序电路图,写出逻辑方程组;确定电路的逻辑功能;了解电路的组成两个逻辑门是否能接口主要取决于驱动和负载之间的()

答案:输入低电平的上限值;输入高电平的下限值;输出高电平的下限值;输出低电平的上限值关于AD转换器,描述正确的是()

答案:可以将模拟电压转换成数值;取样是把模拟信号变为时间上离散的信号关于存储器的扩展,描述正确的是()

答案:位和字都能实现扩展;位和字可以同时进行扩展以下不属于A、B、C三个逻辑变量最小项的是()

答案:ABC;AB;A(B+C)关于译码器,描述正确的是()

答案:译码是编码的逆过程;可分为唯一地址译码器和代码变换器两类;它能将二进制码翻译成代表某一特定含义的信号关于ROM的应用,正确的是()

答案:可用于存储程序和数据;可以实现二进制码与格雷码相互转换;可实现查表功能关于计数器,描述正确的是()

答案:基本功能是对输入时钟脉冲进行计数;分为同步和异步计数器;8进制计数器又可称为模8计数器;可用于分频、定时、产生节拍脉冲编码器有优先编码功能,因而()多个输入端同时为1。

答案:允许下列函数Y=F(A,B,C,D)中,是最小项表达式形式的是()。

答案:

答案:“1”

答案:异或门JK触发器要实现Qn+1=1时,J、K端的取值为()。

答案:J=1,K=0在四变量卡诺图中,逻辑上不相邻的一组最小项为:()

答案:m2与m8将(133)D转换为二进制数是()

答案:10000101周期性数字波形的高电平持续6ms,低电平持续10ms,则其占空比为()

答案:37.5%某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是()

答案:逻辑函数的最小项之和某电路的输入波形uI和输出波形uO下图所示,则该电路为()。

答案:单稳态触发器三输入、八输出译码器,对任一组输入值其有效输出个数为()。

答案:1个十进制数25用8421BCD码表示为()。

答案:00100101122下列电路中不属于时序电路的是()。

答案:组合逻辑电路T触发器的状态方程是()。

答案:逻辑函数F(A,B,C)=AB+BC+AC'的最小项标准式为(

)。

答案:F(A,B,C)=∑m(3,4,6,7)组合逻辑电路一般由()组合而成。

答案:门电路下列四个数中,最大的数是()

答案:正边沿D触发器,在时钟脉冲CP正边沿到来前D为1,而CP正边沿后D变为0,则下列器件中,不属于时序逻辑电路的是()。

答案:全加器在一个四变量逻辑函数中,()为最小项。

答案:一个4路数据选择器,其地址输入(选择控制输入)端有()个。

答案:2个数字电路中的工作信号为()。

答案:脉冲信号

答案:

答案:以下各电路中,()可以产生脉冲定时。

答案:单稳态触发器下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路()

答案:D触发器

答案:5把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。

答案:20时序逻辑电路中一定是含()

答案:触发器施密特触发器常用于对脉冲波形的()

答案:整形

答案:方波有冒险必然存在竞争,有竞争就一定引起冒险。()

答案:错在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。()

答案:错组合逻辑电路工作特点是在任何时刻,电路的输出状态只取决于同一时刻的输入状态而与电路原来的状态无关。()

答案:对A/D转换器一般要包括取样、保持和量化3个过程。()

答案:错CMOS门电路属于分立门电路的一种。()

答案:错驱动器件对负载器件不必提供足够大的拉电流和灌电流。()

答案:错基准电压稳定性对于D/A转换器的精度影响不大。()

答案:错可编程逻辑器件内部由很多与门阵列和或门阵列实现。()

答案:对基本的RS触发器是由二个与非门组成。()

答案:对D/A转换器的分辨率也可以用能分辨的最小输出电压与最大输出电压之比给出。()

答案:对比特率是每分钟转输数据的位数。()

答案:错异步时序电路的存储电路里所有触发器有一个统一的时钟源,它们的状态在同一时刻更新。()

答案:错在若干个逻辑关系相同的与-或表达式中,将其中包含的与项数最少,且每个与项中变量数最少的表达式称为最简与-或表达式。()

答案:对用译码器可以实现数据分配器。()

答案:对传输延迟时间是表征门电路开关速度的参数。()

答案:对MCS-51不是公认的单片机经典机种。()

答案:错二进制数据的串行传输比并行传输要快。()

答案:错时序逻辑电路由组合电路和存储电路组成,且电路中存在反馈。()

答案:对单片机内部一般具有几兆的程序存储器。()

答案:错逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。()

答案:对数字电路将事情的条件作为输入信号,结果用输出信号表示。()

答案:对施密特触发器只有一个阈值电压。()

答案:错16位输入的二进制编码器,其输出端有4位。()

答案:对多谐振荡器不存在稳态,只有2个暂稳态。()

答案:对关于逻辑门电路等效符号描述正确的是()

答案:低电平有效,输入端加小圆圈。;利用逻辑门等效符号,可以简化电路,减少实现电路的门的种类。;有的是高电平有效,有的是低电平有效。;高电平有效,输入端不加小圆圈。以下关于最小项描述正确的是()

答案:对于任意一个最小项,只有一组变量取值使得它的值为1。;对于变量的任一组取值,全体最小项之和为1。;对于变量的任一组取值,任意两个最小项的乘积为0。关于数值比较器和算数运算电路,描述正确的是()

答案:全加器可组成奇偶校验电路;在两个1位二进制数相加时,不考虑低位来的进位的相加,称为半加器。理想脉冲和非理想脉冲波形的区别主要在于理想脉冲没有考虑()

答案:下降时间;上升时间关于555定时器,描述正确的是()

答案:是大规模集成电路;可组成单稳态触发器和施密特触发器;广泛用于信号的产生、变换、控制与检测。卡诺图化简时画包围圈应遵循的原则是()

答案:一个包围圈的方格数要尽可能多,包围圈的数目要尽可能少;同一个方格可以被不同的包围圈包围很多次;必须满足循环相邻特性关于扇入和扇出描述正确的是()

答案:扇出数是指能带同类门电路的最大数目;扇出时可以有拉电流和灌电流;扇入数取决于逻辑门的输入端的个数以下表达式经化简后为A的是()

答案:A+A·B;A+A;A·A;A·(A+B)关于单稳态触发器,描述正确的是()

答案:可由555定时器构成;可由门电路组成可编程逻辑器件的内部结构包括()

答案:或门阵列;输入电路和输出电路;与门阵列关于时序逻辑电路表达方法,描述正确的是()

答案:逻辑方程组、状态表、状态图和时序图都是其表达方法;状态表和状态转换真值表是等价的,是其简化的表达形式;几种表达方法可以互相转换属于单片机内部资源的是()

答案:RAM;中断源;ROM;定时器以下关于无关项描述正确的是()

答案:.无关项的出现会使卡诺图化简变得相对简便;无关项是特殊的最小项;无关项的取值可以是任意的组合逻辑电路的设计步骤是()

答案:根据逻辑描述列出真值表;根据器件的类型,简化和变换逻辑表达式,画出逻辑图。;由真值表写出逻辑表达式;逻辑抽象关于逻辑代数描述正确的是()

答案:有自己的定理、定律和规则;逻辑代数又叫布尔代数;最终目的是完成对逻辑电路的化简、变换、分析和设计。;是一种数学工具单片机的CPU不能对I/O端口直接进行位操作。()

答案:错全双工UART(通用异步接收发送器)的串行I/O口,可以用于实现单片机之间或单片机与微机之间的串行通信。()

答案:对除了程序存储器和数据存储器,单片机内部一般有可编程定时/计数器、串行通讯接口、中断系统等资源。()

答案:对冯·诺依曼提出的经典的计算机的结构包括()

答案:运算器;控制器;输入和输出设备;存储器“嵌入性”、“专用性”与“计算机系统”是嵌入式系统的三个基本要素。()

答案:对单片机的特点是()

答案:可直接进行位操作;控制性能强;可靠性高微机包括()

答案:单片机;单板机;多板机单片机是将CPU、存储器、I/O接口电路和总线接口等组装在一块主机板上。()

答案:错使单片机工作的最小系统必须包括()

答案:复位电路;时钟电路;电源电路单片机也可称为微控制器或微处理器。()

答案:对编码是指将量化后的数值通过编码过程用一个代码表示出来。()

答案:对D/A转换器的分辨率是其模拟输出电压可能被分离的等级数。()

答案:对A/D转换器的功能是将模拟电压成正比地转换成对应的数字量。()

答案:对转换速度和温度系数也是D/A转换器的重要参数。()

答案:对D/A转换器的转换精度是指对给定的模拟量,D/A转换器实际值与理论值之间的最大偏差。()

答案:错以下属于AD转换器重要指标的是()

答案:分辨率;转换精度;转换速度;转换误差D/A转换器是将数字量转换为与之成正比模拟量。()

答案:对采样是将随时间连续变化的模拟量转换为在时间离散的模拟量。()

答案:对以下属于DA转换器重要指标的是()

答案:转换精度;转换速度;分辨率关于DA转换器,描述正确的是()

答案:数字量的每一位都有自己的权值;可以将数字量转换为模拟量;解码网络用于产生权电流;转换后的模拟量与数字量成正比多谐振荡器由开关器件和延时环节构成。()

答案:对关于施密特触发器的应用,描述正确的是()

答案:可用于幅度鉴别;可用于波形变换;可用于消除电路噪声;可用于波形整形用多谐振荡器器可以组成噪声消除电路。()

答案:错施密特触发器属于电平触发器件,当输入信号达到某一定电压值时,输出电压会发生突变。()

答案:对关于施密特触发器,描述正确的是()

答案:当输入信号达到某一定电压值时,输出电压会发生突变。;分为同相输出和反相输出;有两个阈值电压关于单稳态触发器的应用,描述正确的是()

答案:可以组成噪声消除电路;可用于延时;可用做定时器单稳态触发器的工作特点是()

答案:电路在没有触发信号作用时处于一种稳定状态;暂稳态不能长保持,经过一段时间后,电路会自动返回到稳态;在外来触发信号作用下,电路由稳态翻转到暂稳态实际应用中经常使用石英晶体振荡器实现特定频率的输出。()

答案:对关于多谐振荡器,描述正确的是()

答案:由开关器件和反馈延迟环节组成;RC电路可实现反馈延迟;开关器件用于产生高低电平由555定时器可以构成单稳态触发器和多谐振荡器,不能构成施密特触发器。()

答案:错存储器容量,包括字数和字长都可以进行扩展。()

答案:对以下属于存储器主要性能指标的是()

答案:存储速度;存储容量U盘属于可编程ROM的一种。()

答案:对关于ROM,描述正确的是()

答案:每个字线与位线的交点都是一个存储单元;其内部有存储矩阵;其内部有译码器表示一个信息的多位二进制码称为一个字,字的位数称为字长。()

答案:对关于存储器,描述正确的是()

答案:包括随机存储器和只读存储器;随机存储器掉电后数据丢失;电脑的内存属于随机存储器;U盘属于只读存储器可编程逻辑器件是一种通用器件,其逻辑功能是由用户通过对器件的编程来设定的。()

答案:对关于存储容量,描述正确的是()

答案:存储容量等于字数和位数的乘积;字的位数称为字长;字数是字的总量对于ROM存储器,字线与位线的交点都是一个存储单元。()

答案:对利用RAM可实现查表或码制变换等功能。()

答案:错关于寄存器,说法正确的是()

答案:移位寄存器能在时钟脉冲的作用下使数码向高位或向低位移动;是数字系统中用来存储代码或数据的逻辑部件;一个寄存器能存储多位二进制代码计数器的基本功能是对输入时钟脉冲进行计数,它也可用于分频、定时、产生节拍脉冲和脉冲序列及进行数字运算等等。()

答案:对同步时序逻辑电路设计的一般步骤是()

答案:画出逻辑图并检查自启动能力;进行状态的化简和编码;根据给定的逻辑功能建立原始状态图和原始状态表关于异步时序逻辑电路,说法正确的是()

答案:每一次状态转换都有一定的时间延迟;每一次状态转换必须从输入信号所能触发的第一个触发器开始逐级确定;分析状态转换时必须考虑各触发器的时钟信号作用情况;逻辑方程组的组成和同步时序逻辑电路不同关于时序逻辑电路,描述正确的是()

答案:电路存在反馈;电路由组合电路和存储电路组成;任意时刻的输出与原来的状态有关10关于集成计数器74LVC161的描述正确的是()

答案:采用反馈清零法实现计数器是把输入都置为0;可构成任意进制计数器时序电路可分为同步和异步两大类。()

答案:对等价状态是在不同的输入下有相同的输出,并转换到同一个次态去的两个状态。()

答案:错对时序逻辑电路进行分析的任务,是分析时序逻辑电路在输入信号的作用下,其状态和输出信号变化的规律,进而确定电路的逻辑功能。()

答案:对逻辑方程组、状态表、状态图和时序图从不同方面表达了时序电路的逻辑功能,是分析和设计时序电路的主要依据和手段。()

答案:对9关于锁存器描述正确的是()

答案:D锁存器的内部也是由基本SR锁存器构成的;由与非门构成的基本SR锁存器,当R和S都为0时,其状态为不确定.;运用基本SR锁存器可消除机械开关触点抖动引起的脉冲输出主从触发器的主锁存器与从锁存器结构不同。()

答案:错关于锁存器和触发器描述正确的是()

答案:都有0和1两个稳定状态;一旦状态被确定,就能自行保持;触发器对脉冲边沿敏感;锁存器对脉冲电平敏感触发器是对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改变状态。()

答案:错触发器按逻辑功能分类有D触发器、JK触发器、T(T')触发器和SR触发器。()

答案:对D触发器的次态在D=0是为0,D=1时为1,与初态无关。()

答案:对锁存器是对时钟脉冲边沿敏感的电路,它们在时钟脉冲的上升沿或下降沿作用下改变状态。()

答案:错10关于触发器描述正确的是()

答案:主从触发器中主锁存器与从锁存器结构相同;触发器的电路结构与逻辑功能没有必然联系;其功能可用特性表、特性方程和状态图来描述;其动态特性反应了输出状态对时钟信号响应的延迟时间锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储多位二值信息。()

答案:错关于双稳态存储单元电路描述正确的是()

答案:有两个互补的输出端;可以进行数据的存储;可通过或非门或与非门实现;有两个稳定的状态组合逻辑电路的结构特征是输出、输入之间没有反馈延迟通路且含有记忆单元。()

答案:错在输出端并联电容器的方式不能消去竞争冒险。()

答案:错关于编码器,描述正确的是()

答案:可分为普通编码器和优先编码器;能将每一个编码输入信号变换为不同的二进制的代码输出数据选择器可以在通道选择信号的作用下,将一个通道的数据分时传送到多个数据通道上去。()

答案:错译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的信号。()

答案:对关于译码器的应用,描述正确的是()

答案:译码器可以用做显示控制器;译码器可用于实现逻辑函数;译码器可实现数据分配器;译码器可以进行扩展关于竞争与冒险,描述正确的是()

答案:产生竞争时两个输入端的信号变化的时间上有差异;冒险是由竞争而可能产生输出干扰脉冲的现象;竞争与冒险产生的本质原因是逻辑门的延时;两个输入端的信号同时向相反方向变化时才会产生竞争组合逻辑电路的分析步骤是()

答案:化简和变换逻辑表达式;列出真值表;由逻辑图写出各输出端的逻辑表达式;根据真值表或逻辑表达式,经分析最后确定其功能。竞争只要当一个逻辑门的两个输入端的信号同时向相反方向变化时就会出现。()

答案:错关于数据选择器的应用,描述正确的是()

答案:可用作逻辑函数产生器;可实现并行数据到串行数据的转换;可多片联用实现位或字的扩展关于OD门,描述正确的是()

答案:工作时必须外接电源和电阻;其外接电阻称为上拉电阻;OD是指漏极开路;可实现线与功能漏极开路门在使用时必须外加上拉电阻。()

答案:对驱动器件的输出电压必须处在负载器件所要求的输入电压范围,包括高、低电压值。()

答案:对三态门输出的状态是0、1和高阻态。()

答案:对不同的逻辑门电路之间接口需要满足的条件是()

答案:驱动器件的输出电压必须处在负载器件所要求的输入电压范围。;需满足门电路的扇出数问题;需满足电压兼容性问题;驱动器件必须对负载器件提供足够大的拉电流和灌电流。74LVC系列的电路的特点是低电压、速度快,且与TTL电平兼容。()

答案:对带灌电流负载是指电流从驱动器件流向负载。()

答案:错关于上拉电阻,描述正确的是()

答案:其阻值大小和扇出数直接相关。;阻值越小,负载电容充电越快。属于逻辑电路一般特性的是()

答案:噪声容限;延时功耗积;传输延迟时间;扇

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论