电子技术 课件 6.4 反馈法构成的任意进制计数器_第1页
电子技术 课件 6.4 反馈法构成的任意进制计数器_第2页
电子技术 课件 6.4 反馈法构成的任意进制计数器_第3页
电子技术 课件 6.4 反馈法构成的任意进制计数器_第4页
电子技术 课件 6.4 反馈法构成的任意进制计数器_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

ARBITRARYBINARYCOUNTERCOMPOSEDOFFEEDBACKMETHOD反馈法构成的任意进制计数器电子技术刘丽莎什么是任意进制计数器?任务引入同学们!请问下一秒时钟显示是多少呢?老师,我认为应该显示“00:00”下一秒时钟显示的既不是23:60,也不是24:00,而是“00:00”分钟从“59→00”完成了60进制的计数时钟从“23→00”完成了24进制的计数老师,任意进制的计数器怎么做?进制的概念同学们,让我们一起先来看看,究竟什么是4进制呢?老师,我觉得4进制应该是0~44进制包含的4个数应该是0~3,N进制包含的数应该是0~N-1。老师,我觉得4进制应该是0~3知识回顾:二进制计数器74LS161GNDVCC74LS16112345678161514131211109

CPD0D1D2D3EPCQ0Q1Q2Q3ET

引脚图逻辑符号141312113456710291D0D1D2D3EPETCPLDRD74LS161Q0Q1Q2Q3C15RD:异步清除输入端(低电平有效)LD:同步置数控制端(低电平有效)D0~D3:并行数据输入端Q0~Q3:数据输出端ET、EP:计数控制端CP:时钟脉冲输入端(↑)C:进位端0000000100100011010001010110011110011010101111001101111011111000知识回顾:二进制计数器74LS161二进制计数器74LS161状态图6进制计数电路探索00000001001000110100010101100111100110101011110011011110111110000123456进制计数器状态图重难点剖析:6进制计数电路——反馈置0法01010141312113456710291D0D1D2D3EPETCPLDRD74LS161Q0Q1Q2Q3C15+Vcc(8421)Q3Q2Q1Q0

0

0

0

0

00

0

0

110

0

1

020

0

1

130

1

0

040

1

0

150

0

0

00…………

…………&重难点剖析:6进制计数电路——反馈置0法反馈置0法

重难点剖析:6进制计数电路——直接清0法00110141312113456710291D0D1D2D3EPETCPLDRD74LS161Q0Q1Q2Q3C15+Vcc(8421)Q3Q2Q1Q0

0

0

0

0

00

0

0

110

0

1

020

0

1

130

1

0

040

1

0

150

1

1

0

6

0

0

0

00

…………0000&重难点剖析:6进制计数电路——直接清0法直接清0法

课堂任务:4进制计数电路设计请同学们完成4进制计数器的仿真

我们把二进制数0011(十进制“3”)中为“1”的项Q1和Q0与非以后接在了同步置数端,计数器就完成了“0~3”的4进制计数器。同步置0

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论