数电题目完整版本_第1页
数电题目完整版本_第2页
数电题目完整版本_第3页
数电题目完整版本_第4页
数电题目完整版本_第5页
已阅读5页,还剩35页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

填空题1.二进制数是以2为基数的计数体制,十六进制数是以16为基数的计数体制。2.二进制数只有0和1两个数码,其计数的基数是2,加法运算的进位规则为逢二进一。3.逻辑函数表达式有标准与—或式(最小项)和标准或—与式(最大项)两种标准形式。4.逻辑代数中的三条重要规则是代入规则、反演规则、对偶规则。5.编码器是对输入信号进行编码的电路,优先编码器只对优先级别高的输入信号进行编码。选择题一个输入为A、B的两输入端与非门,为保证输出低电平,要求输入为(D)与非门,相乘后反A、A=1、B=0B、A=0、B=1与非门,相乘后反C、A=0、B=0D、A=1、B=1(背)已知输入A、B和输出Y的波形图如图所示,能实现此波形的门电路是(D)...J点点点...J点点点’C、异或门D、同或门Y=AB+AB=AB二-十进制编码器的输入编码信号应有(D)10个信号输入端和4个输出端A、2个B、4个C、8个D、10个要使由或非门组成的保持原状态不变,和端输入的信号应取(A)A、B、=0、=1C、D、如果将边沿D触发器的端和D端相连,则Q端输出脉冲的频率为输入时钟脉冲CP的(A)A、二分频B、二倍频C、四倍频D、不变简答题试分析如图所示电路为几进制计数器。写出它的输出方程、驱动方程、状态方程、列出状态转换真值表,并画出时序图。试用CT74LS161的异步清零和同步指数功能构成下列计数器:(1)十一进制计数器;(2)六十进制计数器(3)一百进制计数器答案如下:一、1.2162.0,1,2,逢二进一3.标准与-或式,标准或-与式4.代入规则,反演规则,对偶规则5.输入信号,优先级别高的输入信号二、1-5DDDAA三、1.解:2解:解:(1)用CT74LS161构成十一进制计数器。

用异步清零法构成十一进制计数器。

①写出11S对应的二进制代码:101111S

②写出反馈归零函数:013QQQCR

③画连线图:如图解6(1)(a)所示。

用同步置数法构成十一进制计数器。

出10111SS的二进制代码:101011S

②写出反馈置数函数:13QQLD

③画连线图:如图解6(1)(b)所示。2)用CT74LS161构成六十进制计数器。

先用2片CT74LS161同步级联,再用异步清零法构成六十进制计数器。

①写出60S对应的二进制代码:11110060S

②写出反馈归零函数:2301QQQQCR

③画连线图:如图解6(2)(a)所示。

用同步置数法构成六十进制计数器。

①写出59160SS的二进制代码:11101159S

出反馈置数函数:01301QQQQQLD

③画连线图:如图解6(2)(b)所示。

填空题1,根据集成度的不同,数字集成电路以下四类:小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路2,二进制数是以___2__为基数的技术体制,十六进制是以__16____为基数的计数体制。3,最小项表示式又称__标准与-或式__,最大项表示式又称_标准或-与式___。4,由n个变量构成的逻辑函数的全部最小项有_2____个,4变量卡诺图有16_个小方格组成。选择题1,在二进制计数系统中,每个变量的取值为(A)A.0和1B.0-7C.0-10D.0-F2,二进制数的权值为(B)A.10的幂B.2的幂C.8的幂D.16的幂3,一个输入为A,B的两输入端与非门,为保证输出低电平,要求输入(D)A=1、B=0B.A=0、B=1C.A=0、B=0D.A=1、B=1n个变量的逻辑函数全部最大项有(C)n个B.2n个C.2nD.2n-1要是输入的数字信号和输出的反相,应采用(C)与门B.或门C.非门D.传输门应用题列出一下个体的真值表,并写出逻辑函数。输入A、B、C、D、是一个十进制数X的8421BCD码,当X为奇数时,输出Y=1,否则Y=0X为输入变量,Y为输出函数。X输入为8421BCD码,Y为4位二进制数。当0≤X≤5时,Y=X+1;当6≤X≤9是,Y=X-1。某董事会有一位董事长和两位董事,表决某一提案时,两人或三人同意时,提案通过,但董事长具有否决权,试用与非门实现。答案:小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路2,16标准与-或表达式,标准或-与表达式4.2n,16(24)高电平,低电平,高阻A,.2.B,3.D4.C5.C

一、选择题1、在二进制计算系统中,每个变量的取值为A、0和1B、0-7C、0-10D、0-F2、连续变化的量称为A、数字量B、模拟量C、二进制量D、16进制量3、十进制数的权值为A、2的幂B、8的幂C、16的幂D、10的幂4、负二进制数的补码等于A、原码B、反码C、原码加1D、反码加15、算术运算的基础是A、加法运算B、减法运算C乘法运算D除法运算二、填空题1、根据集成度的不同,数字集成电路分以下四类:小规模集成电路_、中规模集成电路_、大规模集成电路、超大规模集成电路.2、二进制数是以__2___为基数的计算体质,十六进制数是以___16______为基数的计算体制。3、逻辑代数中的三种最基本的逻辑运算是代入规则、反演规则、对偶规则。4、最小项表达式又称标准与-或式最大项表达式又称标准或-与式5、化简逻辑函数的主要方法有:公式化简法、卡诺图(?)三、应用题1将下列逻辑函数变换为最小项之和的表达式。(1)Y=AB+AC+BC(2)Y=BC+A(-)B(-)+AC(-)(后面有横杠表示非)2、某逻辑电路输入A、B、C、及输出Y的电压波形如图P4.8所示,列出真值表,写出逻辑表达式,并用最少的门电路实现。

填空题1.十进制25的二进制数是11001,其对应的8421BCD码是00100101(每四位数代表一个十进制数)。2.二进制数+1100101的原码为01100101,反码为01100101,补码为011001011。(0为正,1为负,正数的原码、反码、补码相同)3.编码器是对输入信号进行编码的电路,优先编码器只对优先级别最高的输入信号进行编码。4.数据选择器只能用来实现单出逻辑函数,而二进制译码器不但可以用来实现单输出逻辑函数,而且还可以用来实现多输出逻辑函数。5.触发器有两个互补输出端Q和Q反,当Q=0、Q反=1时,触发器处于0(?)状态;当Q=1、Q反=0时,触发器处于1(?)状态,可见,触发器的状态是指Q(?)端的状态。(存在疑问)选择题1.要使由与非门组成的基本RS触发器保持原状态不变,RD和SD端输入的信号应取(A)A.RD=SD=0B.RD=0、SD=1C.RD=SD=1D.RD=1、SD=02.下降沿触发的边沿JK触发器在时钟脉冲CP下降沿到来前J=1K=0,而在CP下降沿到来后变为J=0K=1,则触发器状态为(B)A.0状态B.1状态C.状态不变D.状态不确定3.利用集成计数器的同步清零功能构成N进制计数器时,写二进制代码的数是(C)A.2NB.NC.N-1C.N+14.要获得输出频率非常稳定的脉冲信号,应采用(C)A.对称多谐振荡器B.555定时器组成的多谐振荡器C.石英晶体振荡器D.单稳态触发器计算题答案:一.1.11001、001001012.01100101、01100101、011001013.输入信号、优先级别最高的输入信号4.单、单、多5.0、1、Q二.1.A2.B3.C4.C5.D三

一.填空题(共30分)

(这整章没答案)4.

十进制数238转换成二进制数是_11101110_____;十六进制数是_______。

5.

组合逻辑电路不存在输出到输入的_反馈_______通路,因此其输出状态不影响输入状态。(存在疑问)1.

下列函数中,是最小项表达式形式的是_________

A.

Y=A+BC

B.

Y2

=ABC+ACD

C.

Y=AB

C+ABC

D.

Y=A

BC+ABC

2.

对于四位二进制译码器,其相应的输出端共有________

A.

4个

B.

16个

C.

8个

D.

10个

3.用8421码表示的十进制数45,可以写成__________

A.

45

B.

[101101]BCD

C.

[01000101]

D.

[101101]24.属于组合逻辑电路的是___________加法器(半加器、全加器)、编码器、译码器(显示译码器:半导体数码管是由七段发光二极管构成)、数据分配器(一路输入,多路输出去)和多路选择器

(多路输入,一路输出)

A.

触发器

B.

全加器

C.

移位寄存器

D.

计数器

5.某计数器的状态转换图如下,其计数的容量为______

B.

C.

D.

三(图?是根据Q的数量?2)2.四选一数据选择器CT4253组成的电路如图所示,分析电路的功能,写出输出Y1

,Y2的表达式,CT4253的功能表如下表。3.写出图示逻辑电路的输出H和Y的逻辑函数表达式列出真值表说明电路的逻辑功能。10分《数字电子技术》试卷姓名:班级:考试:成绩:本试卷共2页,满分100分;考试时间:90分钟;考试方式:闭卷题号一二三(1)三(2)总分得分选择题:如果采用奇校验方式,下列接受端收到的校验码中,(D)是正确的。A、01100B、11011C、10100D、101102.555定时器不可以组成(D)可以构成施密特触发器、单稳态触发器和多谐振荡器(输出高电平时间

T=(R1+R2)Cln2

输出低电平时间T=R2Cln2

振荡周期

T=(R1+2R2)Cln2)

。多谐振荡器B、单稳态触发器C、施密特触发器D、JK触发器在下列逻辑电路中,不是组合逻辑电路的是(D)译码器B、编码器C、全加器D、寄存器下列触发器中没有约束条件的是(D)主从JK,主从D,边沿D基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器74LS148(A)优先编码功能,因而(C)多个输入端同时为1。有B、无C、允许D、不允许填空题1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)、2.二进制数(1011.1001)转换为八进制数为(13.14),转换为十六进制为(B.9)。3.欲使JK触发器按Q=Q工作(另外注:保持原状态不变,若是同步JK,R=S=1),可使JK触发器输入端(J=K=0)。触发器按逻辑功能可以分为(RS、D、JK、T)四种触发器。(另外注:按电路结构分为基本、同步、主从、边沿触发器;按逻辑功能分为RS、JK、D和T触发器;按触发方式分为电平、脉冲和边沿触发器等。)双稳态触发器电路具有(两个稳态),并能(触发翻转)的两大特性。综合题用卡诺图化简下列逻辑表达式F(A,B,C,D)=(0,1,2,3,5,7)答案:F=AB+ADABABCDCD1000110011001000 0001111010011100 10011100已知电路及输入波形如图(a)(b)所示,其中FF1是D锁存器,FF2是维持阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。答案:

选择题在二进制计数系统中,每个变量的取值为()A.0和1B.0~7C.0~10D.0~F2.十进制数386的8421BCD码为001110000110A.001101110110B.001110000110C.100010000110D.0100100001103.十进制数的权值为()A.2的幂B.8的幂C.16的幂D.10的幂4.二进制数—1011的补码是()原码11011,反码10100,补码10101A.00100B.00101C.10100D.101015.n个变量的逻辑函数全部最大项有()注释:n个变量可以构成2个最小项(m),最小项是相乘例如ABC,最大项(M)是相加A+B+C,三个的话,有8个A.n个B.2n个C.2D.二、填空题1逻辑代数中的三种最基本的逻辑运算是__与运算_、或运算___和_非运算__。与或非最小项表达式又称_标准与-或式,最大项表达式又称标准或-与式_。十进制数25的二进制数是__11001______,二进制数10110011对应的十进制数为___179_______。组合逻辑电路的特点是输出状态只与_该时刻输入信号的状态______有关,和电路原有状态__无关_______,其基本单元电路是_逻辑门________。????分析组合逻辑电路时,一般根据_卡诺________图写出输出逻辑函数表达式;设计组合逻辑电路时,根据设计要求列出___真值表______,再写出输出逻辑函数表达式。应用题分析下图所示电路逻辑功能。TTL边沿JK触发器如下图A所示,输入CP、J、K端的电压波形如下图B所示,对应画出输出Q和端的电压波形。设触发器的初始状态为Q=0。

=1\*CHINESENUM3一.填空题1)十进制数(99.375)10=(1100011.011)2=(63.6)16。2)数字电路按照其结构和工作原理分为两大类:组合逻辑电路和时序逻辑电路。4)逻辑函数Y=AB+BC+CA的与非-与非式为((AB)’(BC)’(CA)’)’。7)RS触发器的特性方程为:Q*=S+R’Q,(约束条件:SR=0),T触发器的特性方程为:Q*=T’Q+TQ’。8)16选1数据选择器的地址端有4位,n个触发器构成计数器的最大计数长度为2n。9)如图(1-1)所示触发器电路中,当A=1时,输出状态为____Q=1___,如图(1-2)所示计数器电路为___6___进制计数器。10)触发器三种触发方式分别为:电平触发,脉冲触发(主从触发),边沿触发,其中边沿触发的触发器抗干扰能力最强。11)在多谐振荡器,单稳态触发器,施密特触发器中,施密特触发器中常用于波形的变换和整形,单稳态触发器常用于定时及延时,多谐振荡器常用于产生脉冲波形。图(1-3)中555定时器接成的是施密特触发器。=2\*CHINESENUM3二.将下列逻辑函数化简为最简与-或形式(方法不限)。1)2)求Y=的反函数并化简=AC’+C(AB+AD’+D)Y’=[(A’B+AC’)’+(A’+C’)](B’+C’)=AC’+C(A+D)=[(A+B’)(A’+C)+A’+C’](B’+C’)=AC’+AC+CD=(AC+A’B’+B’C+A’+C’)(B’+C’)=A+CD=B’+C’3),给定约束条件:。根据卡诺图化简可得:Y(A,B,C,D)=A’+B’D’XX1XX1110000X001三.请设计一组合电路,其输入端为A,B,C,输出端为Y,要求其功能为:(14分)当A=1时,Y=B;当A=0时,Y=C。设计内容包括:列出真值表;②写出Y的最简与或表达式;③用最少的与非门画出逻辑图。解:①画出真值表ABCY00000011010001111000101011011111②写出Y的最简与或表达式③用最少的与非门画出逻辑图将Y的表达式化为与非-与非式:画逻辑图:

一、填空题二进制数(1011.1001)2转换为八进制数为13.44,转换为十六进制数为B.9。逻辑代数中的三条重要规则是代入规则、反演规则、对偶规则。触发器具有2个稳定状态,它可存储1位二进制信息。如要存储8位二进制信息时,需要8个触发器。编码器是对输入信号进行编码的电路,优先编码器只对优先级别最高的输入信号进行编码。数值比较器的功能是用以比较两组二进制数大小或相等的电路,当输入二进制数A=1111和B=1101时,则他们比较的结果为A>B。选择题二输入端的或门一个输入端接低电平,另一个输入端接入脉冲信号时,则输出与输入信号的关系是(A)A.同相B.反相C.高电平D.低电平十六路数据选择器的地址输入(选择控制)端有(C)个。A.16B.2C.4D.8函数F(A,B,C)=AB+BC+AC的最小项表达式为(B)。A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)下列一组数中,(C)是等值的。①(A7)16②(10100110)2③(166)10A.①和③B.②和①C.②和③D.都不对在下列各种电路中,属于组合电路的有(A)A.编码器B.触发器C.寄存器D.计数器大题触发器电路如图(a),(b)所示,写出触发器的次态方程;解:(Qn+1)1=A(反)B(反)(Qn+1)2=A(反)Q(反)+B(反)Q如图电路中,写出表达式,并画出真值表。解:由双4选1数据选择器组成的电路如图所示,写出Y1,Y2的表达式

数字电子技术试题一、填空题:1.用4个触发器可以存储4位二进制数。2.逻辑函数L=+A+B+C+D=1。4.主从型JK触发器的特性方程=JQ+KQ。5.(37)10=()8=()16。二、选择题:1.请判断以下哪个电路不是时序逻辑电路()。A、计数器B、寄存器C、译码器D、触发器4、已知逻辑函数与其相等的函数为()。A、B、C、D、5、一个YIMAQ的地址输入端有3个时,最多可以有()个数据信号输出。A、4B、6C、8D、16三、大题1、逻辑函数化简(任选一题)(1)、用代数法化简为最简与或式。Y=A+(2)、用卡诺图法化简为最简或与式。Y=+C+AD,约束条件:AC+ACD+AB=02、写出如图1所示电路的真值表及最简逻辑表达式。图13、分析图P5.1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。图P5.1

选择题逻辑式A+AB+ABC+ABCD=A、AB、ABC、ABCD、ABCD2、逻辑式A+B(C+D)的对偶式是A、AB+CDB、A(B+CD)C、A/B/+C/D/D、AB+C/D/3、和十六进制数5A.5等值的二进制数是A、11010010.0101B、1011010.101C、1011010.0101D、1010101.01014、n级触发器构成的环形计数器,其计数模是A、nB、2nC、2n-1D、25、下列电路中,是时序电路的是A、二进制译码器B、移位寄存器C、数值比较器D、编码器1、A2、B3、C4、A5、B填空题1、逻辑代数的三种基本运算是与或非______;A⊕1=_A反1+A1反__A反____。1反为02、(3A.5)16=(111010.0101)2;(110101.1)2=(35.8)163、A+A+A=__A__;A×A×A=__A___4、逻辑式AB+AC的对偶式是(A+B)(A+C)_____;5、欲比较两个二进制数数值大小关系时,应采用__数值比较器___1、与、或、非;A/2、111010.0101;35.83、A;A4、(A+B)(A+C);5、数值比较器三、计算题1、卡诺图法画出F(A,B,C,D)=∑m(0,2,5,7,8,10,13,15)2、将下逻辑函数直接填入卡诺图Y=BD+A/B/C+A/BC/D/写出下列正数和负数的补码(1)+35(2)-264、画出与非门组成的基本RS触发器及其逻辑符号5、化简AB+A/C+BCDE1、略2、略3、0100011;1001104、略5、AB+A/C

一、选择题1:二进制数-1011的补码是:(D)A:00100B:00101C:10100D:101012:n个变量的逻辑函数全部最大项有(C)A:n个B:2n个C:2^nD2^n-1个3:能对二进制电路进行比较的电路是(A)A:数值比较器B数值分配器C:数据选择器D:编码器4:维持组塞D触发器在时钟脉冲CP上升沿到来前D=1,而在CP上升沿到来以后D变为0,则触发器状态为(B)A:0状态B:1状态C:状态不变D:状态不确定5:时序逻辑电路的主要组成电路是(B)A:与非门和或非门B:触发器和组合逻辑电路C:施密特触发器和组合逻辑电路D:整形电路和多谐振荡器二、填空题1:二进制数+1100101的原码是(),反码为:(),补码为()。01100101,01100101,011001012:逻辑函数表达式由(标准与-或式)和(标准或-与式)两种标准形式。标准与-或式,标准或-与式3:组合逻辑电路的特点是输出状态只与(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论