Verilog-数字系统设计_第1页
Verilog-数字系统设计_第2页
Verilog-数字系统设计_第3页
Verilog-数字系统设计_第4页
Verilog-数字系统设计_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Verilog数字系统设计杨晖北京航空航天大学电子信息工程学院第一讲Verilog概述1.硬件描述语言

硬件描述HDL(HardwareDescriptionLanguage)语言,是一种用形式化方法来描述数字电路和系统的语言。历史上出现的HDL甚多,成为国际标准只有两种VerilogHDL和VHDL。

HDL语言既包含一些高层程序设计语言的结构形式,同时也兼顾描述硬件线路连接的具体构件。通过使用结构级或行为级描述可以在不同的抽象层次描述设计,主要包括三个领域五个抽象层次。

HDL语言是并发的,即具有在同一时刻执行多任务的能力。

HDL语言有时序的概念。HDL语言的主要特征HDL抽象层次描述表行为结构物理系统级性能描述部件定义及它们之间的逻辑连接形式芯片、模块、电路板、子系统算法级接口应答算法硬件模块、数据结构部件、电路板之间的连接寄存器传输级寄存器操作状态表部件定义及连接芯片、宏单元逻辑级布尔方程描述门电路、触发器、锁存器标准单元布局图电路级微分方程表达晶体管、电阻、电容、电感元件晶体管布局图2.VerilogHDL的历史1983年,GDA(GateWayDesignAutomation)公司的PhilMoorby首创VerilogHDL语言。1984-1986年,Verilog-XL诞生。PhilMoorby设计并完善了第一个Verilog仿真器Verilog-XL。1989年,Cadence收购GDA公司。VerilogHDL语言成为Cadence的私有财产。1990年,公开VerilogHDL语言,成立OVI(OpenVerilogInternation)组织负责Verilog语言的开展。VerilogHDL的历史1995年,IEEE制定VerilogHDL的IEEE标准VerilogHDL1364-1995,VerilogHDL语言成为国际标准。2001年,IEEE发布廖VerilogHDL1364-2001,标准中包含模拟电路的内容。3.VerilogHDL和VHDL的比较VerilogHDL和VHDL均为IEEE标准,在大多数情况下,两者根本相同。VerilogHDL和C语言的风格相似,如果有C语言的根底,比较容易入门,而VHDL来源于Ada语言,需要一定的专业培训。一般认为VerilogHDL在系统抽象级比VHDL略差,在门级开关电路描述方面强于VHDL。4.使用Verilog设计数字系统的优点和电路图输入方法的比较电路图只能描述连接关系。VerilogHDL方法与工艺无关。VerilogHDL方法容易输入、修改、移植、协作。软核、固核和硬核的使用

5.VerilogHDL设计流程自顶向下Top-Down设计方法系统级设计模块A模块B模块C模块A-1模块A-2模块B-1模块C-1模块C-2……

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论