




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
DDR系列基础知识讲解2021/3/261DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/261DDR系列基础知识1DDR系列基础知识讲解DDR的种类DDR的发展名词解析DDR特性分析图形解析DDR性能比较DDR3基础知识讲解DDR未来展望2011-7-182021/3/262DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2011-7-182021/3/2622DDR系列基础知识讲解
DDRSDRAM:DoubleDataRateSynchronousDynamicRandomAccessMemory,双倍数据率同步动态随机存取存储器;
DDR2SDRAM:Double-Data-RateTwoSynchronousDynamicRandomAccessMemory,第二代双倍数据率同步动态随机存取存储器;
DDR3SDRAM:Double-Data-RateThreeSynchronousDynamicRandomAccessMemory,第三代双倍数据率同步动态随机存取存储器;
DDR4SDRAM:Double-Data-RateFourthSynchronousDynamicRandomAccessMemory,第四代双倍数据率同步动态随机存取存储器。2011-7-182021/3/263DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDRSDRAM:Doub3DDR系列基础知识讲解2021/3/264DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/264DDR系列基础知识4DDR系列基础知识讲解SDRAM2021/3/265DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/265DDR系5DDR系列基础知识讲解DDR2021/3/266DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2021/3/266DDR系列基6DDR系列基础知识讲解DDR22021/3/267DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR22021/3/267DDR系列7DDR系列基础知识讲解DDR32021/3/268DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR32021/3/268DDR系列8DDR系列基础知识讲解DDR42021/3/269DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR42021/3/269DDR系列9DDR系列基础知识讲解DDRSDRAM可在一个时钟周期内传送两次数据2021/3/2610DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/2610DDR系列基础知10DDR系列基础知识讲解内存核心频率与数据传输率的比较2021/3/2611DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/2611DDR系列基础知11DDR系列基础知识讲解DDR数据传输速度为系统钟频率的两倍,能在选通脉冲的上升沿和下降沿传输数据DDR芯片和模块2021/3/2612DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR数据传输速度为系统钟频率的两倍,12DDR系列基础知识讲解DDR2的数据传输速度为系统时钟频率的四倍DDR2芯片和模块2021/3/2613DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2的数据传输速度为系统时钟频率的13DDR系列基础知识讲解DDR3的数据传输速度为系统时钟频率的8倍DDR3芯片和模块2021/3/2614DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR3的数据传输速度为系统时钟频率的14DDR系列基础知识讲解Samsung-DDR数据传输速率与供电电压的走势2021/3/2615DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/2615DDR系列基础知15DDR系列基础知识讲解Samsung-DDR的带宽与数据传输率上升轨迹2021/3/2616DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/2616DDR系列基础知16DDR系列基础知识讲解RAS:RowAddressStrobe,行地址选通脉冲;CAS:ColumnAddressStrobe,列地址选通脉冲;tRCD:RAStoCASDelay,RAS至CAS延迟;CL:CASLatency,CAS潜伏期(又称读取潜伏期),从CAS与读取命令发出到第一笔数据输出的时间段;RL:ReadLatency,读取潜伏期;tAC:AccessTimefromCLK,时钟触发后的访问时间,从数据I/O总线上有数据输出之前的一个时钟上升沿开始到数据传到I/O总线上止的这段时间;2011-7-182021/3/2617DDR系列基础知识讲解ppt课件DDR系列基础知识讲解RAS:RowAddressStr17DDR系列基础知识讲解tWR:WriteRecoveryTime,写回,保证数据的可靠写入而留出足够的写入/校正时间,被用来表明对同一个bank的最后有效操作到预充电命令之间的时间量;BL:BurstLengths,突发长度,突发是指在同一行中相邻的存储单元连续进行数据传输的方式,连续传输所涉及到存储单元(列)的数量就是突发长度(SDRAM),在DDRSDRAM中指连续传输的周期数;Precharge:L-Bank关闭现有工作行,准备打开新行的操作;tRP:Prechargecommandperiod,预充电有效周期,在发出预充电命令之后,要经过一段时间才能允许发送RAS行有效命令打开新的工作行;2021/3/2618DDR系列基础知识讲解ppt课件DDR系列基础知识讲解tWR:WriteRecovery18DDR系列基础知识讲解AL:AdditiveLatency,附加潜伏期(DDR2);WL:WriteLatency,写入命令发出到第一笔数据输入的潜伏期;tRAS:ActivetoPrechargeCommand,行有效至预充电命令间隔周期;tDQSS:WRITECommandtothefirstcorrespondingrisingedgeofDQS,DQS相对于写入命令的延迟时间;2021/3/2619DDR系列基础知识讲解ppt课件DDR系列基础知识讲解AL:AdditiveLatency19DDR系列基础知识讲解逻辑BankSDRAM的内部是一个存储阵列,要想准确地找到所需的存储单元就先指定一个(row),再指定一个列(Column),这就是内存芯片寻址的基本原理。L-Bank存储阵列示意图2021/3/2620DDR系列基础知识讲解ppt课件DDR系列基础知识讲解逻辑Bank2021/3/2620DD20DDR系列基础知识讲解芯片位宽SDRAM内存芯片一次传输率的数据量就是芯片位宽,那么这个存储单元的容量就是芯片的位宽(也是L-Bank的位宽);存储单元数量=行数*列数(得到一个L-Bank的存储单元数量)*L-Bank的数量也可用M*W的方式表示芯片的容量,M是该芯片中存储单元的总数,单位是兆(英文简写M,精确值是1048576),W代表每个存储单元的容量,也就是SDRAM芯片的位宽,单位是bit;DDRSDRAM内部存储单元容量是芯片位宽(芯片I/O口位宽)的一倍;DDR2SDRAM内部存储单元容量是芯片位宽的四倍;DDR3SDRAM内部存储单元容量是芯片位宽的八倍;DDR4SDRAM内部存储单元容量是芯片位宽的八倍。2021/3/2621DDR系列基础知识讲解ppt课件DDR系列基础知识讲解芯片位宽2021/3/2621DDR系21DDR系列基础知识讲解存储原理存储原理示意图:行选与列选信号将使存储电容与外界间的传输电路导通,从而可进行放电(读取)与充电(写入)。另外,图中刷新放大器的设计并不固定,目前这一功能被并入读出放大器(SenseAmplifier,简称S-AMP);2021/3/2622DDR系列基础知识讲解ppt课件DDR系列基础知识讲解存储原理2021/3/2622DDR系22DDR系列基础知识讲解DDR延迟锁定回路(DLL)的任务是根据外部时钟动态修正内部时钟的延迟来实现与外部时钟的同步;DLL有时钟频率测量法(CFM,ClockFrequencyMeasurement)和时钟比较法(CC,ClockComparator);CFM是测量外部时钟的频率周期,然后以此周期为延迟值控制内部时钟,这样内外时钟正好就相差一个时钟周期,从而实现同步。DLL就这样反复测量反复控制延迟值,使内部时钟与外部时钟保持同步。CFM式DLL工作示意图2021/3/2623DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2021/3/2623DDR系列23DDR系列基础知识讲解DDRCC的方法则是比较内外部时钟的长短,如果内部时钟周期短了,就将所少的延迟加到下一个内部时钟周期,然后再与外部时钟做比较,若是内部时钟周期长了,就将多出的延迟从下一个内部时钟刨除,如此往复,最终使内外时钟同步。CC式DLL工作示意图2021/3/2624DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2021/3/2624DDR系列24DDR系列基础知识讲解CFM与CC各有优缺点,CFM的校正速度快,仅用两个时钟周期,但容易受到噪音干扰,如果测量失误,则内部的延迟就永远错下去。CC的优点则是更稳定可靠,如果比较失败,延迟受影响的只是一个数据,不会涉及到后面的延迟修正,但它的修正时间要比CFM长。2021/3/2625DDR系列基础知识讲解ppt课件DDR系列基础知识讲解CFM与CC各有优缺点,CFM的校正速25DDR系列基础知识讲解CK#起到触发时钟校准的作用,由于数据是在CK的上下沿触发,造成传输周期缩短了一半,因此必须要保证传输周期的稳定以确保数据的正确传输,这就要求CK的上下沿间距要有精确的控制。但因为温度、电阻性能的改变等原因,CK上下沿间距可能发生变化,此时预期相反的CK#就起到纠正的作用(CK上升快下降慢,CK#则是上升慢下降快)。2021/3/2626DDR系列基础知识讲解ppt课件DDR系列基础知识讲解CK#起到触发时钟校准的作用,由于数据26DDR系列基础知识讲解在写入时,以DQS的高/低电平期中部为数据周期分割点,而不是上/下沿,但数据的接收触发仍为DQS的上/下沿,DQS是双向信号,读内存时,由内存产生DQS的沿和数据的沿对齐,写入内存时,由外部产生,DQS的中间对应数据的沿,即此时DQS的沿对应数据最稳定的中间时刻;2021/3/2627DDR系列基础知识讲解ppt课件DDR系列基础知识讲解在写入时,以DQS的高/低电平期中部为27DDR系列基础知识讲解SDRAMSDRAM在开机时的初始化过程2021/3/2628DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2628DDR28DDR系列基础知识讲解SDRAM行有效时序图2021/3/2629DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2629DDR29DDR系列基础知识讲解SDRAM读写操作示意图,读取命令与列地址一块发出(当WE#为低电平是即为写命令)2021/3/2630DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2630DDR30DDR系列基础知识讲解SDRAM非突发连续读取模式:不采用突发传输而是依次单独寻址,此时可等效于BL=1,虽然可以让数据是连续的传输,但每次都要发送列地址与命令信息,控制资源占用极大2021/3/2631DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2631DDR31DDR系列基础知识讲解SDRAM突发连续读取模式:只要指定起始列地址与突发长度,寻址与数据的读取自动进行,而只要控制好两段突发读取命令的间隔周期(与BL相同)即可做到连续的突发传输2021/3/2632DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2632DDR32DDR系列基础知识讲解SDRAM读取时预充电时序图:图中设定:CL=2、BL=4、tRP=2。自动预充电时的开始时间与此图一样,只是没有了单独的预充电命令,并在发出读取命令时,A10地址线要设为高电平(允许自动预充电)。可见控制好预充电启动时间很重要,它可以在读取操作结束后立刻进入新行的寻址,保证运行效率。2021/3/2633DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2633DDR33DDR系列基础知识讲解SDRAM读取时数据掩码操作,DQM在两个周期后生效,突发周期的第二笔数据被取消2021/3/2634DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2634DDR34DDR系列基础知识讲解SDRAM写入时数据掩码操作,DQM立即生效,突发周期的第二笔数据被取消2021/3/2635DDR系列基础知识讲解ppt课件DDR系列基础知识讲解SDRAM2021/3/2635DDR35DDR系列基础知识讲解DDR2与DDR的区别1.速率与预取量DDR2的实际工作频率是DDR的两倍,DDR2内存拥有两倍于标准DDR内存的4bit预期能力。2.封装与电压DDR封装为TSOPII,DDR2封装为FBGA;DDR的标准电压为2.5V,DDR2的标准电压为1.8V。3.bitpre-fetchDDR为2bitpre-fetch,DDR2为4bitpre-fetch。4.新技术的引进DDR2引入了OCD、ODT和POST(1)ODT:ODT是内建核心的终结电阻,它的功能是让DQS、RDQS、DQ和DM信号在终结电阻处消耗完,防止这些信号在电路上形成反射;2021/3/2636DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2与DDR的区别2021/3/236DDR系列基础知识讲解DDR2与DDR的区别(2)PostCAS:它是为了提高DDR2内存的利用效率而设定的;在没有前置CAS功能时,对其他L-Bank的寻址操作可能会因当前行的CAS命令占用地址线而延后,并使数据I/O总线出现空闲,当使用前置CAS后,消除了命令冲突并使数据I/O总线的利率提高。2021/3/2637DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2与DDR的区别2021/3/237DDR系列基础知识讲解DDR2与DDR的区别(3)OCD(Off-ChipDriver):离线驱动调整,DDR2通过OCD可以提高信号的完整性OCD的作用在于调整DQS与DQ之间的同步,以确保信号的完整与可靠性,OCD的主要用意在于调整I/O接口端的电压,来补偿上拉与下拉电阻值,目的是让DQS与DQ数据信号间的偏差降低到最小。调校期间,分别测试DQS高电平和DQ高电平,与DQS低电平和DQ高电平时的同步情况,如果不满足要求,则通过设定突发长度的地址线来传送上拉/下拉电阻等级,直到测试合格才退出OCD操作。2021/3/2638DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR2与DDR的区别2021/3/238DDR系列基础知识讲解DDR3与DDR2的区别DDR2为1.8V,DDR3为1.5V;DDR3采用CSP和FBGA封装,8bit芯片采用78球FBGA封装,16bit芯片采用96球FBGA封装,而DDR2则有60/68/84球FBGA封装三种规格;逻辑Bank数量,DDR2有4Bank和8Bank,而DDR3的起始Bank8个;突发长度,由于DDR3的预期为8bit,所以突发传输周期(BL,BurstLength)也固定位8,而对于DDR2和早期的DDR架构的系统,BL=4也是常用的,DDR3为此增加了一个4-bitBurstChop(突发突变)模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A112位地址线来控制这一突发模式;寻址时序(Timing),DDR2的AL为0~4,DDR3为0、CL-1和CL-2,另外DDR3还增加了一个时序参数——写入延迟(CWD);bitpre-fetchDDR2为4bitpre-fetch,DDR3为8bitpre-fetch;2021/3/2639DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR3与DDR2的区别2021/3/39DDR系列基础知识讲解DDR3与DDR2的区别
新增功能,ZQ是一个新增的引脚,在这个引脚上接有240欧姆的低公差参考电阻,新增裸露SRT(Self-ReflashTemperature)可编程化温度控制存储器时钟频率功能,新增PASR(PartialArraySelf-Refresh)局部Bank刷新的功能,可以说针对整个存储器Bank做更有效的数据读写以达到省电功效;DDR3的参考电压分成两个,即为命令与地址信号服务的VREFCA和为数据总线服务的VREFDQ,这将有效低提高系统数据总线的信噪等级;点对点连接(point-to-point,p2p),这是为了提高系统性能而进行的重要改动。2021/3/2640DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR3与DDR2的区别2021/340DDR系列基础知识讲解DDR4与DDR3的区别DDR3DRAM与DDR4DRAM的主要标准2021/3/2641DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR4与DDR3的区别2021/3/41DDR系列基础知识讲解DDR4与DDR3的区别DDR3DRAM向DDR4SDRAM的移行日程2021/3/2642DDR系列基础知识讲解ppt课件DDR系列基础知识讲解DDR4与DDR3的区别2021/3/42DDR系列基础知识讲解2021/3/2643DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/2643DDR系列基础知43DDR系列基础知识讲解BurstLength为固定的BC4和BL8,它们在“onthefly”能够和读命令或者写命令通过A12/BC引脚进行选择。2021/3/2644DDR系列基础知识讲解ppt课件DDR系列基础知识讲解2021/3/2644DDR系列基础知44DDR系列基础知识讲解RL为总的读取潜伏期,其被定义为AdditiveLatency(AL)+CASLatency(CL);CASLatency为读取潜伏,为内部读命令和第一个bit有效数据输出之间的时钟周期;2021/3/2645DDR系列基础知识讲解ppt课件DDR系列基础知识讲解RL为总的读取潜伏期,其被定义为Add45DDR系列基础知识讲解AdditiveLatency为附加潜伏期,它的作用为使命令和数据总线更有效,即允许读或者写命令紧跟有效命令;2021/3/2646DDR系列基础知识讲解ppt课件DDR系列基础知识讲解AdditiveLatency为附加46DDR系列基础知识讲解CASWriteLatency(CWL)列写潜伏期,被定义为内部写命令和第一个bit有效数据输入之间的时钟周期延时;DDR3SDRAM不支持半周期潜伏,总的写潜伏为WriteLatency(WL)=AdditiveLatency(AL)+CAS2021/3/2647DDR系列基础知识讲解ppt课件DDR系列基础知识讲解CASWriteLatency(C47tDQSCK是差分时钟的交叉点到数据选通脉冲的交叉点的时间;tQSH是DQS的差分输出高电平时间;tQSL是DQS的差分输出低电平时间;tDQSQ是最近数据选通脉冲到数据有效的时间;tQH是数据选通脉冲到最早的无效数据无法正确判断数据是否为1的时间;
DDR系列基础知识讲解读时序定义2021/3/2648
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年广西现代职业技术学院单招职业技能测试题库含答案
- 2024年12月金华事业单位公开招聘义乌市民政局低收入家庭经济状况核对中心公开选调事业人员笔试历年典型考题(历年真题考点)解题思路附带答案详解
- 2025年河北劳动关系职业学院单招职业适应性测试题库完整版
- 1《子路、曾皙、冉有、公西华侍坐》(教学设计)-2024-2025学年高一语文下学期同步教学教学设计专辑(统编版必修下册)
- 23《父亲、树林和鸟》教学设计-2024-2025学年统编版语文三年级上册
- 第二单元 综合探究 坚持历史唯物主义 反对历史虚无主义 教学设计-2023-2024学年高中政治统编版必修四哲学与文化
- 2024四川长虹佳华信息产品有限责任公司招聘业务部总经理岗位拟录用人员笔试参考题库附带答案详解
- 口腔修复学模拟习题+参考答案
- 电子商务师四级题库及参考答案
- 《刘姥姥三进贾府》教学设计 2023-2024学年统编版高中语文必修下册
- (高清版)DZT 0309-2017 地质环境监测标志
- 人员转移安置实施方案(公司重组)
- 病历书写相关法律法规
- 老旧小区加装电梯方案
- 老年人误吸与预防-护理团标
- 输气场站工艺流程切换操作规程课件
- 青少年网络安全教育课件
- 新改版苏教版六年级下册科学全册知识点(精编版)
- 2021年全国统一高考英语试卷(新课标Ⅰ)(原卷版)
- 产科抗磷脂综合征诊断与处理专家共识护理课件
- 中医护理中药封包课件
评论
0/150
提交评论