实验5 组合逻辑电路(加法器)_第1页
实验5 组合逻辑电路(加法器)_第2页
实验5 组合逻辑电路(加法器)_第3页
实验5 组合逻辑电路(加法器)_第4页
实验5 组合逻辑电路(加法器)_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验四

半加器、全加器一、实验目的

1.熟悉数据实验箱的测试及使用方法

2.掌握常用集成电路的结构与连线方式

2.验证半加器、全加器的逻辑功能及测试方法二、实验设备1.数字电子实验箱2.元器件:74LS00,74LS02,74LS04,74LS86集成芯片各一块3.连接导线若干

74LS00和74LS86的引脚排列图=1=1=1=174LS86四异或门1GND42VCC3148126131071159&&&&74LS00四2输入端与非门1423675GND148121310119VCC

74LS04和74LS02的引脚排列图74LS04六非门GNDVCC148121310119114236751111174LS02四或非门1GND42VCC3148126131071159≥1≥1≥1≥1

数字实验箱面板图1.用逻辑门组成半加器三、实验内容及步骤:输入

输出AiBi

Si

C

i

00011011BiAiCiSi=11&526374LS861174LS002374LS04测量真值表2.用逻辑门组成全加器逻辑函数测量真值表三、实验内容及步骤:输入

输出AiBiCi-1

Si

Ci0000010100111001011101112.用逻辑门组成全加器

(逻辑电路图)三、实验内容及步骤:=1=1&1≥11&Si1AiBiCi-1Ci8686000402000404四、实验报告

1.整理实验数据及结果,按要求填写表格。

2.讨论器件的作用,全加器中使用各器件多少片,在全加器电路图中标出各引线对应各器件的引脚号。

五、思

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论