版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
实用文档计算机组成与设计知到章节测试答案智慧树2023年最新山东大学绪论单元测试
完整的计算机系统通常包括()
参考答案:
硬件系统与软件系统
计算机硬件的主要指标()
参考答案:
运算速度
;存储容量
;机器字长
将高级语言源程序转换为机器目标代码文件的程序是()
参考答案:
编译程序
下列关于冯·诺依曼结构计算机基本思想的叙述中,错误的是()
参考答案:
指令按地址访问,数据都在指令中直接给出
汇编语言与机器语言的关系是()
参考答案:
一对一
冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()
参考答案:
指令周期的不同阶段
基于存储器,其主要作用是()。
参考答案:
存放程序和数据
CPU内通用寄存器的位数取决于()。
参考答案:
机器字长
下列关于硬件与软件关系的描述中,正确的是()
参考答案:
软件的发展也推动硬件的发展
;硬件是软件运行的基础
;软件能完成的功能及性能与硬件有关
;硬件的发展推动了软件的发展
下列属于冯•诺依曼计算机的核心思想是()
参考答案:
存储程序和程序控制
第一章测试
设机器字长为8位(其中1位为符号位)的整数,当其表示为无符号数、机器数时的范围为()
参考答案:
无符号数0—255
在计算机中,小数点保存在()
参考答案:
不保存
若八位寄存器中保存的信息是11111111时,若为补码,其真值大小为()
参考答案:
-1
在下列表示法中,“0”只有一种表示形式的是()
参考答案:
补码
若某种编码的最小距离是4,其检错和纠错能力可能是()
参考答案:
检错3位,纠错1位
一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z,其中x和z为int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x、y和z的值分别是()
参考答案:
x=0000007FH,y=FFF7H,z=00000076H
下列各种数制的数据中最小的数是()。
参考答案:
(101001)BCD8421
能发现两位错误并能纠正一位错的编码是()。
参考答案:
海明码
以下关于机器数和真值的说法正确的是()
参考答案:
把符号“数值化”的数称为机器数;
;把带“+”“-”的数称为真值;
1、计算机字长16位,采用补码表示整数,下列关于其表示数据范围的描述中正确的是()
参考答案:
能表示的最大负数是-1
;能表示最大正数是(2^15)–1
;能表示的最小正数是1
;能表示的最小负数是-(2^15)
当-1<x<0时,[x]补是()
参考答案:
2+x
如果某系统15*4=112成立,则系统采用的进制是()
参考答案:
6
两个字长16位的补码0A2B和E16A,带符号扩展成32位后的结果分别()
参考答案:
00000A2B和FFFFE16A
对字长为8位的二进制代码10001101,下列说法错误的是()
参考答案:
如果代码为标准移码数,则其十进制真值为+115
下列对海明校验的描述中,正确的描述是()
参考答案:
待编码数据长度为4位,再增加3位校验码就可以检测到仅1位数据出错的情况并纠错
第二章测试
数据0.00110101×410,规格化后为()
参考答案:
0.11010100×401
移位运算在计算机中的实用价值为()
参考答案:
使用移位和加法结合可实现乘(除)法
在浮点机中,()是隐含的。
参考答案:
基数
在计算机的浮点数运算中,规格化的作用是()
参考答案:
增加有效数字的位数,提高运算精度
假定有4个整数用8位补码分别表示为r1=FEH,r2=F2H,r3=90H,r4=F8H。若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()
参考答案:
r2×r3
某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=11110100,[y]补=10110000。若整型变量z=2*x+y/2,则z的机器数为()
参考答案:
11000000
浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=2729/32,Y=255/8,则用浮点减法计算X-Y的最终结果是()
参考答案:
001110011000
下列有关浮点数加减运算的叙述中:Ⅰ.对阶操作不会引起阶码上溢或下溢Ⅱ.右规和尾数舍入都可能引起阶码上溢Ⅲ.左规时可能引起阶码下溢Ⅳ.尾数溢出时结果不一定溢出,正确的是()
参考答案:
Ⅰ、Ⅱ、Ⅲ、Ⅳ
定点一位原码乘法运算是()。
参考答案:
先取操作数绝对值相乘,符号位单独处理
针对机器数,算术移位叙述正确的是()
参考答案:
负数的补码算术右移后,空出的位以1补
;负数的原码移位后,空出的位以0补
;负数的补码算术左移后,空出的位以0补
;负数的反码移位后,空出的位以1补
在补码定点加减法运算的溢出判断中,以下说法正确的是()
参考答案:
对于减法,符号不同的两个数减可能会溢出
;对于减法,符号相同的两个数相减不会溢出
;对于加法,符号不同的两个数相加不会溢出
;对于加法,符号相同的两个数相加可能会溢出
下列浮点数运算中,下列结果()需要左规得到
参考答案:
11.1000
;00.0111
在定点二进制运算器中,减法运算一般通过()来实现
参考答案:
补码运算的二进制加法器
在计算机中,对于正数,其三种机器数右移后符号位均不变,但若右移时最低数位丢1,可导致()
参考答案:
影响运算精度
若采用双符号位补码运算,运算结果的符号位为10,下列结论中错误的是()
参考答案:
产生了下溢
;运算结果溢出,结果为正数
第三章测试
动态RAM刷新方式不包括()
参考答案:
静态刷新
某SRAM芯片,其容量为8Kⅹ8位,其地址线和数据线的条数分别为()
参考答案:
地址线13根,数据线8根
动态存储器DRAM主要通过()来存储信息?
参考答案:
电容
设有4个模块组成的存储体结构,每个体存储字长为16位,存取周期250ns,假设数据总线宽度16位,总线传送周期为50ns,试求顺序存取和交叉存取的带宽分别为()
参考答案:
6.4X107和1.6X108
按配偶原则配置1100111的汉明码为()
参考答案:
01111001111
已经接收到的海明码为0100111(按配奇原则配置),欲传送的有效信息为()
参考答案:
0111
设机器字长32位,存储容量16MB,若按字编址,其寻址范围为()
参考答案:
4M
假设CPU执行某段程序,访问Cache命中1000次,访问主存20次,Cache的存取周期20ns,主存的存取周期100ns,则cache-主存的命中率、效率、平均访问时间为()
参考答案:
0.980492.73%21.568
假设cache容量为16kB,每个字块为32个字,每个字32位,则()
参考答案:
此Cache共128字块
若缓存的工作速度是主存的4倍,命中率是95%,则采用缓存后,存储器的性能是原来的()
参考答案:
3.48
在主存和CPU之间增加Cache的目的是()。
参考答案:
解决CPU和主存之间的速度匹配
计算机的存储器采用分级存储体系的目的是()。
参考答案:
解决存储容量、价格与存取速度间的矛盾
在按字节编址、采用小端方式的32位计算机中,按边界对齐方式为以下C语言结构型变量a分配存储空间。
structrecord{
shortx1;
intx2;
}a;
若a的首地址为2020FE00H,a的成员变量x2的机器数为12340000H,则其中34H所在存储单元的地址是()
参考答案:
2020FE06H
某32位计算机按字节编址,采用小端(LittleEndian)方式。若语句“inti=0;”对应指令的机器代码为“C745FC00000000”,则语句“inti=-100;”对应指令的机器代码是()
参考答案:
C745FC9CFFFFFF
下列有关RAM和ROM的叙述中,
I.RAM是易失性存储器,ROM是非易失性存储器
II.RAM和ROM都采用随机存取方式进行信息访问
III.RAM和ROM都可用作Cache
IV.RAM和ROM都需要进行刷新
正确的是()
参考答案:
仅I和II
下列存储器中,在工作期间需要周期性刷新的是()
参考答案:
DRAM
某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是()
参考答案:
2、30
假定用若干个2K×4位的芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是()
参考答案:
0800H
某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M×8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是()
参考答案:
26位
某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()
参考答案:
8000和8004
某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是()
参考答案:
4
采用指令Cache与数据Cache分离的主要目的是()
参考答案:
减少指令流水线资源冲突
关于CPU与主存之间的缓存,正确的是()
参考答案:
依据程序访问的局部性原理设计
;能避免CPU与I/O设备争抢主存
;能缓解CPU和主存间的速度差异
多体并行存储体系的编址方式为()
参考答案:
高位交叉编址
;低位交叉编址
以下()措施可以提高访存速度。
参考答案:
调整主存结构
;采用高速器件
;采用层次结构主存—Cache
第四章测试
具有中断向量表的计算机中,中断向量地址是()
参考答案:
中断服务程序入口地址的地址
单重中断系统中,
Ⅰ保护现场Ⅱ中断返回Ⅲ开中断Ⅳ中断处理
Ⅴ关中断Ⅵ保护断点Ⅶ恢复现场
中断服务程序的执行顺序是()
参考答案:
Ⅰ、Ⅳ、Ⅶ、Ⅲ、Ⅱ
DMA写操作是把数据()
参考答案:
从存储器传送到I/O设备;
从信息流的传送效率来看,()工作效率最低。
参考答案:
单总线系统
CPU查询是否有请求中断的事件发生在()
参考答案:
执行周期结束时刻
内部异常(内中断)可分为故障(fault)、陷阱(trap)和终止(abort)三类。下列有关内部异常的叙述中,错误的是()
参考答案:
内部异常处理后返回到发生异常的指令继续执行
下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是()
参考答案:
USB
下列有关I/O接口的叙述中,错误的是()
参考答案:
采用统一编址方式时,CPU不能用访存指令访问I/O端口
I/O指令实现的数据传送通常发生在()
参考答案:
通用寄存器和I/O端口之间
某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0,Mi=1(0≤i≤4)表示对Li级中断进行屏蔽。若中断响应优先级从高到低的顺序是L0→L1→L2→L3→L4,且要求中断处理优先级从高到低的顺序为L4→L0→L2→L1→L3,则L1的中断处理程序中设置的中断屏蔽字是()
参考答案:
01010
下列关于中断I/O方式和DMA方式比较的叙述中,错误的是()
参考答案:
中断I/O方式适用于所有外部设备,DMA方式仅适用于快速外部设备
某计算机处理器主频为50MHz,采用定时查询方式控制设备A的I/O,查询程序运行一次所用的时钟周期数至少为500。在设备A工作期间,为保证数据不丢失,每秒需对其查询至少200次,则CPU用于设备A的I/O的时间占整个CPU时间的百分比至少是()
参考答案:
0.20%
异常是指令执行过程中在处理器内部发生的特殊事件,中断是来自处理器外部的请求事件。下列关于中断或异常情况的叙述中,错误的是()
参考答案:
“访存时缺页”属于中断
下列关于外部I/O中断的叙述中,正确的是()
参考答案:
CPU只有在处于中断允许状态时,才能响应外部设备的中断请求
下列关于DMA方式的叙述中,
Ⅰ.DMA传送前由预处理程序设置传送参数
Ⅱ.数据传送前由DMA控制器请求总线使用权
Ⅲ.数据传送由DMA控制器直接控制总线完成
Ⅳ.DMA传送结束后的处理由中断服务程序完成
正确的是()
参考答案:
Ⅰ、Ⅱ、Ⅲ、Ⅳ
若设备采用周期挪用DMA方式进行输入输出,每次DMA传送的数据块大小为512字节,相应的I/O接口中有一个32位数据缓冲寄存器。对于数据输入过程,下列叙述中,错误的是()
参考答案:
在整个数据块的传送过程中,CPU不可以访问主存储器
外部中断包括不可屏蔽中断(NMI)和可屏蔽中断。下列关于外部中断的叙述中,错误的是()
参考答案:
一旦可屏蔽中断请求信号有效,CPU将立即响应
在I/O单独(独立)编址下,下面的说法正确的是()。
参考答案:
一个具体地址既可对应输入输出设备,也可对应内存单元
CPU启动通道通过()。
参考答案:
执行I/O指令
在程序的执行过程中,Cache与主存的地址映射是由()。
参考答案:
由硬件自动完成的
DMA方式的接口电路中有程序中断部件,其作用是()。
参考答案:
向CPU提出传输结束
DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作()。
参考答案:
周期挪用
下面叙述正确的是()
参考答案:
调用中断服务程序和子程序都需保护程序断点,前者由中断隐指令完成,后者由CALL指令本身完成。
;中断服务程序的入口地址可以通过硬件向量法产生向量地址。子程序调用的子程序入口地址是由CALL指令中的地址码给出的。
;中断服务程序与中断时CPU正在运行的程序是相互独立的;子程序调用时转入的子程序与CPU正在执行的程序段是同一程序的两部分。
;通常中断产生都是随机的,而子程序调用是由CALL指令(子程序调用指令)引起的。
I/O接口的基本功能是()
参考答案:
实现设备的选择
;传送控制命令
;实现数据缓冲达到速度匹配
;实现电平转换
关于主机与I/O设备的联络方式,叙述正确为()
参考答案:
立即响应
;异步工作采用应答信号
;同步工作采用同步时标
I/O编址方式分为独立编址和统一编址,下面叙述正确的是()
参考答案:
统一编址是I/O地址是主存地址的一部分,可以用访存指令访问I/O设备
;独立编址是I/O与主存的地址是分开的,I/O设备的访问必须有专门的I/O指令
第五章测试
设相对寻址的转移指令占2个字节,第一个字节是操作码,第二个字节是相对位移量,用补码表示。每当CPU从存储器取出一个字节时,自动完成PC+1—>PC,若当前PC为2000H,指令JMP*L(*是相对寻址特征)要转移到1FF8H,该指令的第二个字节内容是()
参考答案:
F6H
数据传送指令的功能一般不包括()
参考答案:
寄存器与外设之间传送数据
RISC是()的简称。
参考答案:
精简指令系统计算机
以下关于堆栈寻址描述错误的是()
参考答案:
可用硬盘来实现堆栈,称硬堆栈
某机器有一个标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志SF和溢出标志OF,条件转移指令bgt(无符号整数比较大于时转移)的转移条件是()
参考答案:
=1
减法指令“subR1,R2,R3”的功能为“(R1)-(R2)→R3”,该指令执行后将生成进位/借位标志CF和溢出标志OF。若(R1)=FFFFFFFFH,(R2)=FFFFFFF0H,则该减法指令执行后,CF与OF分别为()
参考答案:
CF=0,OF=0
整数x的机器数为11011000,分别对x进行逻辑右移1位和算术右移1位操作,得到的机器数各是()
参考答案:
01101100、11101100
偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式中,不属于偏移寻址方式的是()
参考答案:
间接寻址
假设变址寄存器R的内容为1000H,指令中的形式地址为2000H;地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则变址寻址方式下访问到的操作数是()
参考答案:
4000H
某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则Store指令中偏移量的取值范围是()
参考答案:
-32768~+32767
下列寻址方式中,最适合按下标顺序依次访问数组元素的是()
参考答案:
变址寻址
按字节编址的计算机中,某double型数组A的首地址为2000H,使用变址寻址和循环结构访问数组A,保存数组下标的变址寄存器初值为0,每次循环取一个数组元素,其偏移地址为变址值乘以sizeof(double),取完后变址寄存器内容自动加1。若某次循环所取元素的地址为2100H,则进入该次循环时变址寄存器的内容是()
参考答案:
32
某计算机采用16位定长指令字格式,操作码位数和寻址方式位数固定,指令系统有48条指令,支持直接、间接、立即、相对4种寻址方式,单地址指令中,直接寻址方式的可寻址范围是()
参考答案:
0~255
下列关于RISC的叙述中,错误的是()
参考答案:
RISC普遍采用微程序控制器
单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用()。
参考答案:
隐含寻址方式
寄存器间接寻址方式中,操作数处在()。
参考答案:
内存单元
DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作()。
参考答案:
停止CPU访问主存
下列说法正确的是()
参考答案:
子程序的返回地址可存放在栈顶内
;每条CALL指令都对应一条返回指令
;子程序调用可出现在子程序中
在设计指令格式时,应考虑的因素为()
参考答案:
寻址方式
;寄存器个数
机器中常见的数据类型()
参考答案:
地址
;字符
;逻辑数据
;数字
第六章测试
不会影响指令执行流程的是()
参考答案:
ALU的进位方式0
下列不属于控制器功能的是()
参考答案:
算术与逻辑运算
使用8片74181和2片74182,可以实现()
参考答案:
双重分组跳跃进位链的32位ALU
以下对各寄存器的描述正确的是()
参考答案:
PSW寄存器用于存放程序状态字
以下不属于CPU工作周期的是()
参考答案:
存取周期
下列关于指令周期说法错误的是()
参考答案:
中断周期的目的是寻址
下列有关处理器时钟脉冲信号的叙述中,错误的是()
参考答案:
处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令
下列给出的部件中,
Ⅰ.ALU
Ⅱ.指令寄存器
Ⅲ.通用寄存器
Ⅳ.浮点寄存器
其位数(宽度)一定与机器字长相同的是()
参考答案:
仅Ⅰ、Ⅲ
假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是()
参考答案:
空操作指令的指令周期中任何寄存器的内容都不会被改变
某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是()
参考答案:
90ns
某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中,没有发生任何流水线阻塞,此时流水线的吞吐率为()
参考答案:
1.0109条指令/秒
在无转发机制的五段基本流水线(取指、译码/读寄存器、运算、访存、写回寄存器)中,
I1:addR1,R2,R3;(R2)+(R3)R1
I2:addR5,R2,R4;(R2)+(R4)R5
I3:addR4,R5,R3;(R5)+(R3)R4
I4:addR5,R2,R6;(R2)+(R6)R5
下列指令序列存在数据冒险的指令对是()
参考答案:
I2和I3
状态寄存器用来存放()。
参考答案:
算术、逻辑运算及测试指令的结果状态
CPU中的译码器主要用于()。
参考答案:
指令译码
运算器由许多部件组成,其核心部分是()。
参考答案:
算术逻辑运算单元
在CPU的寄存器中,()对用户是完全透明的。
参考答案:
指令寄存器
由编译程序将多条指令组合成一条指令,这种技术称做()。
参考答案:
超长指令字技术
以下不属于CPU控制器功能的是()
参考答案:
逻辑运算
;算术运算
以下寄存器属于控制和状态寄存器的有()
参考答案:
MAR
;PC
;MDR
;IR
以下属于CPU功能的是()
参考答案:
操作控制
;指令控制
;处理中断
第七章测试
下列有关指令周期的叙述中,正确的是()。
参考答案:
单周期CPU中的指令周期就是一个时钟周期
;指令周期的第一个阶段一定是取指令阶段
;一个指令周期可由若干个机器周期或时钟周期组成
设PC、MAR、IRA、MDR、Ri等分别表示CPU中的程序计数器、内存地址寄存器、指令寄存器中的形式地址字段、内存数据缓冲寄存器和通用寄存器。从寻址方式的角度考虑,以下可能存在的操作是()
参考答案:
;
;
;
下列有关取指令操作部件的叙述中,正确的是()
参考答案:
PC在单周期数据通路中不需要“写使能”控制信号
;取指令操作的延时主要由存储器的取数时间决定
;取指令操作可以和下条指令地址的计算操作同时进行
下列有关数据通路的叙述中,正确的是()
参考答案:
数据通路执行的功能由控制部件送出的控制信号选择控制
;ALU属于操作元件,用于执行各类算术和逻辑运算
;数据通路由若干操作元件和状态元件连接而成
常见的CPU控制方式不包括()
参考答案:
DMA
某CPU的主频是8MHz,若已知每个机器周期平均包含4个时钟周期,该机的平均执行速度是0.8MIPS,则该机的平均指令周期为()微妙。
参考答案:
1.25
控制计算机操作最小的时间单位是()
参考答案:
时钟周期
在同步控制方式中,以最长最复杂微操作序列作为标准,机器周期内节拍数相同的控制方式是()
参考答案:
定长的机器周期方案
单周期处理器中所有指令的指令周期为一个时钟周期。下列关于单周期处理器的叙述中,错误的是()
参考答案:
可以采用单总线结构的数据通路
下列关于指令流水线数据通路的叙述中,错误的是()
参考答案:
包含生成控制信号的控制部件
同步控制是()。
参考答案:
由统一时序信号控制的方式
计算机中表示地址时,采用()。
参考答案:
无符号数
计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用()控制方式。
参考答案:
中央与局部控制相结合的
控制单元的输入信号可能来自于()
参考答案:
时钟
;各种状态标志
;控制总线
;指令寄存器
下列说法正确的是()
参考答案:
一条指令周期内的机器周期数可以不等
;在机器周期所包含时钟周期数相同的前提下,两机平均指令执行速度之比等于两机主频之比
;一条指令周期包含若干个机器周期
;一个机器周期内的节拍数可以不等
第八章测试
下列关于微程序和微指令的叙述中()是正确的。
参考答案:
微程序控制器比硬连线控制器相对灵活
通常情况下,不包含在中央处理器(CPU)芯片中的部件是()
参考答案:
DRAM
某单总线结构的计算机,其数据通路如图所示。其中,R0~R7为通用寄存器,其输入和输出端均连接到内部总线Bus,其控制命令分别为Riin、Riout。关于该数据通路的下列描述中,
正确的是()
参考答案:
所有控制寄存器向总线数据的控制信号,如R2out,R3out等都一定不能同时有效
;取指令的数据通路为:PC->MAR->M->MDR->IR
;寄存器R0间接寻址方式下读操作数到R1的数据通路:R0->MAR->M->MDR->R1
某机器的微指令格式中,共有8个控制字段,每个字段可分别激活5、8、3、16、1、7、25、4中的控制信号,若采用直接字段编码方式,则微指令的操作控制字段应该取()
参考答案:
26
下列说法正确的是()
参考答案:
直接编码、字段直接编码、字段间接编码以及混合直接和字段混合编码的微指令都是水平型微指令
某机器共有52个微操作控制信号,构成5个相斥的微命令组,每组分别包含5,8,2,15,22个微命令,已知可判定的外部条件有2个,微指令字长28位,则控制存储器的容量为()
参考答案:
256×28
微指令的格式不包括()
参考答案:
微指令的存储方式
将微指令的操作控制字段分成若干段,将一组互斥的微操作命令放在一个字段内,通过对这个字段的译码便可对应每个微命令。这种编码方式为()
参考答案:
字段直接编码方式
如图所示的编码方式是()
参考答案:
字段间接编码方式
相对于微程序控制器,硬布线控制器的特点是()
参考答案:
指令执行速度快,指令功能的修改和扩展难
以微程序存储方式构成的控制器又称为()。
参考答案:
微程序控制器
微程序放的部件是()。
参考答案:
控制存储器
如图所示,叙述正确的是(ABCD)
叙述正确的是()
参考答案:
当中断发生时,中断隐指令所需完成的操作可由一个对应中断周期的微程序控制完成
;任何一条机器指令的取指令操作都是相同的
;CMDR可以用来存放微指令
;CMAR可以用来存放欲取微指令的地址
微指令格式与微指令编码方式有关,通常分为
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年度山地农业用地承包协议一
- 2024年度金融衍生品交易合同
- 2024年新型建筑施工总承包合同样本版B版
- 语言启蒙小班阅读与表达计划
- 2024年专业经理人雇佣协议标准版3篇
- 2024版房屋租赁合同及附属设施3篇
- 建筑拆除清理施工合同模板
- 工厂热水锅炉维护合同
- 舞厅装饰施工合同
- 2024年度建筑工程泥工分包合同8篇
- 政府采购评审专家考试试题库(完整版)
- 2024年新人教版三年级数学上册《第8单元第2课时 比较几分之一的大小》教学课件
- DL-T 572-2021电力变压器运行规程-PDF解密
- 23秋国家开放大学《视觉设计基础》形考任务1-5参考答案
- GB∕T 10544-2022 橡胶软管及软管组合件 油基或水基流体适用的钢丝缠绕增强外覆橡胶液压型 规范
- 标准铜排设计的技术规范
- 预拌干混砂浆生产线建设导则浙江省散装水泥发展和应用
- 抽奖卷正副卷
- 元旦晚会节目-现代搞笑版《白雪公主》话剧剧本-元旦节
- 高标准农田建设施工组织设计概述
- 《西安事变》PPT课件.ppt
评论
0/150
提交评论