数电实验同步计数器_第1页
数电实验同步计数器_第2页
数电实验同步计数器_第3页
数电实验同步计数器_第4页
数电实验同步计数器_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验六计数器及其应用一、实验目的(1)熟悉掌握序列发生器的设计原理及方法;(2)熟悉74LS161的实际应用;二、实验设备数字电路实验箱,数字双踪示波器,数字万用表,74LS00,74LS161三、实验原理1、异步清零同步置数四位二进制计数器74LS161图6-1所示为74LS161引脚图,为异步清零计数器,即端输入为低电平,不受CP控制,输出端立即全部为“0”。此外具有同步置数功能,在端输入无效时,端输入为低电平,在时钟共同作用下,CP上跳后计数器状态等于预置输入ABCD,即同步预置。ENP和ENT为使能端,当和都无效时,其中任意一个为低电平,计数器处于保持功能,及输出状态不变。只有四个控制输入都为高电平,计数器才实现模16加法计数。U1U174LS161DQA14QB13QC12QD11RCO15A3B4C5D6ENP7ENT10~LOAD9~CLR1CLK2图6-1.74LS161引脚图2、序列信号产生器的设计计数器和数据选择器可以一起来构成序列信号发生器。根据信号长度确定计数周期,将计数器的输出作为序列信号的输入,序列信号作为输出列出真值表,化简得到序列信号与计数器输出的关系,利用数据选择器即得到输出。分频器也可以此设计得到。四、实验内容1、设计输出序列001100111……真值表:输入输出Y0000000010001010011101000010100110101111100011001×1010×1011×1100×1101×1110×1111×化简得:Y=+,逻辑图见6-2:图6-2.序列产生器图6-3.序列产生器的输出2、十分频器选取上真值表中从0011……至1100的序列,则十分频输出Y=逻辑图见6-4图6-4.十分频器图6-

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论