基于FPGA的数字信号处理_第1页
基于FPGA的数字信号处理_第2页
基于FPGA的数字信号处理_第3页
基于FPGA的数字信号处理_第4页
基于FPGA的数字信号处理_第5页
已阅读5页,还剩510页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于FPGA的数字信号处理(第二版)目录\h第1章现场可编程门阵列技术分析\h1.1FPGA内部结构分析\h1.1.1FPGA在大规模集成电路中的定位\h1.1.2传统的FPGA内部结构分析\h1.1.3SoCFPGA内部结构分析\h1.2FPGA设计流程分析\h1.2.1传统的FPGA设计流程\h1.2.2SoCFPGA设计流程\h1.3FPGA调试方法分析\h1.3.1ILA使用方法\h1.3.2VIO使用方法\h第2章跨越鸿沟:从算法到硬件实现\h2.1数字信号处理系统架构分析\h2.2数字信号处理系统设计方法\h2.2.1传统的RTL设计方法\h2.2.2基于模型的设计方法\h2.2.3高层次综合设计方法\h2.2.4三种设计方法的融合\h2.3FPGA设计性能描述指标\h2.4FPGA设计中的数据格式\h2.4.1浮点数基础知识\h2.4.2定点数基础知识\h2.4.3浮点数与定点数的比较\h2.4.4浮点数到定点数的转换\h2.5Xilinx开发工具对浮点数与定点数的支持\h2.5.1SystemGenerator对浮点数与定点数的支持\h2.5.2VivadoHLS对浮点数与定点数的支持\h第3章数字信号处理中的基本运算\h3.1加法运算\h3.1.1一位全加器\h3.1.2二进制加法原理\h3.1.3复数加法\h3.1.4加法树与加法链\h3.2累加运算\h3.2.1累加原理\h3.2.2顺序累加器\h3.2.3滑动累加器\h3.3乘法运算\h3.3.1二进制乘法原理\h3.3.2基于移位相加的乘法器\h3.3.3基于ROM的乘法器\h3.3.4与固定数相乘的乘法器(KCM)\h3.3.5复数乘法\h3.4除法运算\h3.4.1基于恢复余数(Restoring)算法的除法器\h3.4.2基于不恢复余数(Non-Restoring)算法的除法器\h3.4.3基于级数展开算法的除法器\h3.4.4基于Newton-Raphson算法的除法器\h3.5开方运算\h3.5.1基于不恢复余数算法的开方运算\h3.5.2基于非线性IIR滤波器算法的开方运算\h3.5.3复数求模\h3.6CORDIC算法\h3.6.1CORDIC算法之圆周系统及其数学应用\h3.6.2CORDIC算法之线性系统及其数学应用\h3.6.3CORDIC算法之双曲系统及其数学应用\h3.6.4统一的CORDIC算法形式\h3.6.5CORDIC算法的硬件实现\h第4章FIR数字滤波器\h4.1FIR滤波器基本理论\h4.1.1直接型结构的FIR滤波器\h4.1.2转置型结构的FIR滤波器\h4.1.3线性相位FIR滤波器\h4.2串行FIR滤波器\h4.2.1基于移位寄存器的串行FIR滤波器\h4.2.2基于双端口RAM的串行FIR滤波器\h4.2.3系数对称的串行FIR滤波器的设计\h4.2.4两种串行结构的FIR滤波器性能比较\h4.3全并行FIR滤波器\h4.3.1基于直接型结构的全并行FIR滤波器\h4.3.2基于转置型结构的全并行FIR滤波器\h4.3.3基于脉动结构的全并行FIR滤波器\h4.3.4系数对称的全并行FIR滤波器的设计\h4.3.5三种全并行结构的FIR滤波器性能比较\h4.4半并行FIR滤波器\h4.4.1基于移位寄存器的半并行FIR滤波器\h4.4.2基于多片双端口RAM的半并行FIR滤波器\h4.4.3基于单片单端口RAM的半并行FIR滤波器\h4.4.4系数对称的半并行FIR滤波器的设计\h4.4.5三种半并行结构的FIR滤波器性能比较\h4.5分布式FIR滤波器\h4.5.1分布式算法原理\h4.5.2串行分布式FIR滤波器\h4.5.3全并行分布式FIR滤波器\h4.5.4半并行分布式FIR滤波器\h4.5.5三种分布式FIR滤波器性能比较\h4.6快速卷积型FIR滤波器\h4.6.1线性卷积的计算方法及运算量分析\h4.6.2圆周卷积的计算方法及运算量分析\h4.6.3从线性卷积到FFT的跨越\h4.6.4计算长数据序列线性卷积的两种算法\h4.6.5应用重叠保留法实现高阶FIR滤波器\h4.7多通道FIR滤波器\h4.8多频响FIR滤波器\h4.9总体性能分析\h第5章直接数字频率合成\h5.1基于IIR滤波器的DDS\h5.2基于LUT的DDS\h5.2.1常规型基于LUT的DDS\h5.2.2通过LFSR改善SFDR\h5.2.3通过Taylor级数改善SFDR\h5.2.4利用对称性压缩存储波形\h5.3基于双模互质算法的DDS\h5.3.1双模互质算法的基本原理\h5.3.2双模互质算法的硬件实现\h5.4基于CORDIC算法的DDS\h5.5多通道DDS\h5.6多路并行DDS\h5.7产生其他波形\h第6章多速率信号处理\h6.1抽取和抽取滤波器\h6.2插值和插值滤波器\h6.3分数速率的转换\h6.4六个恒等式及其典型应用\h6.5多相滤波器\h6.5.1多相抽取滤波器的基本理论\h6.5.2多相抽取滤波器的硬件实现\h6.5.3多相插值滤波器的基本理论\h6.5.4多相插值滤波器的硬件实现\h6.6CIC滤波器\h6.6.1CIC滤波器基本理论\h6.6.2CIC滤波器的位增长问题\h6.6.3CIC滤波器应用于抽取系统中\h6.6.4CIC滤波器应用于插值系统中\h6.7半带滤波器\h6.7.1半带滤波器的基本理论\h6.7.2半带滤波器应用于抽取系统中\h6.7.3半带滤波器应用于插值系统中\h第7章快速傅里叶变换\h7.1从DFT到FFT\h7.2基2FFT处理器\h7.2.1基2FFT算法原理\h7.2.2基2FFT算法特征分析\h7.2.3基2原位运算FFT处理器\h7.2.4基2SDF流水结构FFT处理器\h7.2.5基2MDC流水结构FFT处理器\h7.3基4FFT处理器\h7.3.1基4FFT算法原理\h7.3.2基4FFT算法特征分析\h7.3.3基4SDF流水结构FFT处理器\h7.3.4基4MDC流水结构FFT处理器\h7.3.5基4SDC流水结构FFT处理器\h7.4几种流水结构FFT处理器的比较\h7.5IFFT与FFT的关系\h第8章一些细节问题\h8.1LUT不只是逻辑函数发生器\h8.2合理使用触发器\h8.2.1避免过多控制集\h8.2.2避免使用锁存器\h8.3BlockRAM不只是数据存储\h8.3.1BlockRAM配置方式

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论