TLC2543中文数据手册_第1页
TLC2543中文数据手册_第2页
TLC2543中文数据手册_第3页
TLC2543中文数据手册_第4页
TLC2543中文数据手册_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

TLC2543使用手册简要说明:TLC2543是一款8位、10位、12位为一体的可选输出位数的11通道串行转换芯片。每一路转换时间为10us。外部输入信号为:DATAinput;_CS;AD_IO_CLK;Analoginput;四种信号;输出为:EOC转换结束信号,DATAoutput信号。工作原理为:_CS由高变为低时候,允许DATAinput;AD_IO_CLK;Analoginput信号输入,DATAout信号输出;由低到高禁止DATAinput;AD_IO_CLK;信号输入。当忽略ADC转换启动的CS时候,数据的输出是在CS的下降沿,既是将片选的时候,而考虑到CS时候,第一个输出数据发生在EOC变为高的时候的上升沿。注意:初始化时候,必须将CS由高拉低才能进行数据输出或者是数据输入。也就是说,当一次转换完成后,进行下一次或者是下一个通道的转换,需要将CS由低拉高,为下一次转换做好准备,当进行下一个转换时候,进行CS拉低,DATAinput输入或者DATAout输出(忽略CS转换作用时候)。信号解释:DATAinput:4位串行地址输入,用来选择模拟输入通道功能或者测试引脚;高位在前,在每一个AD_IO_CLK的上升沿输入ADC的寄存器。由八位组成:前四位:D7:D4用作选择模拟输入通道,D3:D2用作选择数据长度,D1是选择输出高低位顺序的,D0选择是选择输出极性(单双极性)。DATAINPUT的表含义DATAOUT:当_CS为高时DATAout输出为高阻抗,当CS有效时,驱动转换结果,并在AD_IO_CLK的下降沿按位顺序输出。EOC:ADC的EOC在DATAinput输入的最后一个AD_IO_CLK时,由高变为低,并保持到转换结束和数据准备输出结束时候变为高。AD_IO_CLK:输入和输出时钟,主要完成以下功能:在IO_CLK的前八个时钟的上升沿将DATAinput的八位数据输入数据寄存器中。在IO_CLK的第四个时钟下降沿到来时候,已经完成了输入通道选择,并开始给输入采样电容进行充电,直到第八个下降沿到来。将前11位转换结果进行移位输出。DATAout在最后一个时钟下降沿来临时候,将转换控制权力交给内部状态控制器。供电等说明供电电压:VCC4.5V-5.5V参考电压:VREF+最大到VCC,VREF-接到地。AD_IO_CLK最大频率:4.1MHz转换时间:10us整体时间(地址、采样和转换):10us+TOTALIOCLK+IOEOC=12.2us+(4-12)IO_cycleCS到DATAout输出时间:1.3usIO最后一个下降沿到开始转换既是EOC变为低的时间为:2.2us转换结束到数据输出延迟时间为:100ns数据输出到IO_CLK下降沿的延迟时间:150ns既是最大允许的时钟时间。如果低于这个时间就不能建立数据输出了。如图可以

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论