数字电路后端设计中的一些概念_第1页
数字电路后端设计中的一些概念_第2页
数字电路后端设计中的一些概念_第3页
数字电路后端设计中的一些概念_第4页
数字电路后端设计中的一些概念_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

天线效应:小尺寸的MOS管的栅极与很长的金属连线接在一起,在刻蚀过程中,这根金属线有可能象一根天线一样收集带电粒子,升高电位,而且可以击穿MOS管的栅氧化层,造成器件的失效。这种失效是不可恢复的。不仅是金属连线,有时候多晶硅也可以充当天线。这里的导体面积Areametal是指从MOS管的输入端开始算起,直至到达该回路最顶层金属线之下的所有金属互连线(Ni,j,i为互连节点所属的金属层号,j为金属层上的互连节点编号)的面积总和。在这些金属互连线上将会累积电荷并导致输入端MOS管栅氧化层出现可能被击穿的潜在危险。而顶层金属线之下连至输出端晶体管栅极的金属线并不会被计算在内,这是因为在芯片的制造过程中其上多余的游离电荷可以通过低阻的输出端MOS管顺畅泻放。同理,顶层金属线也不会对AR的值做出任何贡献,因其最后被刻蚀完成的同时,就标志着从输入MOS管到输出MOS管的通路正式形成,多余的电荷此时全部可以通过输出端得到泻放。栅氧化层面积Areagate则是指各个输入端口所连接到的不同晶体管(GK)的栅氧化层的面积总和。以图1所EM(电迁移):电迁移是指金属材料中存在大电流的情况下,金属离子在电流作用下出现宏观移动的现象,日常生活中的家用电线等金属导线由于没有良好的散热能力,稍大的电流强度就会导致保险丝熔断而断路,因而从不出现电迁移现象。集成电路芯片中的金属连线则不同:它们有良好的散热环境,通常能够承受高达105A/cm2(约为普通家用电线承受极限的100倍)以上的电流强度和由此导致的大约1000C的高温。在高温下,金属离子变得“电子的猛烈撞击就很容易推动它们发生宏观迁移,这种迁移现象是电流造成的,因而称为电迁移。在集成电路芯片中出现电迁移时,金属离子会在阳极附近堆积,严重时会形成小丘或突起,同时,在阴极附近的导线内出现空洞,见下图:一一个芯片从开始正常工作到发生互连线电迁移失效为止的时间段称为其电迁移寿命。制造出电迁移寿命不低于相关标准的金属互连线是芯片制造业的基本要求。IRdrop:电压降是指出现在电源网络上的电压下降或地线网络上的地线反弹的一种现象。通常会假设在芯片内的电源为理想电源,它能在瞬间给芯片上的所有单元(包括宏单元)提供足够大的电流从而使芯片上的电压保持为统一的值。实际上,由于金属连线的宽度越来越窄,导致它的电阻值上升,所以在整个金属脱落(Metalliftoff):为了向芯片内部提供充足的电流,工/0PAD单元和芯片中的电源环(powerring)往往采用很宽的金属布线,但宽金属也会受到热效应影响的限制。当芯片在正常工作时,I/OPAD单元和电源环上都会流过很大的电流,电流的热效应使金属逐渐变热。当金属变热后,大块金属的侧边惯性阻止了侧边膨胀,从而导致了金属中部发生膨胀,这使得金属的中间区域向上膨起,这种现象叫金属脱落(Inetalliftoff)。在芯片的长期工作中,这种膨胀现象反复发生,最终导致金属破坏芯片的绝缘层和钝化层,以致外界的杂质进入芯片,与芯片内部的材料发生反应,从而造成芯片的失效。对于金属来说,尺寸越小,侧边惯性越小,所以这种现象对较窄的金属线影响很小,但对于宽金属线却会造成致命的损害。因此现在的芯片制造厂商都会对金属线的宽度有一个最大值的限制,如目前TSMC0.18um工艺的这个值都是35um,而在TSMCgonm工艺这个值为12um。在芯片的版图里,如果碰到超出这个限制值的宽金属,现在通用的解决方法是在宽金属上开槽(slot),这个方法可以有效地缓解金属热胀冷缩所造成的破坏。由于金属开槽设计与金属的间距,膨胀系数有关,因此金属开槽的设计规则。芯片制造厂商在设计规则中都有详细的规定。金属密度:金属密度(metaldensity)是除了天线效应和金属脱落外,可制造性设计中另一个重要的内容。0.18um以上的工艺往往都设定了金属密度的最小值,但是对最大值没有限定。但进入90nm工艺后,金属密度的最大值也进入了考虑的范畴,如下表所示。规定金属密度最小值的原因是为了解决金属过刻的问题,而规定金属密度最大值,主要出于两个目的:1.减少关键区域(criticalarea,CA)。Critiealarea被定义为容易受杂质影响的区域,容易产生电路短路(short)或者开路(open)。某个区域的金属密度越大,受杂质影响的几率越大。2.避免金属侵蚀(MetalErosion)。在化学机械抛光CMP过程中,由于金属的材料相对隔离介质较软,容易产生碟形的凹槽(dishing),当金属密度太大或者金属太宽的时候,dishing进一步严重时就产生金属侵蚀。金属侵蚀的影响就比较大了,金属层的RC参数变差,电流能力变差,电压降(IRdrop)变大,可能产生开路(oPen)等等。所以对于宽金属要开槽,除了metalliftoff的考虑,metalerosion也是原因之一。65纳米下时钟树性能指标的选择:ARM9核时钟树生成时有一些约束条件,比如要求时钟偏斜小于100皮秒。时钟偏斜要求是时钟树各项性能中最重要的,之所以选择100ps是出于设计以及工艺原因的,主要是由于65纳秒工艺库本身特性引起的。在65纳米工艺下,由于mos元件阈值电压的降低,标准单元的速度都相对90纳米得到了提升。对满足建立时间来说,这是好的现象;但对于保持时间来说就起到了相反的作用,因为数据的传输更快了,更容易出现保持时间的违规现象。如公式Tclk1+Tcq+min(Tlogic)>Tclk2+Thold,得到△<min(Tlogic)+Tcq–Thold。假使最严格情况,min(Tlogic)=0,即两个寄存器之间直接相连,完全没有多余的逻辑,此时有,△<Tcq–Thold即时钟偏斜必须小于寄存器延迟与保持时间要求之差。否则,在形成时钟之后在时序分析时一定会产生大量的保持时间违规现象,用人工方法去修复由于时钟设计不合理而导致的保持时间违规的话是极其费时得不偿失的。必须通过时钟树生成中的约束来解决。如果我们进一步忽略保持时间Thold的话,可得,△<Tcq。由于如前所述,65纳米工艺,标准单元的速度变快了,如果Tcq↓,所以△↓。即时钟偏斜的允许最大值变小了。观察了ARM9核采用的65纳米标准单元库后可以发现,一般65纳米工艺库中的寄存器元件的Tcq在快速拐角下(BestCorner)大约是100ps左右,而90纳米工艺的库中,Tcq一般是130ps左右。很明显,65纳米工艺下时钟树的偏斜要求变得更高了,因此本次ARM核的时钟约束必须应该比90纳米的设计要严格一些。本次ARM9核时钟树的约束必须要覆盖如上图中可能出现的最坏情况,课题在进行约束时直接定义其为100ps。超深亚微米工艺的缺点:硅基CMOS工艺集成电路性能的提高主要是通过对器件尺度以及电源电压进行合理的按比例缩小,但这一缩小不是无限的。随着器件沟道长度、氧化层厚度以及电源电压的缩小,诸如短沟道效应(shortchanneleffect,SCE)、漏感应势垒降低效应(Drain-InducedBarrier.Lowering,DIBL)、穿通效应(punch-through

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论