版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
《数字逻辑》第2章作业与习题一、作业1)填空题1.传统的逻辑函数的表示方法有、、和。2.逻辑变量和函数只有两种取值,而且它们只是表示两种不同的逻辑状态。3.逻辑函数,其反函数=,其对偶式F*=。4.函数的最简与或式是。2)单选题1.函数的最简与或式为()。①1 ②0 ③AB ④以上均不是2.逻辑函数,当ABC的取值为()时,F=1。①000 ②011 ③101 ④1113.函数AÅB与()。①互为反函数 ②互为对偶式 ③相等 ④答案都不正确。3)问答与计算题1.将逻辑函数写成标准与或表达式。2.推导出函数的最简与或式。3.列出下述问题的真值表,利用最小项推导法写出其逻辑函数表达式,并利用公式简化法进行简化。然后写出完整的VerilogHDL程序。有3个温度检测器,当检测的温度超过60°时,温度检测器输出信号为1;低于60°时,输出为0。当两个或两个以上的温度检测器的输出为1时,总控制器的输出为1,以控制调控设备,使温度降低到60°以下。4.用公式法证明下列等式:5.用if语句设计一个二选一的总线选择器,当选择信号sel为“1”时,输出qout[3:0]等于输入data[3:0];当sel为“0”时,输出qout[3:0]等于0。下面程序是否正确?若不正确,一一指明出错的语句,并给出完整的正确程序。尝试用Quartusmodulemux_2(qout,data,sel);output[3:0]qout;input[3:0]data;inputsel;always@(semodulemux_2(qout,data,sel);output[3:0]qout;input[3:0]data;inputsel;always@(selordata)beginif(sel)qout<=data;endendmodule;modulemodulecounter(qout,cout,data,load,reset,clk);output qout;output cout;input[7:0] data;input load,reset,clk;reg[7:0] qout;always@(posedgeclk)if(qout==8’beginqout=0;cout=1;endelsebeginqout=qout+1;cout=0;endalways@(negedgereset)qout=0;always@(negedgeload)qout=data;endmodule二、习题1)填空题1.逻辑函数表达式的标准形式有和。2.逻辑函数化简的常用方法有和。3.函数的反函数=。4.若逻辑函数,则其反函数=。5.函数F=AB+BC+AC的反函数的与或表达式为。6.若逻辑函数F=A+BC,则其或与形式是。2)单选题1.函数F(A,B,C,D)=∑m(1,3,5,7,8,9,10,11,14,15)的最简与非实现是()。① ② ③ ④ 2.函数F(A,B,C,D)=∑m(0,1,2,3,6,8,13,15)+∑d(10)的简化与或表达式是()。① ②③ ④3.逻辑函数的反函数为()。① ②③ ④4.能使逻辑函数为零的变量(顺序为ABC)组合是()。①011,110,101 ②010,001,100③110,101,011 ④110,101,1115.下列函数中()式是函数的最小项表达式。① ②③ ④6.函数是最简()表达式。①或与 ②与或非 ③与非与非 ④或非或非7.在下列表达式中,可以全部用或非逻辑实现的是()。① ②③ ④8.能使逻辑函数F=AÅBÅCÅD均为1的输入变量组合是()。①1101,0001,0100,1000 ②1100,1110,1010,1011③1110,0110,0111,1111 ④1111,1001,1010,00009.n个变量可以构成()个最小项。①n ②2×n ③2n ④2n-110.逻辑函数F=AÅB与G=A⊙B满足()关系。①互非 ②对偶 ③相等 ④无任何关系11.标准与或式是由()构成的逻辑表达式。①最大项之积 ②最小项之积 ③最大项之和 ④最小项之和12.标准或与式是由()构成的逻辑表达式。①最大项之积 ②最小项之积 ③最大项之和 ④最小项之和3)问答与计算题逻辑代数中3种最基本的逻辑运算是什么?什么叫真值表,它有什么用处?什么叫最小项,它有什么性质?什么叫最大项,它有什么性质?什么叫最简与或表达式?化简逻辑函数表达式的意义是什么?若,则F和G各为多少?给出推导过程。列出下述问题的真值表,写出其逻辑函数表达式并利用公式简化法进行简化。然后写出完整的VerilogHDL程序。(1)有3个输入信号A、B、C,如果这3个输入信号均为0或其中一个为1时,输出信号Y=1,其余情况下Y=0。(2)有3个输入信号A、B、C,当这3个输入信号出现奇数个1时,输出Y=1,其余情况下Y=0。用真值表证明下列表达式(1)(2)(3)直接写出下列各函数的反函数表达式及对偶表达式(1)(2)(3)用公式法证明下列各等式(1)(2)用公式法化简下列各式(1)(2)(3)一个完整的VerilogHDL设计模块包括哪几个部分?VerilogHDL模块的各端口数据流动方向包括哪几种?VerilogHDL的信号的数据类型主要有哪些?什么叫做顺序语句?什么叫做并行语句?判断下列VerilogHDL标识符是否合法,如有错误则指出原因。(1)A_B_C,_A_B_C,1_2_3,_1_2_3(2)74ZHC245,\74HC575\,\74HC245,$write(3)CLR/RESET,\IN4/SCLK,D100%逻辑运算符把它的操作数当作什么变量来处理?对于不确定的操作数是怎样处理的?进行逻辑运算后的结果为什么值?缩减运算符和位运算符有何区别?register型变量与nets型变量的主要区别有哪些?非阻塞赋值与阻塞赋值方式的主要区别有哪些?一般在可综合风格的模块中使用哪种赋值方式更容易综合?case语句与if-else语句有什么区别?各适于什么场合?采用哪种语句耗用器件逻辑资源更少?什么是同步清零和异步清零?各适于什么场合?试用表格形式列出任务与函数的主要区别。VerilogHDL模型一共有哪几种抽象级别?分别描述的是什么模型?你认为一般采用什么描述级别更合适?为什么?4选1数据选择器可以有哪几种描述方法?各有何特点?怎样减少器件逻辑资源的耗用?在组合逻辑电路的设计中,应怎样做才能有效避免生成隐含锁存器?在测试文件中,生成时钟信号通常有哪两种方法?假如要生成周期为20ns的时钟信号clk,试给出完整的程序(调用源程序的语句可用省略号代替)。简述组合逻辑电路的分析方法和传统的设计方法。《数字逻辑与电路》复习题第一章数字逻辑基础(数制与编码)一、选择题1.以下代码中为无权码的为CD。A.8421BCD码B.5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB。A.8421BCD码B.5421BCD码C.余三码D.格雷码3.一位十六进制数可以用C位二进制数来表示。A.1B.2C.4D.164.十进制数25用8421BCD码表示为B。A.10101B.00100101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是CD。A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为ABCD。A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与八进制数(47.3)8等值的数为:AB。A.(100111.011)2B.(27.6)16C.(27.3)16D.(100111.11)28.常用的BCD码有CD。二、判断题(正确打√,错误的打×)1.方波的占空比为0.5。(√)2.8421码1001比0001大。(×)3.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(√)4.格雷码具有任何相邻码只有一位码元不同的特性。(√)5.八进制数(17)8比十进制数(17)10小。(√)6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。(√)7.十进制数(9)10比十六进制数(9)16小。(×)8.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。(√)三、填空题数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1和0来表示。分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。常用的BCD码有8421BCD码、2421BCD码、5421BCD码、余三码等。常用的可靠性代码有格雷码、奇偶校验码。(10110010.1011)2=(262.54)8=(B2.B)16(35.4)8=(11101.1)2=(29.5)10=(1D.8)16=(00101001.0101)8421BCD(39.75)10=()=()8=(27.C)16(5E.C)16=(1011110.11)2=()8=()10=(10010100.01110101)8421BCD(01111000)8421BCD=(1001110)2=(116)8=(78)10=(4E)16四、思考题在数字系统中为什么要采用二进制?因为数字信号有在时间和幅值上离散的特点,它正好可以用二进制的1和0来表示两种不同的状态。格雷码的特点是什么?为什么说它是可靠性代码?格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码。这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码。奇偶校验码的特点是什么?为什么说它是可靠性代码?奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而发现可能出现的错误。第一章数字逻辑基础(函数与化简)一、选择题1.以下表达式中符合逻辑运算法则的是D。A.C·C=C2B.1+1=10C.0<1D.A+1=12.逻辑变量的取值1和0可以表示:ABCD。A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无3.当逻辑函数有n个变量时,共有D个变量取值组合?A.nB.2nC.n2D.2n4.逻辑函数的表示方法中具有唯一性的是AD。A.真值表B.表达式C.逻辑图D.卡诺图5.F=A+BD+CDE+D=AC。A.B.C.D.6.逻辑函数F==A。A.BB.AC.D.7.求一个逻辑函数F的对偶式,可将F中的ACD。A.“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变8.A+BC=C。A、A+BB、A+CC、(A+B)(A+C)D、B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。DA.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑0。BCDA.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1二、判断题(正确打√,错误的打×)1.逻辑变量的取值,1比0大。(×)。2.异或函数与同或函数在逻辑上互为反函数。(√)。3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。(√)。4.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(×)5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(√)6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(×)7.逻辑函数两次求反则还原,两次作对偶式变换也还原为它本身。(√)8.逻辑函数Y=A+B+C+B已是最简与或表达式。(×)9.因为逻辑表达式A+B+AB=A+B+AB成立,所以A+B=A+B成立。(×)10.对逻辑函数Y=A+B+C+B利用代入规则,令A=BC代入,得Y=BC+B+C+B=C+B成立。(×)三、填空题1.逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的导出逻辑运算为与非、或非、与或非、同或、异或。2.逻辑函数的常用表示方法有逻辑表达式、真值表、逻辑图。3.逻辑代数中与普通代数相似的定律有交换律、分配律、结合律。摩根定律又称为反演定律。4.逻辑代数的三个重要规则是代入规则、对偶规则、反演规则。5.逻辑函数F=+B+D的反函数。6.逻辑函数F=A(B+C)·1的对偶函数是。7.添加项公式AB+C+BC=AB+C的对偶式为。8.逻辑函数F=+A+B+C+D=1。9.逻辑函数F==0。10.已知函数的对偶式为+,则它的原函数为。四、思考题1.逻辑代数与普通代数有何异同?都有输入\输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同。逻辑函数的三种表示方法如何相互转换?通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表。为什么说逻辑等式都可以用真值表证明?因为真值表具有唯一性。对偶规则有什么用处?可使公式的推导和记忆减少一半,有时可利于将或与表达式化简。第二章逻辑门电路一、选择题1.三态门输出高阻状态时,ABD是正确的说法。A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动2.以下电路中可以实现“线与”功能的有CD。A.与非门B.三态输出门C.集电极开路门D.漏极开路门3.以下电路中常用于总线应用的有A。门门C.漏极开路门与非门4.逻辑表达式Y=AB可以用C实现。A.或门B.非门C.与门5.在正逻辑系统中TTL电路的以下输入中ABC相当于输入逻辑“1”。A.悬空B.经C.经2.7kΩ电阻接地D.经510Ω电阻接地6.对于TTL与非门闲置输入端的处理,可以ABD。A.接电源B.通过电阻3kΩ接电源C.接地7.要使TTL与非门工作在转折区,可使输入端对地外接电阻RIC。A.>RONB.<ROFFOFF<RI<ROND.>ROFF二、判断题(正确打√,错误的打×)1.TTL与非门的多余输入端可以接高电平VCC。(√)2.当TTL与非门的输入端悬空时相当于输入为逻辑1。(√)3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(√)4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。(√)5.CMOS或非门与TTL或非门的逻辑功能完全相同。(√)6.三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)7.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。(√)8.一般TTL门电路的输出端可以直接相连,实现线与。(×)9.CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。(√)10.TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。(√)三、填空题1.集电极开路门的英文缩写为OC门,工作时必须外加电源和负载。2.OC门称为集电极开路门门,多个OC门输出端并联到一起可实现线与功能。3.TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。第三章组合逻辑电路一、选择题下列表达式中不存在竞争冒险的有CD。A.Y=+ABB.Y=AB+CC.Y=AB+ABD.Y=(A+)A若在编码器中有50个编码对象,则要求输出二进制代码位数为B位。一个16选1的数据选择器,其地址输入(选择控制输入)端有C个。下列各函数等式中无冒险现象的函数式有D。A.B.C.D.E.函数,当变量的取值为ACD时,将出现冒险现象。A.B=C=1B.B=C=0C.A=1,C=0D.A=0,B=0四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=A。A.B.C.D.一个8选一数据选择器的数据输入端有E个。在下列逻辑电路中,不是组合逻辑电路的有D。八路数据分配器,其地址输入端有C个。组合逻辑电路消除竞争冒险的方法有AB。二、判断题(正确打√,错误的打×)优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。(×)编码与译码是互逆的过程。(√)二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(√)半导体数码(LED)显示器的工作电流大,每笔划约10mA左右,因此,需要考虑电流驱动能力问题。(√)共阴接法LED数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(√)数据选择器和数据分配器的功能正好相反,互为逆过程。(√)用数据选择器可实现时序逻辑电路。(×)组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。(×)三、填空题LED数码显示器的内部接法有两种形式:共阴接法和共阳接法。对于共阳接法的LED数码显示器,应采用低电平电平驱动的七段显示译码器。消除竟争冒险的方法有修改逻辑设计、接入滤波电容、加选通脉冲等。第四章时序逻辑电路(触发器)一、选择题N个触发器可以构成能寄存B位二进制数码的寄存器。N一个触发器可记录一位二进制代码,它有C个稳态。存储8位二进制信息要D个触发器。对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=BD。A.0B.1C.QD.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=AD。A.0B.1C.QD.对于D触发器,欲使Qn+1=Qn,应使输入D=C。A.0B.1C.QD.对于JK触发器,若J=K,则可完成C触发器的逻辑功能。ˊ欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端ABDE。A.J=K=0B.J=Q,K=C.J=,K=QD.J=Q,K=0E.J=0,K=欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端ACDE。A.J=K=1B.J=Q,K=C.J=,K=QD.J=Q,K=1E.J=1,K=Q欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端BCD。A.J=K=1B.J=Q,K=QC.J=Q,K=1D.J=0,K=1E.J=K=1欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端BCE。A.J=K=1B.J=1,K=0C.J=K=D.J=K=0E.J=,K=0欲使D触发器按Qn+1=n工作,应使输入D=D。A.0B.1C.QD.下列触发器中,没有约束条件的是D。A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器描述触发器的逻辑功能的方法有ABCD。A.状态转换真值表B.特性方程C.状态转换图D.状态转换卡诺图为实现将JK触发器转换为D触发器,应使A。A.J=D,K=B.K=D,J=C.J=K=DD.J=K=二、判断题(正确打√,错误的打×)D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(×)RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。(√)若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。(×)由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定(×)。对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(×)三、填空题1.触发器有2个稳态,存储8位二进制信息要8个触发器。2.一个基本RS触发器在正常工作时,它的约束条件是+=1,则它不允许输入=0且=0的信号。3.触发器有两个互补的输出端Q、,定义触发器的1状态为Q=1、=0,0状态为Q=0、=1,可见触发器的状态指的是Q端的状态。4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是RS=0。第四章时序逻辑电路(分析与设计)一、选择题1.同步计数器和异步计数器比较,同步计数器的显著优点是A。A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。2.把一个五进制计数器与一个四进制计数器串联可得到D进制计数器。3.下列逻辑电路中为时序逻辑电路的是C。4.N个触发器可以构成最大计数长度(进制数)为D的计数器。2N5.N个触发器可以构成能寄存B位二进制数码的寄存器。N6.五个D触发器构成环形计数器,其计数长度为A。7.同步时序电路和异步时序电路比较,其差异在于后者B。8.一位8421BCD码计数器至少需要B个触发器。9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用B级触发器。10.8位移位寄存器,串行输入时经D个脉冲后,8位数码全部移入寄存器中。11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要D个触发器。12.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要B时间。13.若用JK触发器来实现特性方程为,则JK端的方程为AB。A.J=AB,K=B.J=AB,K=C.J=,K=ABD.J=,K=AB14.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用C个触发器。二、判断题(正确打√,错误的打×)1.同步时序电路由组合电路和存储器两部分组成。(√)2.组合电路不含有记忆功能的器件。(√)3.时序电路不含有记忆功能的器件。(×)4.同步时序电路具有统一的时钟CP控制。(√)5.异步时序电路的各级触发器类型不同。(×)6.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。(×)7.环形计数器如果不作自启动修改,则总有孤立状态存在。(√)8.计数器的模是指构成计数器的触发器的个数。(×)9.计数器的模是指对输入的计数脉冲的个数。(×)10.D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。(×)11.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。(√)12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(×)13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。(×)14.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。(√)三、填空题1.寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。2.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。3.由四位移位寄存器构成的顺序脉冲发生器可产生4个顺序脉冲。4.时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。第五章半导体存储器一、选择题1.一个容量为1K×8的存储器有BD个存储单元。A.8B.8KC.8000D.81922.要构成容量为4K×8的RAM,需要D片容量为256×4的RAM。A.2B.4C.8D.323.寻址容量为16K×8的RAM需要C根地址线。A.4B.8C.14D.16E.16K4.若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线+位线)共有C条。A.8B.16C.32D.2565.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为C。A.8×3B.8K×8C.256×8D.256×2566.采用对称双地址结构寻址的1024×1的存储矩阵有C。A.10行10列B.5行5列C.32行32列D.1024行1024列7.随机存取存储器具有A功能。A.读/写B.无读/写C.只读D.只写8.欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为D。A.1B.2C.3D.89.欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为B。A.4B.2C.3D.810.只读存储器ROM在运行时具有A功能。A.读/无写B.无读/写C.读/写D.无读/无写11.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容D。A.全部改变B.全部为0C.不可预料D.保持不变12.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容C。A.全部改变B.全部为1C.不确定D.保持不变13.一个容量为512×1的静态RAM具有A。A.地址线9根,数据线1根B.地址线1根,数据线9根C.地址线512根,数据线9根D.地址线9根,数据线512根14.用若干RAM实现位扩展时,其方法是将ACD相应地并联在一起。A.地址线B.数据线C.片选信号线D.读/写线15.PROM的与阵列(地址译码器)是B。A.全译码可编程阵列B.全译码不可编程阵列C.非全译码可编程阵列D.非全译码不可编程阵列二、判断题(正确打√,错误的打×)实际中,常以字数和位数的乘积表示存储容量。(√
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年买卖住房合同
- 建筑通风空调管道系统风阀作业指导书
- 2024年高速公路路基土建工程施工合同
- 2024年个人大额度借款协议
- 建筑工程室内精装修软装设计导则
- 2024年建筑工业用品买卖合同
- 2015年7月4日四川省公务员面试真题
- 江西申论模拟69
- 新解读《GBT 41106.3-2021大型游乐设施 检查、维护保养与修理 第3部分:旋转类》
- 甘肃省申论模拟88
- HG-T-20592-化工法兰尺寸重量查询
- 基于PLC的全自动洗衣机控制系统设计
- 第五章-劳动力及施工准备组织方案
- 可填充颜色的中国地图
- 2023学年完整公开课版谁会飞
- 《认识固体》(课件)苏教版科学三年级上册
- 刑法涉及安全生产的16宗罪
- 《骄人祖先 灿烂文化》 单元作业设计
- 电气屏、柜铜母排制造安装工艺守则
- Web应用安全技术原理与实践全套完整教学课件
- 校园广场景观设计教学课件
评论
0/150
提交评论