




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
IntelMAX10FPGA系列低成本开发方案大合集Intel公司的MAX10FPGA系列采用TSMC55nmNOR闪存技术,容量从2K到50K逻辑单元(LE),采用单个或双核电源电压和小尺寸3x3mm和高I/O引脚数封装;器件具有全特性FPGA功能,支持NiosII软核嵌入处理器,数字信号处理(DSP)区块以及软DDR3存储器控制器,内部存储双配置闪存,用户闪存存储器,集成了模数转换器(ADC).主要用在系统管理,I/O扩展,通信控制,工业应用,汽车电子和消费类电子.本文介绍了Intel®MAX®10FPGA系列主要优势,器件平面布局图以及MAX10FPGA开发套件主要特性和电路图.
Intel®MAX®10FPGAsrevolutionizenon-volatileintegrationbydeliveringadvancedprocessingcapabilitiesinalow-cost,singlechipsmallformfactorprogrammablelogicdevice.BuildinguponthesinglechipheritageofpreviousMAXdevicefamilies,densitiesrangefrom2K–50KLEs,usingeithersingleordual-corevoltagesupplies.TheMAX10FPGAfamilyencompassesbothadvancedsmallwaferscalepackaging(3mmx3mm)andhighI/Opincountpackagesofferings.
MAX10FPGAsarebuiltonTSMC’s55nmembeddedNORflashtechnology,enablinginstant-onfunctionality.Integratedfeaturesincludeanalog-to-digitalconverters(ADCs)anddualconfigurationflashallowingyoutostoreanddynamicallyswitchbetweentwoimagesonasinglechip.UnlikeCPLDs,MAX10FPGAsalsoincludefull-featuredFPGAcapabilities,suchasNios®IIsoftcoreembeddedprocessorsupport,digitalsignalprocessing(DSP)blocks,andsoftDDR3memorycontrollers.
Intel®MAX®10devicesaresingle-chip,non-volatilelow-costprogrammablelogicdevices(PLDs)tointegratetheoptimalsetofsystemcomponents.
ThehighlightsoftheIntelMAX10devicesinclude:
•Internallystoreddualconfigurationflash
•Userflashmemory
•Instantonsupport
•Integratedanalog-to-digitalconverters(ADCs)
•Single-chipNiosIIsoftcoreprocessorsupport
TheMAX?10devicesconsistofthefollowing:
•Logicarrayblocks(LABs)
•Analog-to-digitalconverter(ADC)
•Userflashmemory(UFM)
•Embeddedmultiplierblocks
•Embeddedmemoryblocks(M9K)
•Clocksandphase-lockedloops(PLL)
•GeneralpurposeI/O
•High-speedLVDSI/O
•Externalmemoryinterfaces
•Configurationflashmemory(CFM)
IntelMAX10devicesaretheidealsolutionforsystemmanagement,I/Oexpansion,
communicationcontrolplanes,industrial,automotive,andconsumerapplications.
Intel®MAX®10FPGA系列主要优势:
图1.Intel®MAX®10FPGA器件平面布局图
MAX10FPGA开发套件
TheMAX?10FPGAdevelopmentboardprovidesahardwareplatformforevaluatingtheperformanceandfeaturesoftheAltera?MAX10device.
ThedevelopmentkitincludesaRoHS-andCE-compliantMAX10FPGADevelopmentboardwiththefollowingcomponents:
•FeaturedDevices:
•MAX10FPGA(10M50D,dualsupply,F484package)
•Enpirion?EN2342QI4APowerSoCVoltage-ModeSynchronousStep-DownConverterwithIntegratedInductorEnpirion
•EN6337QI3AHigh-EfficiencyPowerSoCDC-DCStep-DownConverterswithIntegratedInductor
•EnpirionEP5358xUI600mAPowerSoCDC-DCStep-DownConverterswithIntegratedInductor
•MAXIICPLD–EPM1270M256C4N(On-boardUSB-Blaster™II)
•ProgrammingandConfiguration:
•EmbeddedUSB-BlasterII(JTAG)
•OptionalJTAGdirectvia10-pinheader
•MemoryDevices:
•64-Mx161GbDDR3SDRAMwithsoftmemorycontroller
•128-Mx81GbDDR3SDRAMwithsoftmemorycontroller
•512-MbQuadserialperipheralinterface(quadSPI)flash
•CommunicationPorts:
•TwoGigabitEthernet(GbE)RJ-45ports
•EthernetPortA(Bottom)
•EthernetPortB(Top)
•Onemini-USB2.0UART
•Onehigh-definitionmultimediainterface(HDMI)videooutput
•Oneuniversalhigh-speedmezzaninecard(HSMC)connector
•Two12-pinDigilentPmod™compatibleconnectors
•Analog:
•TwoMAX10FPGAanalog-to-digitalconverter(ADC)SMAinputs
•2x10ADCheader
•PotentiometerinputtoADC
•Oneexternal16bitdigital-to-analogconverter(DAC)devicewithSMAoutput
•Clocking
•25MHzsingle-ended,externaloscillatorclocksource
•SiliconlabsclockgeneratorwithprogrammablefrequencyGUI
•Mini-USBcableforon-boardUSB-Blaster™II
•2APowerSupplyandcord
•FreeQuartus?IIWebEditiondesignsoftware(downloadsoftwareandlicensefromwebsite)
•Completedocumentation
•Usermanual,billofmaterials,schematic,andboardfiles
图2.MAX10FPGA开发板正面元件图
图3.MAX10FPGA开发板背面元件图
图4.MAX10FPGA开发板系统框图
图5.MAX10FPGA开发板时钟框图
图6.MAX10FPGA开发板电路图(1)
图7.MAX10FPGA开发板电路图(2)
图8.MAX10FPGA开发板电路图(3)
图9.MAX10FPGA开发板电路图(4)
图10.MAX10FPGA开发板电路图(5)
图11.MAX10FPGA开发板电路图(6)
图12.MAX10FPGA开发板电路图(7)
图13.MAX10FPGA开发板电路图(8)
图14.MAX10FPGA开发板电路图(9)
图15.MAX10FPGA开发板电路图(10)
图16.MAX10FPGA开发板电路图(11)
图17.MAX10FPGA开发板电路图(12)
图18.MAX10FPGA开发板电路图(13)
图19.MAX10FPGA开发板电路图(14)
图20.MAX10FPGA开发板电路图(15)
图21.MAX10FPGA开发板电路图(16)
图22.MAX10FPGA开发板电路图(17)
图23.MAX10FPGA开发板电路图(18)
图24.MAX10FPGA开发板电路图(19)
图25.MAX10FPGA开发板电路图(20)
图26.MAX10FPGA开发板电路图(21)
图27.MAX10FP
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 建筑廉洁合同协议
- 工装瓦工合同协议
- 子公司内部劳动合同协议
- 婚姻介绍协议书合同
- 提高卫生管理考试效率试题及答案
- 午休文化面试题及答案
- 如何把握文化产业管理证书考试的试题及答案精髓
- 母猪日常护理与管理新方法试题及答案
- 提升医学基础知识考试通过率的有效方法试题及答案
- 光电工程师考试背诵要点与试题及答案
- 《我与集体共成长》的主题班会
- OQC出货检验流程
- 小区门楼改造方案范本
- 日处理-30吨鲜奶的脱脂乳粉厂设计
- 工程项目邀请招标招标文件
- 城区中压管网安全现状评价报告
- 光谷之星中国建筑科技馆建筑设计方案文本
- 研究生入学体检表-2
- 环境工程复试题
- 毕业设计(论文)-汽车用液压串联双腔制动主缸的设计
- 科学院大学博士入学复试汇报个人介绍PPT模板
评论
0/150
提交评论