基于单片机和FPGA的频率特性测试仪的设计_第1页
基于单片机和FPGA的频率特性测试仪的设计_第2页
基于单片机和FPGA的频率特性测试仪的设计_第3页
基于单片机和FPGA的频率特性测试仪的设计_第4页
基于单片机和FPGA的频率特性测试仪的设计_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于单片机和FPGA的频率特性测试仪的设计在学习《电子线路》、《信号处理》等电子类课程时,高校学生只是从理论上理解真正的信号特征。不能真正了解或观察测试某些信号。而幅频特性和相频特性是信号最基本的特征.这里提出了基于单片机和FPGA的频率特性测试仪的设计方案,可使学生在实践中真正观察和测试信号的频率特性。设计方案该系统设计采用扫频测试法。设频率响应为H(jω),实系数线性时,不变系统在正弦信号x(n)=Acos(ω0n+ψ)的激励下的稳态输出为y(n)。利用三角恒等式,将输入x(n)表示为两个复数指数函数之和:

若输入为exp(jω0n),线性时不变系统稳态输出为H(exp(jω0n))exp(jω0n)。根据线性性质可知,输入g(n)的响应v(n)为:

同理,输入g*(n)的输出为v*(n)是v(n)的复数共轭。于是输出y(n)的表达式:

由上可知,当系统在正弦信号的激励下,输出响应达到稳态,这是与输入激励信号频率相同的正弦波,响应信号与激励信号幅值比为该频率的幅频响应值,而两者的相位差为相频特性值。因此采用扫频法测量频率特性。以单片机和FPGA为核心,利用FPGA通过DDS合成得到且频率由单片机控制的正弦波作为扫频信号,将其输入至待测网络,由峰值检波电路分别测量各扫频信号对应的输入网络信号和输出网络信号,并由其比例关系求得待测网络的幅频特性。测量幅度的同时FPGA利用计数法测量出代表进出网络信号的相位差的脉冲数,然后送入单片机得到对应频率点的相角。将各频点得到的幅度特性和相位特性存入FPGA内部的RAM中,并结合锯齿波显示在示波器上。同时,LCD还显示扫描频率的初始值、终止值和步进值。定点测量时,LCD显示单个频率点的幅度和相位。该系统设计框图如图1所示。硬件电路设计信号产生模块利用FPGA内部的DDS信号输出扫频信号经D/A转换器形成正弦信号。D/A转换器选用DAC0800。DAC0800具有8位分辨率,输出电流建立时间为100ns,8位的位宽,工作电压范围为±4.5~±18V。因此,经DAC0800所形成的正弦信号有256个取样值,完全能满足系统精度要求。输出正弦信号的最高频率为200kHz,100ns的速率也满足系统要求。由于DAC0800只具有从数字量到模拟电流输出量转换功能,因此.需增加运算放大器实现I—V转换,其转换电路如图2所示。DDS信号输出需要加低通滤波器来平滑滤波,以减少信号的谐波分量。峰值检波电路峰值检测原理是当输入电压通过正半周时,检波管导通,电容C充电,选取适当电容值,使其电容放电速度大于充电速度,这样,电容两端的电压可以保持在最大电压处,该电压通过由运算放大器构成的射随器(高阻隔离)输出电压峰值。这里运算放大器选用LF356,其输入失调电压和输入失调电流较小,输入阻抗大,可以很好隔离前后级。峰值检波电路如图3所示。

比较器电路在输入/输出端信号经无限放大进入过零比较器,产生与两信号同步变化的方波信号,可提供给FPGA进行相位差计数。过零比较器无相位延迟,其方波信号完全反应进、出网络的相位差。MAX912是MAXIM公司的双通道高速低功耗、高精度电压比较器。该器件传播速度快(典型值为10ns),功耗低(单个比较器工作电流为6mA),每个比较器均有独

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论