Xilinx FPGA的GTx的参考时钟_第1页
Xilinx FPGA的GTx的参考时钟_第2页
Xilinx FPGA的GTx的参考时钟_第3页
Xilinx FPGA的GTx的参考时钟_第4页
Xilinx FPGA的GTx的参考时钟_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第第页XilinxFPGA的GTx的参考时钟本文主要介绍Xilinx(FPGA)的GTx的参考(时钟)。下面就从参考时钟的模式、参考时钟的选择等方面进行介绍。

参考时钟的模式

参考时钟可以配置为输入模式也可以是输出模式,但是在运行期间不能切换。作为输入时,用于驱动Quad或者channelPLLs,作为输出时,可以来自于同一个Quad中的任意一个channel。7系列的GTx只能作为输入,而Ultra和Ultra+系列的还可以作为输出。

作为输入模式时,7系列和Ultra是通过50Ω连接到4/5MGTAVCC上,Ultra+是通过50Ω连接到MGTAVCC上。后端根据不同系列器件给到不同IBUFDS_G(TE)。

作为输出模式时,可以配置为从OBUFDS_GTE3/4或者OBUFDS_GTE3/4_(AD)V输出,UseOBUFDS_GTE3/4whentheRXRECCLKOUTisalwaysderivedfromthesamechannel.如果提供RXRECCLKOUT的通道在运行时可以改变,则使用OBUFDS_GTE3/4_ADV。

参考时钟的选择

7系列FPGA中的GTP(收发器)提供不同的参考时钟输入选项。时钟选择和可用性与7系列GTX/GTH收发器略有不同之处在于,参考时钟路由是东西向而不是南北向。只能复用邻近的四分器的相同半部分(一个四分器分为两半部分)(参考时钟提供给PLL在一个给定的四也可以从相邻的四在同一个设备的一半来源。位于设备上半部分的Quad可以与位于上半部分的其他Quad共享其两个本地参考时钟。类似地,位于设备下半部的Quad可以与位于下半部的另一个Quad共享其两个参考时钟。)

7系列FPGA中的GTX/GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于Virtex-6FPGAGTX/GTH收发器,但参考时钟选择架构同时支持基于LC槽(或QPLL)和(环形)(振荡器)(或CPLL)的PLL。可以复用邻近上下两个Quad(一个Quad的参考时钟(Q(n))也可以通过GTNORTHREFCLK从下面的QUAD(n-1))获得,或者从上面的QuAD(Q+1)获得。第三次。用于支持堆叠硅互连的器件(SSI)技术,经由GTNORTHREFCLK和GTSOUTREFCLK(端口)的参考时钟共享被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTH收发器提供不同的参考时钟输入选项。时钟选择和可用性类似于7系列FPGAGTX/GTH收发器,但参考时钟选择架构支持两个LC槽(或QPLL)和一个基于环形振荡器(或CPLL)的PLL。可以复用邻近的上下各两个Quad(Quad的参考时钟(Q(n)))也可以从下面最多两个Quad中获得(q(n-1)或q(n-2))通过GTSOUTHREFCLK通过GTNORTHREFCLK或从最多两个四次(Q(n+1)或Q(n+2))通过GTSOUTHREFCLK。

对于支持堆叠硅互连(SSI)技术的器件,通过GTNORTHREFCLK和GTSOUTREFCLK端口共享的参考时钟被限制在其自己的超级逻辑区域(SLR)内。)

UltraScale设备中的GTY收发器提供不同的参考时钟输入选项。时钟选择和可用性是类似于7系列fpgagtx/gth收发器,但参考时钟选择架构支持两个液晶池(或qpll)和一个环形振荡器(或cpll)基于锁相环,可以复用邻近的上下各两个四路。

对应的时钟源有如下区分:

GTP对应的每个GTPE2_公共在一个四通道有四个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自位于设备同一部分的另一个四角点的两个参考时钟针对

7系列的GTX/GTH对应的每个GTX/GTH收发器通道在四通道有六个时钟输入可用:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

两个参考时钟引脚对从四方以上,GTSOUTHREFCLK0或GTSOUTHREFCLK1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK0或GTNORTHREFCLK1

过度的和超+系列的GTx对应的四哈希时钟输入中的收发器信道:

两个本地参考锁引脚对,GTREFCLK0或GTREFCLK1

来自上述四角点的两个参考时钟针对,GTSOUTHREFCLK0或GTSOUTHREFCLK1

两个来自以下四角点的参考时钟针对,GTNORTHREFCLK0或GTNORTHREFCLK1

针对Ultra和Ultra+系列的参考时钟源不是10个的原因详见UG576和UG578。

QPLL/CPLL

QPLL的质量比CPLL好,最好使用QPLL。

REFCLK

REFCLK的电平标准为LVDS或者LVPECL,都必须有(AC)(耦合)(电容),电容的作用如下:

阻断振荡器和GTY收发器四专用时钟输入引脚之间的直流(电流)(这也降低了两个部分的功耗)。

共模电压无关。

交流耦合(电容器)与片上终端形成(高通)(滤波器),衰减参考时钟的漂移。

当输入电平为LVPECL时,需进行直流偏置,偏置(电阻)的值优先满足晶振的要求。

当输入电平为LVDS时,Thenominalrangeis250mV–2000mVandtheno

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论