EDA实验报告4位全加器实验报告_第1页
EDA实验报告4位全加器实验报告_第2页
EDA实验报告4位全加器实验报告_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

EDA实验报告书姓名XXX学号XXXXXXX实验时间课题名称全加器实验目的1.掌握MAX+plusⅡ的使用方法。2.掌握原理图输入的设计方法。3.学习利用一位全加器设计多位全加器的方法。设计要求1.利用MAX+plusⅡ软件进行原理图输入设计一位全加器。2.进行编译、仿真、测试。3.在一位全加器的基础上设计四位全加器,进行编译、仿真、测试、观察实验结果。设计思路计算机中的加法器一般就是全加器,它实现多位带进位加法。图中的“进位入”Ci-1指的是低位的进位输入,“进位出”指的是本位的进位输出。一位全加器的真值表见下表:输入输出Ci-1BiAiSiCi0000000110010100110110010101011100111111设计原理图及源程序仿真波形图实验结果问题讨论试比较利用卡诺图直接设计四位全加器和利用一位全加器设计四位全加器这两种方法的优缺点。答:卡诺图直接设计四位全加器的优点是:没有进行产生逻辑,运算速度快。一位通常,并行加本实验中设计的4位全加器有何缺陷?答:这种全加器的最大缺点是运算速度慢。在最不利的的情况下,做一次加法运算需要经过四个全加器的传输延迟时间才能得到稳定可靠的运算结果

教师评分操作成绩报告成绩教师签名

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论