AO2910260JSDCP数据处理卡技术说明_第1页
AO2910260JSDCP数据处理卡技术说明_第2页
AO2910260JSDCP数据处理卡技术说明_第3页
AO2910260JSDCP数据处理卡技术说明_第4页
AO2910260JSDCP数据处理卡技术说明_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

AO2.910.260JS DCP数据处理卡技术说明依据H.320建议,会议电视系统组成框图如下,它包括终端设备,通信网络和多点掌握单元(MCU)等几局部,其中虚线框内即是终端设备应当具备的功能。图1 H.320框架会议电视系统框图注:H.261关于视频编解码建议G.711,G.722关于音频编解码建议H.221关于帧构造建议H.230关于掌握与指示(C&I)建议H.242关于通信过程建议底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第2/12页H.261RecH.221RecI.400Rec视频I/O设备视频编解码H.261RecH.221RecI.400Rec视频I/O设备视频编解码音频I/O设备TH.220/AV.250-SeriesRecs.码延时复用/解复用网络/图文等数据设备接口网络RecH.242,H.230,H.221端到端信令MCU系统掌握端到网络信令1除视频,音频输入输出设备外,会议电视终端功能主要由插往PC机的视频编解码板和TE2M下述简称TE2M板完成,由GEC公司供给的视频编解码板完成H.261建议视频编解码,其余功能均由TE2M板完成。TE2M板总体框图如下:C5系统承载H.22H.24和H.23G.722/G.71语音编解码以及其四周TE2M板的核心。语音处理局部完成语音信号的调整,AD,DA,输入抗混叠滤波和输出插值滤波,它经由串行口与C50通信,AD区分率为15BIT,采样率和抗混叠滤波器由C50掌握,从而能便利地依据G.711或G.722编解码要求对语音信号处理。GEC接口用于与GEC公司的H.261编解码板连接,该接口依据GEC公司有关文件设计,根本符合X.21建议,其功能规程和电气属性均由EPLD完成。H.221建议中规定,80个物理帧组成1个规律帧构成1帧构成1个复帧,H.221是按复帧或子复帧对bit地提取H.221帧定位信号是保证H.320H.221帧定位局部完成,主要由EPLD实现。底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第3/12页AudioI/O语音处理C50H.221帧AudioI/O语音处理C50H.221帧定位系H.261CodecGEC接口统E1接口MCUDPRAMRS422接口AT 总线图2TE2M板总体框图E接口由MT89790和MT8920C5E接口初始化由PC机完成。终端与MCU间进展命令交换。DPRAM局部用了一片IDT7005双口RAM,它用于C50系统和PC机之间通信,传输H.320中规定的C&I,Data等数据,它们之间的通信可以承受查询方式,令牌方式或中断方式。底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第4/12页格式〔4a〕 描图徐向群 幅面:4MTMT8899E1接口87590底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第5/12页C50串形口TMS320C50FAW_SCH(53H)INT1C50串形口TMS320C50FAW_SCH(53H)INT1AudioI/OOP07AD55EPLD74LS166IDT7200MT894116.384晶振VideoI/o74LS164IDT7200IDT720032KW数据RAM32KW程序EPROMMT892032KW程序RAMRS-422IDT700582513486,348774LS244,245收发器|74LS688,139译码器PC机图3TE2M板原理框图C50将来自AD55的AudioIDT7200的VideoPC机的C&I和Data数据按H.221建议组帧,组帧后的数据写往MT8920,经由MT8985和MT89790上E1信道。同时C50从MT8920中读出由E1接口接收的数据,按H.221建议进展拆帧,将拆帧得到的Audio数据,Video数据,C&I和Data数据分别送往AD55,IDT7200和PCAudio通道:由麦克风输入的语音信号经OP07放大器调整到适当的电平范围,AD55将调整过的语音信号进展16位A/DC50AD55将从串形口接收到的语音数据进展15位D/A转换和插值滤波,再输出给有源音箱。AD55可以接收C50命令,修改采样率和滤波器带通范围等,以满足G.711或G.722Video通道:TE2M板与GEC公司的H.261图象编解码板间的视频数据交换是通过GEC接口实现的,该接口根本符合X.21建议。视频输入输出数据缓冲FIFOIDT7200深度为256Byte。C&I和DATAC50和PCC&I和DATA数据是经过8KBRAMIDT7005交换的,它们之间的通信可以承受查询方式,令牌方式或者中断发式。H.221建议帧定位信号FAS的提取是由EPLD和IDT7200共同完成的。由于程序在EPROM中运行较慢,C50系统中同时配置了32KWEPROM程序区和32KWRAM程序区,以便上电复位后将程序从EPROM中搬到高速RAM中运行。EPLDLattice公司的ispLSI2128-80。C50局部编程程序EPROM和程序RAM内部等待,等待周期为7。部等待,等待周期为1。建议上电复位后,将程序EPROM中的代码搬到高速程序RAM中运行,C50片内存储器配置为数据区。底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第6/12页格式〔4a〕 描图徐向群 幅面:455数据RAM部等待,等待周期为1。MT8920编程MT8920使用/P920CS作片选信号,地址范围5F00H~5FFFH,有效地址范围5F00H~5F1FH;低87。与PCRAMIDT7005IDT7005双口RAM大小为8K8/TDPCS3作片选信号,地址范围6000H~7FFFH,低8位数据有效;使用内部等待,等待周期为2IDT7005/TDPSE4作旗标片选信号,I/O口地址范围58H~5FH,D0位有效,使用内部等待,等待周期为2;写7FFF单元,向PC机申请中断,读7FFE单元,去除由PC机向C50发IDT7005IDTFIFO三片FIFO的大小为2569。D17,D18地址均为I/O口51HD17为读视频数据FIFO,D18为写视频数据FIFO,低8位数据有效;使用内部等待,等待2。D29EPLDH.221FAW。TMS320AD55(C50串行口编程)TMS320AD55是通过串行口与C50连接的。C50串行口应当初始化为16BIT突发模式(BurstMode),帧同步信号和比特时钟由TMSAD55TMS320AD55TMS320AD55手册。C50系统I/O口C50系统I/O50H~5FH3用MEMORY51H用于读写GECFIFO,低8位数据有效。后读1次53H口,无有效数据。56H用于图象自环,当需要自环时,写56H;撤除自环时,读56H;无有效数据。58H~5FH用于IDT7005旗标选择,D0位数据有效。底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第7/12页格式〔4a〕 描图徐向群 幅面:46C50系统中断INT1E1信道8K帧同步信号,在搜寻到FAW后供给;INT2即为E1信道8K同步信号;INT3来自PC机通过IDT7005向C50申请中断;INT4,NMI备用。PC通过跳线器X2选择,段址变化范围为8000H~FC00H,8位MEMORY方式。与C50RAMIDT7005IDT7005双口RAM大小为8K8,用/CS1作片选信号,偏移地址范围0000H~1FFFH,围2000H~2007H,D0位数据有效;写偏移地址1FFE单元,向C50址1FFEC50向PCIDT7005的编程参见IDT对C50系统复位对2800H~2FFFHC50数不少于FFH次。MT8985MT8985使用/CS4作片选信号,偏移地址范围3000H~37FFH,有效偏移地址范围3000H~303FH,低8位数据有效。HW5用于初始化MT89790的CSTI1,HW6用于初始化消息方式,置消息为00H;HW2接续HW1;HW1接续HW2。4.128251编程8251使用/CS5作为片选信号,偏移地址范围3800~37FFH,有效偏移地址范围3800H~3801H;建议方式字为7DH,掌握字为15H,在写方式字和掌握字之间,插入等待,等待周期数不少于1FFFH,波特率为1950bit/s。5.1TMS320C50底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第8/12页格式〔4a〕 描图徐向群 幅面:4进展而来,其主要性能如下:25-/50-nS(40/20MIPS)源代码对C1X和C2X向上兼容9K16bit单周期访问片内程序/数据RAM105616bit双访问片内数据RAM最大访问空间为224K16bit(64K程序空间,64K数据空间,64KI/O空间和32K全局访问空间)bit的ALU,ACC和ACC缓冲器ACCB1616bit单指令周期硬件乘法器主要用于间址的8个关心存放器11个影子存放器用于硬件保护中断现场8级硬件堆栈两个串行口1个硬件定时计数器4个外部可屏蔽中断和1个不行屏蔽中断,内部有4个串行口中断和1个定时器中断对程序空间,数据空间和I/O口可以设置内部等待,最大可插入7个等待周期取指,译码,取操作数,执行4级流水132引脚扁平封装5.2.TLC320AD55抗混叠滤波器,其串行口可以直接与TMSC50连接。通过串行口编程可以选择复位,掉D/A输出到D/A输入的数字环路,A/DD/A后的插值滤波器等。主要性能如下:单5V电源供电内部参考电压功耗150mW,掉电状态1mW底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第9/12页格式〔4a〕 描图徐向群 幅面:4区分率16BIT数字二进制补码输入输出模拟差分输入输出串行接口80dB的谐波和噪音抑制模拟输出增益可编程为1,1/2,1/4和0采样率为MCLK/(Fk256),MCLK主时钟,Fk可编程为1,2,3,...,256比特时钟为MCLK/(Fsclk2),Fsclk可编程为1,2,3,...,2566.1X4RS422接口PIN2TXD+,发送数据PIN3RXD+,接收数据PIN6TXD,其次发送数据PIN7RXD,其次接收数据PIN5,9GND,信号地X5:E1接口输出X6:E1接口输入X7:双声道音频信号输出X8:双声道音频信号输入6X14:GEC接口PIN1HVCLK_R,输入,比特时钟PIN2HLEN_R,输入,输入数据有效指示,低电平有效PIN3HVD_T,输出,发送数据PIN4HRDY_T,输入,接收设备预备好指示,高电平有效PIN6HRDY_R,输出,预备好接收数据指示,高电平有效PIN7HVD_R,输入,接收数据底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第10/12页格式〔4a〕 描图徐向群 幅面:4PIN8HVAL_T,输出,发送数据有效指示,低电平有效PIN9HVCLK_T,输入,比特时钟TE2MC50局部RAM操作地址为8000H~FFFFH,分别向该地址间的RAM区写入数据再分别读出比较,假设写入的与读出的一样,则自检通过。写入的数据为当前地址的RAM操作方法参见7.1RAM自检。7.3 8920的测试HW2自环;C50连续向8920写一帧数据,稍延时后再读回来TS0和TS16除外,假设写入的与读出的一样,则测试通过。4EPLDH.221中FAW功能测试在897907.989790外环测发一物理帧,循环往复发该子复帧数据。当EPLD搜寻到FAW时,HL3指示灯被点亮,反复屡次,HL3都能被点亮,则测试通过。7.5TMS320AD55测试C5串行口被初始化为16BIAD5X8输入1V左右的音频信号。C50把从DRR存放器读到的数据直接向往DXX示波器观看X7输出波形,假设与X87.6GEC接口测试将接口测试插座插入和和和PIN6分底图总号日期 签名

AO2.910.260JS更改标记 数量 更改单号签 名 日期 第11/12页格式〔4a〕 描图徐向群 幅面:41010别短接;每8K中断向51H口先写后读30B不同的规律数,反复屡次,假设写入的与读P机局部7.7 RAM操作方法参见7.1RAM自检。7.88985

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论