微机原理试卷_第1页
微机原理试卷_第2页
微机原理试卷_第3页
微机原理试卷_第4页
微机原理试卷_第5页
已阅读5页,还剩18页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、 单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处)1.8086CPU通过〔A〕掌握线来区分是存储器访问,还是I/O访问,当CPU执行INAL,DX指令时,该信号线为〔B 〕电平。〔1〕A. M/ B. C.ALE D. N/(2) A.高 B.低 C.ECL D. CMOS2.n+1位有符号数x的补码表示范围为〔B 。A. -2n<x<2n B. -2n≤x≤2n-1C. -2n-1≤x≤2n-1 D.-2n<x≤2n假设要使存放器AL中的高4位不变,低4位为0,所用指令为〔B 。ANDAL,0FH B. ANDAL,0FOHC. ORAL,0FH D. ORAL0FOH4.以下MOV指令中,不正确的指令是〔D A. MOVAX,BX B. MOVAX,[BX]C. MOVAX,CX D. MOVAX,[CX]中断指令INT17H的中断效劳程序的入口地址放在中断向量表地址 〔C 〕开头的4个存贮单元内。A. 00017H B. 00068H C. 0005CH D. 0005EH条件转移指令JNE的条件是〔C 。CF=0 B. CF=1 C. ZF=0 D.ZF=18086/8088CPU中,一个最根本的总线读写周期由〔C〕时钟周期(T状态)T1状态,CPU往总线上发〔B〕信息。⑴A. 1个 B. 2个 C. 4个 D. 6个⑵A. 数据 B.地址 C.状态 D. 其它8086有两种工作模式,最小模式的特点是〔A〕,最大模式的特点是〔C。⑴A.CPU供给全部掌握信号 B.由编程进展模式设定C.不需要8286收发器 D.需要总线掌握器8288⑵A.M/ 引脚可直接引用 B.由编程进展模式设定C.需要总线掌握器8288 D.适用于单一处理机系统23H,0FFH,00H0F0H四个字节,该向量对应的中断号是(B)。0AH B. 0BH C. 0CH D. 0DH真值超出机器数表示范围称为溢出,,此时标志存放器中的( A )位被置位OF B AF C PF D CF11.8086系统中内存储器地址空间为1M,而在进展I/O读写是,有效的地址线是( B A.高16位 B. 低16位 C.高8位 D. 低8位12.8086 CPU中段存放器用来存放(C )A. 存储器的物理地址B.存储器的规律地址C.存储器的段基值D.存储器的起始地址13.8259A可编程中断掌握器的中断效劳存放器ISR用于( A)A.记忆正在处理中的中断 B.存放从外设来的中断恳求信号C.允许向CPU发中断恳求 D.制止向CPU发中断恳求14.8253可编程定时/计数器的计数范围是(C )A. 0-255 B. 1-256 C.0-65535 D.1-65536在8086中,〔BX〕=8282H,且题中指令已在队列中,则执行INC[BX]指令需要的总线周期数为( C )A.0 B.1 C.2 D.38086中,(C)组存放器都可以用来实现对存储器的寻址。A.AX,SI,DI,BX B.BP,BX,CX,DX C.SI,DI,BP,BXD.BX,CX,SI,DI微机系统中假设用4片8259A构成主从两级中断掌握规律接至CPU的可屏蔽中断恳求线INTR上,最多可扩展为( B)级外部硬中断。A.32 B.29 C.28 D.24在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是( B)A.汇编指令B.伪指令 C.机器指令 D.宏指令连接到64000h-6FFFFh地址范围上的存储器是用8k×8RAM芯片构成的,该芯片要(B)片。片 B.6片 C.10片 D.12片20.8086/8088指令OUT 80H,AL表示 〔C〕将80H送给AL B.将80H端口的内容送给ALC.将AL80H端口D.将AL80H内存单元二.改错(假设有错,请指出错误并说明缘由)堆栈操作应满足先进先出〔〕堆栈操作应满足先进后出原则CPU在未执行完当前指令的状况下,就可响应可屏蔽中断恳求〔〕CPU必需在执行完当前指令以后,才可以响应可屏蔽中断恳求。8086CPU16位,每一位都有含义〔〕8086CPU169位有含义。条件转移指令只能用于段内直接短转移〔对〕掌握器的根本功能是:由程序计数器PC掌握程序的有序运行,并完成各种算术规律运算。〔对〕8259A8259AIR引脚连接从片,同时也可以在另一些IR引脚上直接连接外设的中断恳求信号端。(对)8086的中断分为可屏蔽中断和不行屏蔽中断两种〔对〕串行接口中“串行”的含意仅指接口与外设之间的数据交换是串行的CPU之间的数据交换仍是并行的。字长肯定的状况下,原码、反码和补码所能表示的二进制真值范围是一样的。(对)10.全部进位计数制,其整数局部最低位的位权都是1〔〕三、填空题.某存贮器单元的实际地址为 2BC60H,该单元在段地址为 2AFOH中的偏移地址是 0D60H 。8086CPU复位后,存放器中的值将进入初始态,问(CS)= 0FFFFH (IP)=_0000H ,(DS)= 0000H 。8086/8088CPU内部构造按功能分为两局部,即_接口部件BIU 和 执行部件EU 。CPU对外设进展数据传送的方式有几种,即 , ,或 。CPU从主存取一条指令并执行该指令的时间称为_指令周期_,它通常用假设干个 总线周期_ 来表示,而后者又包含有假设干个_时钟周期 。8086/8088 CPU 提供了接受外部中断请求信号的引脚是_NMI_ 和_INTR 。8.填入适当指令使下面程序实现用移位传送加法指令完成(AX)与10相乘运算:SHL AX, 1 MOV DX,AXMOV CL, 2 SHL AX,CLADD AX,DX 9.时序掌握方式有同步方式和10.大局部DMAC都拥有单字节传送, 传送,和成组传送方式四.阅读程序并答复以下问题1、:(AX)=2233H,(BX)=5566H,执行了下面的程序段后,(AX)=_0AA9AH (BX)=_2233H .CMPAX,BXJG NEXTXCHGAX,BXNEXT: NEGAX2、:(AX)=6666H,(BX)=0FF00H,(CF)=0。在执行下面程序段后:(AX)=_0000H ,(BX)= 00FFH ,(CF)= 0 .MOVAX,5555HANDAX,BXXORAX,AXNOTBX1、DMAC向CPU发出恳求信号,CPU响应并交出总线掌握权后将〔3 )。DMA进入暂停状态,直到DMA进入保持状态,直到DMA进入等待状态,直到DMA2、有一个实时数据采集系统,要求10ms进展一次数据采集,然后进展数据处理及显示输出,应承受的数据传送方式为〔3 。无条件传送方式 查询方式中断方式 直接存储器存取方式3、在数据传送过程中,数据由串行变并行,或由并行变串行的转换可通过〔3〕来实现。计数器 存放器 移位存放器 D触发器4、8088CPU/输出指令可寻址外设端口的数量最大可达〔4〕个。128 256 16K 64K5、CPU响应中断后,通过〔4〕完成断点的保护。执行开中断指令 执行关中断指令执行PUSH指令 内部自动操作68255A〔1。PA口 口 PC口 掌握口78088CPU〔2。指令周期 时钟周期 机器周期 总线周期堆栈是内存中〔4。先进先出的ROM区域 后进先出的ROM区域先进先出的RAM区域 9、计算机中广泛应用的RS-232C实质上是一种〔3 。串行接口芯片 串行通信规程〔协议〕串行通信接口标准 系统总线标准10、高速缓冲存储器〔CACHE〕一般是由〔1〕芯片组成。SRAMDRAMROMEPROM11、鼠标器是一种〔3。手持式的作图部件手持式的光学字符识别设备手持式的座标定位部件手持式扫描器12、传送速度单位“bps”的含义是〔2。bytespersecond bitspersecondbaudpersecond billionbytespersecond必需在保护现场 后,开放中断。2、在计算机运行的过程中,有两股信息在流淌,一股是 数据 则是掌握命令 。3、指令MOVBX,MASK[BP]是以 SS 作为段存放器。4、指令REPECMPSB停顿执行时,表示找到第一个不相等的字符 或CX=0 。5、设CF=0〔BX〕=7E15H〔CL〕=03H,执行指令RCL BX,CL后, OF 〔CF〕= OA 〔CL〕= 9H 。6、在8088CPU中,一个总线周期是CPU从存储器或I/O端口存取一个字节的时间 。7、8253定时/计数器有3 都可按二进制或 BCD 来计数。三、程序设计〔共40分〕YY+2单元中分别存放的是两个双字有AB〔X、Y为低位字。阅读以下程序段,并答复以下问题。MOVDX,X+2MOVAX,XADDAX,XADCDX,X+2CMPDX,Y+2JLL2JGL1CMPAX,YJBEL2L1:MOVAX,1JMPEXITL2:MOV AX,2EXIT:HLT该程序段所完成的操作是什么?AX=1AX=2分别说明白什么?假设JBE L2改为JB L2,在操作结果上有什么区分?答:1〕比较2A与B的大小 2〕AX=1说明2A>B,AX=2说明2A≤B3〕JB指令排解两数相等的可能1016Ai,试编程完成对10SUM〔65535。答:26ASCⅡ码表示的字符,S2答:2.S2MOVXORMOVBX,OFFSETBUFAX,AXCX,103.LEALEAMOVSI,S1DI,ES:CX,26LOP:ADDAX,[BX]CLDINCBXREP MOVSBINC BX HLTLOOP LOPMOV OFFSETSUM,AXHLT四、综合题〔30分〕以下图为一微机系统电路原理图,系统中由一片EPROM2764和一片SRAM6264构成了程序存储器和数据存储器,用一片并行接口芯片8255A与一个8位ADC的接口来掌握ADC的工作并传送数据。ADC的START是A/D转换启动信号,EOC是转换完毕信号,OEA/D转换数据输出允许信号。请分析电路原理图并答复以下问题:系统中程序存储器的容量是8KB系统中数据存储器的容量是8KB02023H~03FFFH,626406000H~〔可自行添加规律电路。A0~A12

74LS138

VX8ADCA13

A0~A12 A0~A12

EOC OESTART DO~D7A14

2764

62648088Y4A18Y4A18G2BY5A19G1Y6Y7 D0~D7OE D0~D7OE

A15A16A17

Y2Y3G2A CE

CE WE

A0A1PC5 PC3PC2 PA0~PA78255AD0~D7 RD WR CED0~D7MEMWMEMRIORIOW4〕8255A08ADCCPU通过8255A掌握ADC转换,然后再输入数据并存放入数据缓冲区BUFFER单元中的程序段。8255A工作方式掌握字如下所示:D1D7 D6 D5 D4 D3 D28255初始化D1输出启动信号方A口方A口输A口方A口输C口高式选择入输出位输入

D0C口低选 输入信号择位D7=1

式选择入输出00=方式0选择输出01=方式11=输入选择1*--20=00=方式0选择输出01=方式11=输入选择1*--20=输出1=输入0=输出YES1--11=输入YES0=输出

位输入输O选择PA口输入数据存入内存3〕Y1Y3Y4MEMWMEMRIORIOW G2AG2B2764CEOE6264CEWEOE82558088主控板CERDWRA16A17A18A194) MOVAL,98H;8255初始化MOVDX,8003HMOVDX,8000HOUTDX,ALINAL,DXMOVDX,8002H;启动ADCMOV[BUFFER],ALMOVAL,00HOUTDX,ALMOVAL,04HOUT DX,ALINAD: IN AL,DX ;输入EOCTEST AL,20HJZ INADMOV AL,08H ;EOC=1,OUT DX,AL ;使OE=1(1.518分)1、在以查询方式与I/O端口交换数据时,外设预备好的状态信息是通过〔1〕供给应CPU进展查询的。数据总线 地址总线 掌握总线 中断恳求线2CPU与某个外设交换信息时,通常需要有以下一些信号〔2。数字量,开关量,状态信号 数据,掌握,状态模拟量,掌握,状态信号 模拟,数字,状态信号3DMA工作方式时,CPU交出总线掌握权,而处于〔3〕状态。等待 暂停 保持 中断处理4、8088/8086CPU有一个与存储器完全独立的空间供连接输入/输出(I/O)设备使I/O地址空间最大可达〔3。256字节 512字节 64K字节 128K字节5、在用端口寻址方式寻址外设的CPU中,区分对外设还是对内存操作是由(3)打算的。软件包 数据线 掌握线 地址线6、8088/8086在响应可屏蔽中断恳求时〔2。AD0~AD7读入INTA输出两个负脉冲,在其次个负脉冲时读取中断类型码INTAI/O读周期,读取中断类型码INTA输出一个负脉冲,同时供给I/O读掌握信号,读中断类型码78255A工作于选通方式时,通常作为掌握和状态的端口是〔3。PA口 PB口 PC口 掌握口为“110〔3〕13 -13 -243 溢出5--19、堆栈是用于〔1。存放CPU存放器的内容 数据高速存取存放常数表格 存放常用子程序10、8088/8086CPU中程序计数器〔PC〕中存放的是〔2。指令 指令地址 操作数 操作数地址11、CPU用减法指令对两个补码表示的带符号数6BH〔被减数〕和0C7H〔减数〕CF、SFOF分别为〔4。0,0,0 0,1,1 1,0,0 1,1,1128251ACPU申请中断是引脚〔4。X DCR TRDY RXD RX 〔112分〕1、要构成一个完整的计算机系统,除了需要根本的计算机硬件系统 还需要使用和治理计算机的软件 。2、利用CMP指令比较两个有符号数的大小时,常用 SF OF 标志。3传送指令MOVA[2023]中对源操作数的寻址方式 直接寻址 。4、在8086/8088CPU中,每个总线周期通常由四个 状态组成,但在存储器或I/O端口工作速度低的状况下,CPU自动插入 TW 状态。5、8253定时/计数器是从预置值开头 减一 计数,故计数器按二进制计100个数回零中断,预置值应为 64H 。6、当计算机进入DMA方式传送数据时,CPU处于 保持 状态。7、8259A中断掌握器可治理8 级外部中断,通过级联可扩展至 64 级。三、程序设计〔40分〕1〔10分〕阅读以下程序段,并填空:MOV SI,OFFSET BUFMOV CH,0MOV INC SIXOR BX,BXREPT0: MOV MOV AL,[SI]5--2REPT1:RORAL,1JNCNEXTINCBXNEXT:DECDHJNZREPT1INCSILOOPREPT0MOVCOUNT,BXHLT该程序所完成的功能是: 统计数据块中各数据“1”的个数BUF单元中存放的是:数据块的长〔15分〕XXXYYY单元中,试编程实现以下符号函数。1X>0Y=0X=0 MOV AL,XX 3. START:LEA CMP AL,0 MOV AL,FIRSTALAX

JGE BIGPR MOV AH,0MOV YY,0FFH ADD AL,JMP EXIT ADD BX,BIGPR:JE EQUPR MOV AX,[BX]MOV YY,1 MOVSECOND,AXJMP EXIT HLTEQUPR:MOV EXIT: HLT四、综合题〔30分〕接口的电路原理图,电路的工作原理如下:U3〔04H〕ADCStart及多路开关的U2〔02H〕ADC是否转换完毕,ADC转换完毕时,将信号OE置1,同时将转换数据送锁存器锁存。当CPU查询到ADC转EOC=1U1〔03H〕ADC转换数据,并存入以DATA为首地址的内存单元中。请依据接口的电路图及工作原理答复以下问题:DB80 A 03HB + U1

D0D02H

04H88系 +锁存器统

U2 U3D31.〔16分〕电路图中以下引线和器件的名称或功能是:A为CPU的IO/-M 线掌握线连接;BCPU的-RD 线掌握线连接;C为CPU的-W-R 线掌握线连接; D为状态线信号;U1为 八缓冲 器;U2为缓冲 器;U3为锁存器;U4为译码器;2.〔14分〕阅读以下程序段及程序注释,并完成对程序的填空:START:MOV DL,OF8H ;设置启动AD及第0路开关代码LEA DI,DATA;数据存放区首址的偏移量DICLDAGAIN:MOV AL,DLAND AL,0EFH D4=0OUT [04h],AL A/D转换CALL DELAYMOV AL,DL ;启动AD及选择第0通道OUT [04H],AL POLL: IN AL,[02H] ;输入状态信息SHR AL,1JNC POLL ;OE1,循环等待INAL,[03H] ;OE=1,输入数据STOSB ;存入内存INC DL ;修改输入通道代码JNE AGAIN ;八路未测量完,则循环(1.518分)1DMA掌握方式下由〔4〕掌握数据传送。CPU软件存储器治理部件专用硬件掌握器种数据输出,为了将掌握、状态与数据信息区分开,往往承受〔3〕进展分别传送。不同的信号线 不同的掌握开关不同的端口地址 不同的中断效劳子程序3CPUDMA恳求后,由于〔3DMA完毕,CPU连续执行原程序。IP内容进栈受保护 IP和全部存放器内容进栈受保护.CPU进入保持状态,IP和全部存放器内容保持不变IPCPU进入保持状态保持不变在保护现场和中断效劳之间必需参加〔4。屏蔽本级中断屏蔽低级中断屏蔽本级和低级中断屏蔽本级和低级中断,并开中断5、当多个外设同时产生中断时,CPU〔4〕的影响。中断优先级中断允许标志中断屏蔽码中断优先级和中断屏蔽码6833H11送的幀信息为〔2。000110011011000110011001100110001001100110017、指令周期是指〔2。CPU从主存中取出一条指令的时间 CPU执行一条指令的时间CPU主频的倒数 CPU主存中取出一个字节的时间8、PentiumII是带MMX技术的Pentium芯片,这里MMX技术是指〔1 。多媒体技术多工作模式技术多路调制技术多存储治理技术6--19CD-ROM〔1〕来表示“0”1有无凹坑 粗线不等 材料不同 有无通孔1、假设〔AL〕=0C6H〔CL〕=03H,SARA,CL,AL〔4。18H 28H 48H 0F8H〔2〕数据传送方式。无条件 程序查询 DMA CPU与内存12、在用发光二极管〔LED〕作为微机的输出设备时,通常承受〔1〕输出信息。无条件方式 查询方式 中断方式 DMA方式〔112分〕微型计算机中外部信息的传送都是通过总线进展的故微型计算机的外部构造特点是 三总线构造 。2、字符串传送指令所能传送的数据块的最大长度为 64K 。3、传送指令MOVBX,COUNT[SI][BX]中对源操作数的寻址方式是基址+变址 。4.8088CPU对存储器进展读写操作时,在总线周期的T1状态时输出地址信息。4、半导体存储器从使用功能上可分两大类,用于存放程序或常数的是ROM ,用于存放数据或中间结果的是 RAM 。5、在微机系统中有多个中断源的状况下,需对每个中断源确定中断优先权。6、假设要8255A的PB口以中断方式输出数据,则PB口应被设置为方式1 。7、执行查表指令XLAT前,必需将表首址送 BX 行后,查表结果在 AL 中。单元首址CS= 0000H ,IP= 0080H 。三、程序设计〔40分〕1〔10分〕阅读以下程序段,写出程序执行后所完成的功能.6--2DATASEGMENTA DB1,2,3,4,5,6,7,8,9,10B DB1,2,3,4,5,6,7,8,9,10S DW?DATAENDSCODESEGMENTASSUMECS:CODE,DS:DATABEGIN:MOVAX,DATAMOVDS,AXMOVDX,0MOVAH,0MOVSI,0MOVCX,10LOP1:MOVAL,[SI+A]MUL[SI+B]ADDDX,AXINCSILOOPLOP1MOVS,DXCODEENDS该程序所完成的功能是: 求1~10的平方之和四、综合题〔30分〕80882764、6264和一片可编程并行接口芯片8255。两片四位二进制计数器芯片SN7493组成了一个八位计数器,用8255A与八位二进制计数器进展接口。8255的PA口作为计数值的输入口,计数值输入后,由8255的PB口将计数值送至八个LED发光二极管进展显示。计数器的计数由8255的PC7来掌握,当PC7为“1PC7为“0”时,制止计数脉冲参加计数器。故可在PC7端输出一个18255的PC0接到计数器的复位端R次计PC0输出一正脉冲,使得计数器清零复位。CBABDBA0~A12D0~D7

A0~A12D0~D7A0A1A0A1RD WRD0~D7CS82552764 OE 6264WECS CS

PC7PC0 PA0~PA7 PB0~PB774LS138A13

A Y0 7493*2A14 B Y1 Ain RA15 C Y2Y3IO/M G2A Y4A16A17 A18A19

G2B &G1 Y7A2 A Y0

输入脉冲A3 B Y1A4 CA5A6

G2AA7 G2BIO/M

G1 Y7116分74S1

据系统电路原理图及系统工作原理答复以下问题:1〕在系统中芯片2764的作用是程序存储器 ,6264的作用是 据存储器;2〕2764的容量为8KB ,地址范围是84000H~85FFFH ;3〕6264的容量为 8KB ,地址范围是88000H~89FFFH ;4〕8255各端口的地址分别为:PA口04H ;PB口05H ;PC口06H ;掌握口07H ;附:8255的方式掌握字的格式如下:D7 D6

D5 D4 D3 D2

D1 D0方式 A组方

C口低选 式选择

入输出

式选择位输入择 00=方式0 选择 输出0-方式0 选择 输出位 01=方式11=输入选择1-方式11=输入选择D7=1

1=方式2 0=输出1=输入 0=输出1=输入0=输出

0=输出214分〕阅读以下频率计掌握程序及程序注释并对程序填空:START: MOV AL, 90H OUT 07H , ALLOP: MOV AL, 01H ;PC0置位,计数器复位OUT 掌握口,ALMOV AL, 00H ;PC0复位,OUT ALMOV AL, 80H ;PC7置位,开头输入脉冲OUT ALCALL DELAY1S 1秒AND AL,7FH ;PC7复位,停顿输入脉冲OUT ALIN AL,04H ;8255输入计数值OUT 05HAL ;8255输出计数值JMP LOP学年第 学期微机原理及应用(A)课程试卷19班级 姓名 得分 任课教师(1.518分)给计算机。无条件传送方式程序查询方式中断方式DMA方式2、在大局部微型机中,往往将外设的状态作为一种数据输入,CPU的掌握命令作〔3〕进展分别传送。不同的信号线不同的掌握开关不同的端口地址不同的中断效劳子程序3、8088CPUI/O进展读操作时,有效掌握信号为〔3。RD低电平,WR三态,IO/M低电平RD三态,WR低电平,IO/M高电平RD低电平,WR三态,IO/M高电平RD三态,WR低电平,IO/M低电平4、24根地址线的寻址范围为〔4 64K 1M 4M 16M5CPUCache的目的是〔2。扩大主存储器的容量CPU与主存储器之间的速度匹配问题CPU中通用存放器的数量CPU中通用存放器的数量6、运算器的核心部件是〔4。加法器 累加存放器 多路开关 算逻运算单元执行指令XOR AL,AL后,AL的内容为〔3。84H 7BH 00H 48H8MODEM是为了〔4。把并行数据转换成串行数据把串行数据转换成并行数据把数字信号转换成模拟信号把模拟信号转换成数字信号9、8088/8086CPU响应一个可屏蔽硬件中断的条件是4。IF=0,INTR=0 IF=0,INTR=1IF=1,INTR=0 IF=1,INTR=110、直接存储器存取方式是一种由〔3〕I/O交换的传送方式。程序 软件 硬件 中断

5--1号数A、B,利用CMP AX,BX指令比较两者的大小,假设A>B,则标志位的状态应是〔1。OF=1,SF=1 OF=0,SF=1 OF=1,SF=0 CF=1,SF=08259A〔2系统,而无须外加电路。32 64 128 256〔112分〕1、Intel80881616数据总线只有八根。2DF=0。3MULSre通常用于无符号数的运算,而IMULSre通常用于带符号数的运算。4、用指令CMP比较两个带符号数A,B的大小时,A>B的条件是SF〔+〕OF=0 。5、在存储器对应的输入/输出方式中,CPU把一个外设端口作为存储器的一个单元 来对待。6、CPU对一个LED显示器电路输出数据可承受无条件 传送方式。7、可编程并行接口芯片8255A中有 3 个输入/输出端口。8、堆栈段的段基值存入SS 存放器,段内偏移值存入SP 存放器中。9、8253内部存放器地址为 4 个I/0端口,其中 3 个是定时/计数通道端口。三、程序设计〔共40分〕1.〔12分〕阅读以下程序段,并答复以下问题。START:MOV MOV CMP AL,BLJZ NEXTJA GREATXCHG AL,BLGREAT:XOR DIV BLAND AH,AHJZ NEXTMOV AL,BLMOV BL,AHJMP GREATNEXT:MOV MOV HLT

5--2单元中的数据分别为1BH和0CH,则RESULT单元中的数据为 03H ;中的数据为0BH ;该段程序完成的功能是:求最大公约数 。〔14分〕DATA开头的两个存储单元中分别存放了两个八MAX单元中。7(16位数)〔14分〕2.LEABX,DATA3.MOVAX,FACTORMOVAL,[BX]MOVBX,AXA13A14A13A14A15ABCY0Y1 CSY2Y3+5VG2A Y4Y5GBY6G1 Y7倒相驱动PB0PB1PB2PB3LS138WRRD82554LEDWEOEOEMRDMWRIOWRIORDCSCSPA7~PA0D0~D7D0~D7D0~D7D0~D7动A0 A1A0~A106116A0~A122764A0~A128088系统总线INCBXSHLAX,1CMPAL,BXMOVDX,AXJNCDONESHLAX,1DONE:MOVAL,[BX]ADDAX,DXMOVMAX,ALADDAX,BXHLTAXMOVFACTOR,HLT四、综合题〔30分〕61162764芯片,构成了系统的存储器;扩展了一片并行接口芯片8255及四个共阴极7段LED显示器构成了显示器接口电路。请依据系统电路原理图以及显示器掌握程序,答复以下问题:SSEGCODEFOURBYTEDBDBDB0C0H,0F9H,0A4H,0B0H,99H,92H,82H,0F8H80H,98H,88H,83H,0C6H,0A1H,86H,8EH21H,78H,34H,67H#1;程序段MOV AL,80H#2MOV DX,掌握口地址#3#4OUT DX,ALCLD#5AGAIN:MOVSI,OFFSETFOURBYTE#6MOVBX,OFFSETSSEGCODE#7MOVAH,01H#8MOVCX,04H#9 DISP: LODSB

5--4#10ANDAL,OFH#11XLAT#12MOVDX,PA口地址#13OUTDX,AL#14MOVAL,AH#15MOVDX,PB口地址#16OUTDX,AL#17CALLDELAY2MS#18ROLAH#19LOOPDISP#20JMPAGAIN1〔10分〕2764的容量是:8KB,地址范围是:04000H~05FFFH6116的容量是:2KB,地址范围是:08000H~083FFH8255各端口地址是:PA口2023HPC2023H,PB口2023H,掌握口2023H,2〔4分〕8255APA口、PB口分别工作在何种方式?8255PA口、PB03〔4分〕对于图示电路,当显示程序执行时,显示器自左向右显示的字符分为: 1 8 4 74〔6分〕假设承受共阳极LED何改动?答:接口电路的段驱动器和位驱动器可分别承受同相驱动器LED显示器,而硬件不改动,则软件的数据段和程序〔1〕将段码值倒相〔〕将程序#7行改成:MOV0FEH〔6分〕假设将原四位共阴极LED显示器,扩展至八位共阴极LED显示器,则硬件需改动的是:8PB4~PB7掌握。软件需改动的是:将程序#8行改成:MOV CX,08H2023学年第2学期微机原理及应用(A)课程试卷班级 姓名 得分 任课教师(1.518分)1、8086/8088CPU经加电复位后,执行第一条指令的地址是〔3 。00000H FFFFFH FFFF0H 0FFFFH2、在用端口寻址方式寻址外设的CPU中,区分对外设还是对内存操作是由(3 的。软件包 数据线 掌握线 地址线3、CPU响应中断后,通过〔4〕完成断点的保护。执行开中断指令 执行关中断指令执行PUSH指令 内部自动操作4、常用的虚拟存储系统由〔1〕两级存储器组成主存—辅存 CACHE—主存CACHE—辅存 通用存放器—主存5、RS-232C标准规定其规律“1”电平为〔3。-5V~0V 0V~+5V -3V~-25V +3V~+15V6、8088CPU/输出指令可寻址外设端口的数量最大可达〔4〕个。128 256 16K 64K被减数〕6BH〔减数〕进展减法运CFSFOF分别为〔2。1,0,0 0,0,1 0,1,0 0,0,08、Cache—主存层次是为了弥补〔1。主存速度的缺乏 外存速度的缺乏主存容量的缺乏 主存速度和容量的缺乏1782H:0F20H2个字的数据后,则SSSP的内容为〔2。1782H和0F22H 和0F24H1782H和0F1CH 和0F1EH8259INTA中断响应周期,其次个中断响应周期是〔3。5--18259OCW3的内容8259中断屏蔽存放器的内容读取中断类型码 去除中断申请存放器IRRi应承受〔2。计数器式ADC 双积分式ADC逐次靠近式ADC 高速并行转换式ADC70A0H:9DF6H,它的最终一个字的存储单元的物理地址是〔2。10E96H 7A814H 7A818H 10EB6H〔112分〕1、在8088CPU中,为了削减CPU的等待取指所需的时间,故设置了指令流队列 。2、执行指令AND AX,AX后,AX中的内容不变 ,CF= 0 。3、在存储器对应的输入/输出方式中,不需要特地的输入输出 指令。I/O操作的掌握线是IO/-M,当该线为高I/O进展读写操作。5、假设A〕=B3〔CL〕=09,(CF)

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论