实验指导6验证型_第1页
实验指导6验证型_第2页
实验指导6验证型_第3页
实验指导6验证型_第4页
实验指导6验证型_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验六

触发器一、实验目的1.学会正确使用D、JK集成触发器。2.掌握门控D锁存器、边沿JK、D触发器的工作原理。3.深刻理解门控锁存器电平触发方式和触发器边沿触发方式的区别。二、实验器件与设备仪器

1.四2输入与非门74LS00 2片2.双D正沿触发器74LS74 1片3.双JK负沿触发器74LS73 1片4.六反相器74LS04 1片5.四2输入与门74LS08

1片

6.数字信号显示仪7.GOS-6051示波器

8.TDS-4数字系统综合实验平台1芯片引脚图四2输入与门:Y=AB2芯片引脚图特别注意:74LS73引脚11是GND,引脚4是VCC3三、时序逻辑电路测试和锁存器及触发器特性1.时序逻辑电路测试时序逻辑电路测试的目的是验证其状态的转换是否与状态图或时序图相符合。可用电平显示灯、数码管、示波器或数字信号显示仪等观察输出状态的变化。常用的测试方法有两种:①静态测试(又称单拍工作方式)单拍工作方式:以单脉冲源作为时钟脉冲,用电平指示灯观察,逐拍进行观测输出变化,来判断输出状态的转换是否与状态图相符。单拍工作方式是检查设计与接线是否正确无误的第一步。②动态测试(又称连续工作方式)连续工作方式:以连续脉冲源作为时钟脉冲,用示波器或数字信号显示仪观察波形,来判断输出波形是否与时序图相符。动态测试的主要目的测试电路的频率及稳定特性等。通常时序逻辑电路都必须进行连续工作方式的测试。42.锁存器和触发器特性锁存器和触发器是具有记忆功能能存储数字信息的最常用的一种基本单元电路,是构成时序逻辑电路的基本逻辑部件。触发器具有两个稳定的状态:0状态和1状态;在适当触发信号作用下,锁存器和触发器的状态发生翻转,即锁存器和触发器可由一个稳态转换到另一个稳态。当输入触发信号消失后,锁存器和触发器翻转后的状态保持不变(记忆功能)。5四、实验内容

1.测试双D触发器74LS74中一个触发器的逻辑功能

①静态测试(又称单拍工作方式测试)测试分析要求:按照下页表格测试,并根据实验测试结果填写74LS74的真值表。

测试提示:在表格中的第一和第二行的测试中反复领会强制置0端CLR(又称复位)和强制置1端PR(又称置位)的强制特性。 在表格中的第三和第四行的测试中利用实验台单脉冲信号源和D输入信号的手动操作反复体验74LS74上沿触发方式的边沿触发器的触发方式的特性。610↑(0→1)11110↑(0→1)

011×××01×××10逻辑功能CLKDPRECLR7

②动态测试(又称连续工作方式测试)测试要求:第一:在D触发器的D引脚接0.1MHz信号源,CLK接0.5MHz信号源,利用数字信号仪测试触发器的工作波形,并记录分析D触发器动态工作特性。第二:根据此实验学会用双通道示波器测试和观察三个同步时序波形的方法。方法:先用双通道示波器测试D端和CLK端波形,并记录D和CLK波形;再用双通道示波器测试D端和Q端波形,在D端和CLK端波形的基础上绘制出(记录)Q端波形,从而实现用双通道示波器测试和观察三个同步时序波形。方法三:根据自己对D触发器理解和实验台条件,选择其它不同输入信号、输出信号或方法进行更全面的动态测试。(选做)82.测试双JK触发器74LS73中一个触发器的逻辑功能仿照实验1测试步骤和方法,设计并写出测试JK负边沿触发器74LS73的逻辑功能方案和步骤,并进行测试、分析和记录测试结果。提示:

①特别注意74LS73的Vcc和GND端引脚号。②动态测试JK触发器的逻辑功能时,时钟信号CK和J、K信号的频率分别取3MHz、1MHz和0.5MHz。测试分析要求:根据实验测试结果分析74LS73JK触发器工作特性,并按照下页表格填写74LS73的真值表。分析动态测试所获得波形图时,特别注意JK触发器输入信号是否有足够的建立时间和保持时间。建立时间和保持时间的长短可参考教材P68表3.7。910↓(1→0)11110↓(1→0)10110↓(1→0)01110↓(1→0)001××××0逻辑功能CLKJKCLR特别注意:74LS73的11引脚是GND,4引脚是VCC103.用门电路构成门控D锁存器和D触发器电路测试分析触发方式及逻辑功能用与非门74LS00、反相器74LS04和四2输入与门74LS08按照下图构成D锁存器和D触发器,设计测试方法,写出测试步骤,测试逻辑功能,分析两个不同电路的触发方式,加深对理解触发器的原理。测试提示:分别用单拍和连续方式测试。单拍测试门控D锁存器时要体会的电平触发方式,单拍测试D触发器时要体会的边沿触发方式。在连续方式测试时两个电路使用相同的输入信号源,CLK采用0.1MHZ信号源,D采用0.5MHz信号源,用数字信号仪同时观察CLK、D、两个电路的输出信号Q,然后对比两个电路的不同输出结果,分析两个电路的同异。便于深刻理解边沿触发器方式用示波器观察对比CLK和CLK’波形。11五、实验预习要求1.复习双稳态触发器的基本特性和触发特性。2.复习RS触发器、D触发器和JKD触发器工作原理。3.仿照实验内容1的测试方法,并结合实验内容2,设计并写出测试JK负边沿触发器74LS73的逻辑功能方案和步骤。4.仿照实验内容1的测试方法,并结合实验内容3实际测试电路设计其实验测试方法,并写出测试步骤。12

六、问题回答 1.D触发器74LS74和JK触发器74LS73的PRE端和CLR端各起什么作用,什么电平为有效电平?当74LS74触发器需要实现Qn+1=D时,PRE端和CLR端应接什么电平?

2.74LS

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论