电子科技大学数字电路集成555_第1页
电子科技大学数字电路集成555_第2页
电子科技大学数字电路集成555_第3页
电子科技大学数字电路集成555_第4页
电子科技大学数字电路集成555_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

下次实验预习要求

实验十电子秒表(新校区)

异步计数器74X90及74X92的工作原理。74X92如何构成0—5六进制计数器,异步计数器的级联。

1实验八555集成定时器的应用—22

一、实验目的

1.学会分析和测试用555时基电路构成的单稳态触发器,施密特触发器。 2.了解555定时器的实际应用。3555逻辑电路和引脚图

大于、大于、出0;T导通小于、小于、出1;T截止小于、大于、保持由上表可得如下口诀:555定时器功能表(CO未用时)二、实验原理

4VOUTVIN5.02.12.95.0施密特触发非门电压传输特性VT+VT-输入VT+VT-回差电压:⊿T=VT+-VT-VTH=VDD/2CMOS非门电压传输特性VOUTVIN5.01.53.55.0VTH施密特电路的基本特性5VTH回差电压应用简介555定时器典型应用1、施密特触发器施密特触发器的特点?

回差特性:上升过程和下降过程有不同的转换电平UT+和UT-。

如果在CO端加上控制电压,则可以改变电路的UT+和UT-。与555定时器的联系:555内部比较器有两个不同的基准电压UR1和UR2,对应该触发端TH和低触发端TR。

62.构成单稳态触发器

(1)得到负脉冲外触发:使高触发TH端有效→暂稳态0。

思路:外触发→自动返回

(2)得到正脉冲

自动返回:通过电容C的充放电使低触发端有效→稳态1。外触发:使低触发端有效→暂稳态1。自动返回:通过电容C的充放电使高触发端TH有效→稳态0。7

当触发脉冲vi为高电平时,定时器输出为0;此时,放电管导通,C放电,VC=0。电路保持稳态。8

当触发脉冲Vi下降沿到来时,低触发端有效,555处于置1状态,电路进入暂稳态。此时放电管T截止,VCC通过R对C充电。9

当VTH=VC≥2/3VCC时,高触发端TH有效,定时器输出置0状态,电路自动返回稳态,此时放电管T导通,C通过导通的放电管T放电,使电路保持稳态。

tw=1.1RC应用简介

可加入附加电路,使Vi经微分后变为窄脉冲信号。

注意此处输入触发信号必须为窄脉冲,否则555回到稳态的时间将受输入脉冲低电平维持时间控制。101.用555定时器构成单稳态触发器 按图3.50(a)连接电路: 取R1=R2=5.1KΩ,R=100KΩ,C=0.01μf,C1=0.01μf。输入500Hz脉冲信号,用双踪示波器观察记录Vi、VC、VO的波形。并标出波形周期、幅值、VO的tw。三、实验内容11测绘电压传输特性。(比较、Vo得出VT+、VT-)

2.用555定时器构成施密特触发器 按图3.52(a)电路接线,取R1=R2=100KΩ, C1=C2=0.01μf。输入正弦波信号1KHZ,逐渐加大Vi的幅度,用双踪示波器分别观察记录Vi’、Vo波形(注意输入正弦波幅度对输出波形的脉宽、上、下限触发电平以及回差电压的影响,要求得出结论)。12四、注意事项

1、故障检测和排除:检查各连线是否正确可以采用节点检查法。2、要使波形稳定显示则需:(a)选择正确的触发源。(b)调节触发平(Level)旋钮,使触发电平在波形幅度范围内。3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论