半导体存储器_第1页
半导体存储器_第2页
半导体存储器_第3页
半导体存储器_第4页
半导体存储器_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

半导体存储器第一页,共十六页,编辑于2023年,星期五2、半导体存储器(内存)按读写方式分类二、性能指标1、存储容量存储器可以存储二进制信息量。存储容量=字数×字长例:一存储器可存4096个字,字长16位。存储容量=4096×16=8KB读写存储器(RAM)只读存储器(ROM)存储器中任何单元的信息都能随时读写存储内容固定不变,联机工作时只能读出不能写入第二页,共十六页,编辑于2023年,星期五2、存取速度存储器从CPU接收到寻址单元地址到存储器输入/输出有效数据所需的时间。3、可靠性存储器对电磁场及温度等变化的抗干扰性。4、其它指标体积、重量、性价比三、存储器分级结构三级cache内存辅存CPU可直接访问第三页,共十六页,编辑于2023年,星期五CPUcache内存辅存图5—1存储器的三级分级结构Cache:速度快,容量小辅存:容量大内存:介于上两者之间,具有适当的容量、还要满足系统对速度的要求第四页,共十六页,编辑于2023年,星期五§5-2

常用存储器芯片一、半导体存储器芯片的结构An-1A1A0地址译码器存储矩阵三态数据缓冲寄存器...............D0D1Dn-1.....控制逻辑图5—2存储器芯片的组成第五页,共十六页,编辑于2023年,星期五1、存储矩阵

由大量的存储元件组成。

N个存储元件对应于可记忆N位二进制代码的存储单元。2、地址译码器存储矩阵中的所有存储单元都被赋予唯一的单元地址。

n条地址线可寻址的存储单元数为2n

个3、三态数据缓冲寄存器数据线根数=每个存储单元中可记忆二进制数的位数。.

结合1—3,若共有n条地址线,N条数据线,则该存储体由个存储元件构成。4、控制逻辑(控制信号由CPU及其接口电路送出)由能存储1位二进制码的物理器件构成第六页,共十六页,编辑于2023年,星期五二、随机读写存储器RAM从制造工艺上可分为MOS型RAM静态RAM:主要特点是用变通的双稳态触发器存放1位二进制信息。只要不切断电源,信息就可以长时间稳定的保存。优点是:存取速度快,不需要对所存信息进行刷新;缺点是:基本存储电路中包含的管子数目较多,功耗较大。通常用于微机的高速缓存。双极型RAMMOS型RAM由普通的晶体管构成,其特点是存取速度快,但集成度低,功耗大,成本高。多用于速度要求较高的微机系统中。由MOS型场效应管构成,其特点是集成度高,功耗小,价格便宜,但速度比双极型RAM要慢(这是现在计算机普遍使用的一种)静态RAM(SRAM)动态RAM(DRAM)第七页,共十六页,编辑于2023年,星期五动态RAM:主要特点是用电容上所充的电荷表示1位二进制信息。因为电容上的电荷会随着时间不断释放,因此对动态RAM必须不断进行读出和写入,以使释放的电荷得到补充,也就是对所存信息进行刷新。优点是:所用元件少,功耗低,集成度高,价格便宜;缺点是:存取速度较慢并要有刷新电路。通常用于微机的内存。三、只读存储器ROM特点:存储的信息只能取出,不能改写(存入),断电后信息不会丢失,可靠性高。主要用于存放固定不变的、控制计算机的系统程序和参数表,也用于存放常驻内存的监控程序或者操作系统的常驻内存部分,甚至还可以用来存放字库或其他语言的编译程序及解释程序。第八页,共十六页,编辑于2023年,星期五根据信息的设置方式分类ROMPROMEPROM闪速存储器一般由生产厂家根据用户的要求定制的。信息在芯片制造时由厂家写入。内容不能再被更改可编程ROM出厂时没有写入信息,允许用户采用一定的设备将编好的程序固化在其中。并且一旦写入也不能再更改。可擦除PROM存放在其中的内容可用紫外线照射芯片上的石英窗口而擦除。一般需要30分钟。然后再用专用设备写入新内容。电可擦除EPROM性能与EPROM类似,只是在擦除和改写方面更方便。用电来进行擦除。用户用一般微机即可再行写入新内容。FlashMemory是升级的E2PROM比其整体性能更优第九页,共十六页,编辑于2023年,星期五§5-3

存储器与CPU的接口一、存储器芯片与地址总线的连接本质上就是在存储器地址分配的基础上实现地址译码,以保证CPU能对存储器中所有存储单元正确寻址。分为地址线片选线地址总线从A0开始一次与存储器芯片的地址线相连1、线选法:地址的高位直接作为各个芯片的片选信号。寻址时只有一位有效来使片选信号有效。适用于存储芯片较少的存储器设计。不常用2、译码法:用高位地址进行译码产生片选信号。一般用系统总线对存储器地址线连接剩下的若干位高位地址线进行译码。第十页,共十六页,编辑于2023年,星期五常用译码芯片有74LS138等。以74LS138为例,看书P212例5.1第十一页,共十六页,编辑于2023年,星期五二、存储器芯片与数据总线的连接存储器芯片的位数不同,那么在与8088CPU的8位数据线相连时,就要采用多片并联的方式。例:1位的存储器芯片,则要用8片

4位的存储器芯片,则要用2片

注意:地址线连接。既然并联起来促成一个8位的存储体,则所有并联的芯片的地址相同。(但要同时注意,每个芯片的容量应相等,即每个芯片的地址线根数相同)规则:非字(一个字长=8位)结构的存储芯片多片组合成8位长度,除数据线外所有信号连接在一起。例:把书例5.1改为用8K×4的芯片实现。第十二页,共十六页,编辑于2023年,星期五三、存储器芯片与控制总线的连接ROM:输出允许线与8088CPU的相连RAM:分读/写控制线

/与CPU的相连

/与CPU的相连看书例5.2、例5.3作业:本章的习题与思考题5.4、5.5第十三页,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论