一种DSP芯片外围电路典型设计-设计应用_第1页
一种DSP芯片外围电路典型设计-设计应用_第2页
一种DSP芯片外围电路典型设计-设计应用_第3页
一种DSP芯片外围电路典型设计-设计应用_第4页
一种DSP芯片外围电路典型设计-设计应用_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑一种DSP芯片外围电路典型设计-设计应用引言DSP(数字信号处理器)芯片是一种能够实时快速地实现各种数字信号处理算法控制的微处理器,已经在通信与信息系统、信号与处理、自动控制、雷达、航空航天、医疗等许多领域得到了广泛的应用。

目前生产DSP芯片的厂家主要有TI公司、AD公司、Motorola公司等。其中TI公司推出的TMS320C2XX系列是继TMS320C2X和TMA320C5X之后的一种低价格、高性能16位定点运算DSP。TMS320F206是2XX系列的代表之一,性价比高,应用广泛,目前已成为单片机的理想替代。TMS320F206的性能特点如下:指令周期达25ns;可寻址64k程序空间、64k数据空间、64kI/O空间以及32k全局存储空间;片内集成有32kBFlash存储器;32位算术逻辑单元、32位累加器、16位并行乘法器;丰富的片内外设,可编程等待状态发生器、锁相环、同步串行口、异步串行口等;与IEEE1149.1标准兼容的JTAG串行逻辑扫描电路。

DSP芯片外围电路设计是用好DSP芯片关键的第1步。本文以TMS320F206为例介绍DSP芯片前向通道和后向通道接口电路、外存存储器扩展等典型的设计思路及方法。

1TMS320F206前向通道接口

AD7677芯片是AD公司新推出的具有1MSPS(百万次采样每秒)16位A/D转换芯片。该芯片采用开关电容式逐次比较结构,其内部自带SHA(采样保持器)、时钟源、+2.5V参考电压、误差修正电路、差分输入以及并行/串行输出接口。采用单+5V电源供电,正常工作情况下的功耗为115mW,关闭模式下的功耗仅为7μW。具有高达94dB的优越的动态范围,INL(积分非线性)为±0.5LSB,无漏码DNL(差分非线性)为16位。并具有Warp、Normal、Impulse这3种可选工作模式。

A/D转换器采样的精度取决于参考电压、布线以及正确的时序。其中布线主要是指电源和地、参考电压的抗干扰性能,电源和地的干扰是造成系统误差的主要原因。

对于许多高性能数据采集应用,为了解决A/D转换器与放大器之间的匹配问题,AD7677还可与AD公司的AD8021运算放大器配对使用。AD8021是为了解决增益与带宽性能之间的匹配问题的一种定制补偿放大器。

TMS320F206工作于20MHz时钟周期。A/D转换器工作于Warp模式,其采样速度达到1MSPS,每两次转换时间间隔不超过1ms,否则会导致前一转换结果的覆盖丢失。

TMS320F206与AD7677接口电路框图见图1。

正常工作状态下,当DSP的地址判断位A0为高,且I/O口空间选择信号IS以及渎选择信号RD同时为低时,A/D的片选信号CS及读请求信号RD同时为低,即表示A/D被选中且准备数据转换。由DSP的I/O口触发A/D转换开始信号CNVST(t1),A/D的引脚BUSY保持高(t2),即开始数据的转换。其工作时序如图2所示。

2TMS320F206后向通道接口

单集成芯片AD669是16位高分辨率、40ns高速转换的A/D转换器。AD669数据锁存采用分段译码结构,可减少与数码相关的毛刺,同时采用双缓存锁存结构,避免了虚假模拟信号的产生。AD669内部集成隐埋式齐纳基准,10.000V基准误差为±0.2%。另外,AD669具有引脚可定义单极(0V~10V)、双极性(-10V~+10V)输出,可实现增益及零偏调节。

TMS320F206工作于20MHz时钟周期,外挂JTAG仿真口,便于实时烧写、调试程序。D/A转换器工作于边沿触发模式,即LDAC与CS连接在一起,而L1直接接地,两级锁存链接成主从结构。

TMS320F206与AD669接口电路框图见图3。

工作时序如图4所示。

正常工作状态下,当DSP的I/O空间选择信号IS以及写选择信号WE其中一个由低变高时,则会使D/A的LDAC-CS产生上升沿(tLOW→tHIGH),开始同时更新两级锁存中的数据。

3TMS320F206外部数据存储器扩展

DSP芯片通常需要通过外部存储器来扩展数据存储空间。TMS320F206内部集成64kB数据存储空间,外部数据存储器可以扩展至32kB空间。为了使存储接口速度快,选用ISSI公司的高速存储器IS61C3216,该数据存储器为32k×16bit的CMOS静态RAM,其读写访问时间仅为10ns。

TMS320F206芯片的总线请求信号BR以及全局存储器分配寄存器GREG可以把数据存储器扩展至32kB空间。用2块IS61C3216,一组作为局部数据存储器,另一组作为全局数据存储器,地址共用8000h~FFFFh。其扩展电路框图如图5所示。

当GREG=xx00h时,8000h~FFFFh地址区域被配置为局部数据存储器,此时,BR=1,RAM2禁止访问,RAM1两个使能信号打开,选中RAM1;当CREG=xx80h时,8000h~FFFFh被配置为全局数据存储器,此时,BR=0,RAM1被禁止局部数据存储器将不能访问。

通过外部存储器扩展,TMS320F206具有64kB的局部数据存储器空间,用来存放指令使用的数据;32kB的全局数据存储器空间,用来存放与其他处理器共用的数据。

4结束语

本文以TMS320F206为例阐述了DSP芯片前向通道、后向通道接口电路的设计思路及方法。在系统资源受到限制或

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论