DSP外围电路设计-设计应用_第1页
DSP外围电路设计-设计应用_第2页
DSP外围电路设计-设计应用_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑DSP外围电路设计-设计应用(1)时钟电路给DSP芯片提供时钟一般有两种方法:—种是利用DSP芯片内部提供的晶振电路,在DSP芯片的XI和XZ/CLOCKIN之间连接石英晶体可启动内部振荡器,如图1所示。另一种方法是采用外部振荡源,将外部时钟源直接输入X2/CLOCKIN引脚,XI悬空。采用封装好的晶体振荡器,芯片内部有PLL时钟模块可以倍频或分频外部时钟。由于通常为减小高频晶振影响,所以外部晶振频率取得较低。本设计DSP运行在40MHz频率下,采用10MHz晶振,通过内部倍频到40MHz。

(2)电源及复位电路设计TMS320LF2407ADSP是一种低工耗的DSP,工作电压为3.3V,需要设计专门的电源电路来满足要求。同时,由于芯片的A/D模块属于模拟电路部分,为减少数字电路部分对这部分的干扰,要求提供相隔离的电源电路。

图1DSP外围时钟电路

对于实际的DSP应用系统,特别是产品化的DSP系统,可靠性是一个不容忽视的问题。实际上DSP系统的时钟频率较高,在运行时极有可能发生干扰和被干扰的现象,严重时系统可能会出现死机现象。为了克服这种情况,除了在软件上做一些保护措施外,硬仵上也必须做相应的处理。硬件上有效的保护措施就是采用具有监视功能的自动复位电路,自功复位电路除了具有上电复位功能外,还具有监视系统运行并在系统发生故障或死机时再次进行复位的能力。其基本原理就是电路提供一个用于监视系统运行的监视线,当系统正常运行时,应在规定的时间内给监视线提供一个高低电平发生变化的信号,如果在规定的时间内这个信号不发生变化,自动复位电路就认为系统运行不正常,并重新对系统进行复位。

在本设计中,采用TPS7333作为电源芯片,电路如图2所示。TPS7333除了可以稳定输出3.3V电压外,同时具有复位功能;TPS7333复位脚与DSP复位脚相连接,当电源电路出现波动时,其复位脚可以输出200ms的复位信号,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论