信息与通信工程学院专业综合实验开题报告_第1页
信息与通信工程学院专业综合实验开题报告_第2页
信息与通信工程学院专业综合实验开题报告_第3页
信息与通信工程学院专业综合实验开题报告_第4页
信息与通信工程学院专业综合实验开题报告_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

信息和通信工程学院专业综合试验开题报告专业综合试验名称(□国赛;□省赛;□科研立项)学生姓名:XXXXXXXXXXXXXXXX指导老师:李万臣所属专业:通信工程2013年7月15日数字化语音存储和回放系统设计一、背景介绍80年头以来,美、日等国的数字语音技术的探讨工作进入了应用阶段,相继研制的大规模集成电路语音芯片已经供应市场,并不断推出新的品种。数字语音技术的应用领域特别广泛,首先是数字通信系统,当通过数字语音系统传送语音信号时,语音数字化技术就是必不行少的了。发送端事实上即为语音编码,接收端为语音合成。在我们的日常生活中,数字化语音存储和回放技术得到了广泛的应用,诸如公交车报站器,采访笔,MP3播放器,手机等,使得产品的功能强大,淘汰了磁带录音的传统方式,便利了人们的生活,推动了社会的进步。近年来单片式语音集成电路发展快速,ISD公司已经推出语音容量为6秒至16分钟的芯片,预料将来两年将推出单片32-64分钟的芯片。这样,大多数的语音电路设计都能很便利地实现,更困难的功能限制也可通过单片机或微电脑的软件协作来完成。目前,十几分钟到几个小时的数码语音电路设计是亟待解决的问题,如沙盘模型的自动语音讲解、广告播放、列车指挥黑匣子、119电话录音系统、会议录音系统等。随着数字技术的发展,录音技术也进入了数字化阶段。目前数字录音系统应用已特别广泛,如电力、铁路、石油等行业的指挥调度,机场、港口、公安、军事等要害部门的录音和监听,金融行业授权指令的实时录音,无线寻呼台、电信局、服务行业的服务等。二任务设计并制作一个数字化语音存储和回放系统,其示意图如下:图1数字化语音存储和回放系统的组成框图三、要求1.基本要求

(1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调;

(2)带通滤波器:通带为300Hz~3.4kHz;

(3)ADC:采样频率fs=8kHz,字长=8位;

(4)语音存储时间≥10秒;

(5)DAC:变换频率fc=8kHz,字长=8位;

(6)回放语音质量良好。2.发挥部分在保证语音质量的前提下:

(1)削减系统噪声电平,增加自动音量限制功能;

(2)语音存储时间增加至20秒以上;

(3)提高存储器的利用率(在原有存储容量不变的前提下,提高语音存储时间);

(4)其它(例如:

校正等)。四、基本工作原理1基本组成原理人耳所能听到的声音频率范围为20Hz~20KHz,而一般语音频率位于300Hz~3.4KHz之间。语音的采集是指将语音声波信号经麦克风和音频放大器转换成由肯定幅度的模拟量电信号,任何再转换成数字量的全过程。语音数字量可在FPGA限制下存入存储器。典型的数字语音存储和回放系统的基本组成框图1如图所示。它主要包括采集的前向通道和回放的后向通道两大部分。带肯定存储量的FPGA系统负责整个系统的限制及数据的存储。2.主要技术指标(1)话音放大器增益话音放大器的电压放大倍数。话音放大器的主要作用是完成拾音器输出的毫伏级的话音电压放大,以适应AD转换。(2)输出功率输出失真度小于某一数值时的功率放大器的最大功率。(3)带通滤波器通频带通频带一般为300Hz~3.4KHz,用于语音滤波,前置通道中的带通滤波主要用于抗混叠,后置通道中的带通滤波则主要期平滑作用。(4)采样频率及精度采样频率及精度分别指A/D转换的速率和辨别率。(5)存储时间存储时间指存放语音的最长时间和系统的存储容量、采样频率及精度、存储编码格式等因素亲密相关。五方案选择方案一:以单片机为核心器件的实时语音存储和回放系统本设计采纳单片机来实现限制,由于单片机具有肯定的可编程实力,实现限制相对牢靠、简洁。只要采纳12M的晶振器89C52就可以处理语音信号(最高频率为3.4KHZ),本系统要求语音信号的最高频率为4KHZ。依据Nyquist采样定理,采样频选取=8KHZ(周期=125),即可无失真复原语音信号,在外部时钟为1MHZ时,ADC0809的采样速率可以达到=100,可满意系统的须要,采纳A/D为处理芯片,选用DAC0832转换器的作用是将存储的数字语音信号转换成模拟语音,其速率可达1us,能满意转换时间。存储系统采纳静态RAM(SRAM),以8位采样的精度,8KHZ的采样速率,每秒钟的语音信号不经压缩的数据量约为8KB字节,以89C52最大寻址实力(64KB)存储数据,也只能存储8秒的语音,而且单片机的外设如键盘、显示以及A/D、D/A转换器都要占用地址空间所以要扩展内存(我们采纳HM628128的128k静态RAM),同时采纳分页寻址方式,以8kB存储空间为一页,利用P0口的全8位和P2口的低5位作为地址线,共13位,对页内寻址。P1口的低4位P1.0-P1.3作为页选地址线参和寻址,P1.4作为片选。由于P1口具有锁存功能,对P1口的改写只发生在换页时,平常并不占用系统时间,对最高采样频率无影响。这样128KB的RAM可使语音数据存储时间达到16秒。传声器传声器信号调理

A/D

转换

核心限制器

A/D

转换调理电路

播放外部限制开关存储器方案二:基于FPGA限制的数字化语音存储和回放系统数字化语音存储和回放系统的基本工作原理是将模拟语音信号通过模数转换器(A/D)转换成数字信号,再通过限制器限制存储在存储器中;回放时,由FPGA限制将数据从存储器中读出,然后通过数模转换器(D/A)转换成模拟信号,经放大后由扬声器输出。本设计方案系统总体结构框图如下图所示。FPGA及存储器:在一个以FPGA为核心的语音处理系统中,用存储容量、存储时间、回放音质等指标衡量语音处理系统优越性。系统选用FLASH作片外存储器,实现语音数据的数字录音和回放,既保证了系统的高性能,又降低了系统成本。三星公司产品K9F1G08UOM具有128M×8bit(1Gbit)存储容量,采纳NAND闪存技术工艺,工作电压2.7~3.6V,功耗低,容量大,数据访问速度高。此芯片由8192个块(block)组成,每块由32个页(page)组成,每页为512×8bit。假如须要进行字节级访问,128Mbyte容量须要27根地址线,所以须要4个周期的地址输入,依次是列地址(A0~A7)、低位行地址(A9~A13)、高位行地址(A14~A26),其中A8由00h和01h2种吩咐分别设置为低和高,以分别选择每页的前256Byte和后256Byte。如此设计I/O总线目的为:(1)削减芯片的管脚数量;(2)当系统须要更大容量的芯片时,可维持系统板级设计的一样性。系统的A/D采样速率设置在250kHz左右,字长8bit,1s的语音数据须要8Kbyte的存储空间,而存储器容量为128Mbyte,所以1片可存储9min左右的数据。输入电路输入电路隔离放大电路AGC

放大电路低、高通

滤波电路ADC0809

采样电路89C52

最小系统D/A

还原电路低、高通

滤波电路功率

放大电路输出电路外部RAM经过探讨认为方案二效果比较志向,能够满意一般要求,前向通道中的自动音量限制器可有效地提高系统性能,带通滤波器在通带内响应平坦,而且硬件电路和软件程序都不是很困难三、电路设计1.语音输入及前置放大电路设计音频信号放大电路如图1.2所示。第一级放大(-4.7)倍。IRFD120实现自动增益限制,当开关打到1的位置是增益自动限制,当开关打到2的位置是手动限制。增益自动、手动限制是利用场效应管工作在可变电阻区,漏源电阻受栅源电压限制的特性。其次级放大(+101)倍。第三级放大倍数可调最大(-20)倍,保证ADC0809满量程转换。2带通滤波器电路设计带通滤波器如图1.3所示。实测带通300Hz~3300Hz。保证语音信号不失真地通过滤波器,滤除带外的低频信号和高次谐波。3模数转换电路题目要求采样频率fs=8kHz,字长=8位,可选择转换时间不超过125μS的8位A/D转换芯片,ADC0809的转换时间为100μs,可选用ADC0809。音频信号经过放大、滤波送给ADC0809模数转换电路,将模拟量转换为数字量,再经可编程器件送给存储芯片。cp、oe、eoc、start、ale、din[7..0]接图1.9。4语音存储电路存储芯片HM628128D管脚如图1.5所示。HM628128D可存储8位131072字,5V供电,静态RAM。语音存储时间≥10秒。HM628128D在数字化语音存储和回放系统硬件电路中的接线如表1.1所示。HM628128D读写功能如表1.2所示。管脚名称功能在数字化语音存储和回放系统硬件电路中的接线A16~A0地址输入端接图I/O7~0数据输入接图片选接低电平CS2片选接高电平写使能端接图输出访能端接图VCC电源正端接VSS电源负端接地NC空管脚表1.1HM628128D在数字化语音存储和回放系统硬件电路中的接线表1.2HM628128D读写功能CS2I/O功能HH××高阻LL××高阻LHHL数据输出读LHLH数据输入写LHLL数据输入写LHHH高阻5.数模转换电路数模转换电路如图1.6所示。题目要求变换频率fc=8kHz,字长=8位,可选择转换时间不超过125μS的8位D/A转换芯片,DAC0800的转换时间为100ns,可选用DAC0800。存储芯片输出的数字量经可编程器件图1.9送给DAC0800数模转换电路,将数字量转换为模拟量。6带通滤波器和功率放大器带通滤波器2如图1.7所示。放大器2和功率放大器如图1.8所示。图1.6、图1.7、图1.8连接起来就可以获得音频信号。7.数字化语音存储和回放系统软件电路FPGA外部接线如图1.9所示。clk24m接24MHz晶振,cp接图1.4ADC0809模数转换电路,yy[7..0]接图1.5HM628128D,res接按键开关res为0时地址复位为0,wo接凹凸电平开关wo为0录音wo为1放音,stat接凹凸电平开关,起先录音或放音。dout[7..0]接图1.6,wr、read、adr[16..0]接图1.5HM628128D,bz接发光指示灯显示录音或放音工作状态,其余端接图1.4ADC0809模数转换电路。四操作说明按下wo录音开关,这时wo开关上的指示灯亮起,此时起先录入语音信息;录毕,松开录音开关,录音指示灯灭;然后按下res,地址复位为0;而后按下stat放音键,此时放音指示灯亮起,同时回放刚刚录入的语音信息。五结论此课题的创新点在于用FPGA限制数字化语音存储和回放,突破了以往运用单片机去限制;同时此课题综合了数电、模电、数模转换、模数转换、FPGA等多方面电子学问,对学生做课程设计、电子试验有着很大的好用性。六参考资料[1]潘永雄.新编单片机原理和应用[M].西安电子科技高校出版社.2007,02.[2]童诗白,华成英.模拟电子技术基础[M].高等教化出版社.2009,07.[3]阎石.数字电子技术基础[M].高等教化出版社2009,12.[5].DAC0800datasheet七时间支配时间支配完成主要

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论