《数字电子技术》考试大纲_第1页
《数字电子技术》考试大纲_第2页
《数字电子技术》考试大纲_第3页
《数字电子技术》考试大纲_第4页
《数字电子技术》考试大纲_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

《数字子术》课考大纲一课简数字电子技术是电子信息工程、电子科学与技术、自动化等专业必修的专业基础课。本课程以逻辑代数中的基本公式、常用公式和基本定理等为基础,主要介绍各种门电路的构成,逻辑功和特性,组合逻辑电路的分析和设计方法以及常用中规模组合逻辑电路,结合触发器电路和特性绍时序逻辑电路的设计和分析方法,计数器和寄存器的工作原理,及半导体存储器等相关内容。本课程是一门实践性和理论性均很强的课程。通过课程的学习,要求学生掌握数字电子技术的基本理论、基本知识和基本分析及设计方法,培养学生具有一定的分析问题和解决问题的能力能够理论联系实际,具有创新精神,了解电子技术的新发展和新技术,为就业奠定基础,能胜任事业单位电子技术的应用和开发工作,为进一步学习和掌握不断发展着的电子技术打下良好的基。二学要、核识和求第一章

数制和制()习求、了解模拟信号和数字信号的概念。、掌握几种数制。、掌握二进制数及其算术运算。、掌握二进制、十进制、八进制和十六进制数制之间的相互转换。、掌握码并了解其它BCD码循环码。()核识、数字信号和模拟信号各自的特点和区别、任意数制的数都可以写成其按位权展开的式子。、二进制表示任意一个数。、不同数制之间的转换。、二进制数的补码运算。、十进制代码中的8421BCD码了解余3码码。()核求、识记码余3码等。、领会数字信号和模拟信号各自的特别和差别。、能进行不同数制的数的相互转换。、会写出二进制数的原码、反码和补码。、会进行二进制数补码运算。1

第二章

逻辑代基础()习求、掌握逻辑代数中的基本定律和定理。、掌握逻辑函数的表示方法及其相互转换。、掌握逻辑函数的化简方法。()核识、由真值表写出最小项表达式。、利用逻辑代数的基本公式、常用公式和基本定理化简逻辑函数。、三变量的卡诺图和四变量的卡诺图,求出相应的最简与或表达式,若有任意项要正确利用任意项去进行化简。、逻辑函数表示方法之间的转化。、卡诺图求出函数的最简与或表达式等。、最简与或式子变换成与非一或非式子,或非一或非式子以及—或非式子。()核求、能应用逻辑代数的基本定律和恒等式,以及逻辑代数的三个定理。、能综合应用三变量和四变量的逻辑函数画出其相应的卡诺图,并应用卡诺图将其简,求出最简逻辑表达式。、能综合应用任意一个逻辑函数表达式变换成最小项表达式,变换成与非一与非式或非一或非式或或非式等。、能进行逻辑函数表示方法之间的转换。第三章

门电路()习求、了解二极管的开关特性、了解与非门和非门的电路结构等。、了解关于NMOS逻辑门正负逻辑问题,以及各种逻辑门电路之间的接口问题。、掌握反相器的作原理及其技术参数。、掌握二极管构成的与门电路和或门电路。、掌握典型的TTL反相器电路及其技术参数。、掌握TTL与门、或门电路和三与非门电路等。()核识、二极管、三极管和管开关条件。、与门、或门、非门、与非门、或非门、与或非门、异或门的逻辑功能和逻辑符号、正逻辑和负逻辑的概念。2

、TTL反器(非门)的电路结构和工作原理,了解TTL的它逻辑门的路结构。、TTL逻门电路的各技术参数的意义,会使用它们。、门集电极开路逻辑)所构成的线与逻辑以及上拉电阻R的值的计算。、反器的电路结构以及它的传输特性。、与门、CMOS非门的电路结构。、传门的电路结构和工作原理。()核求、能识记二极管与门电路、二极管或门电路、三极管非门电路的典型结构。、能识记TTL非的电路结构,理解其工作原理能领会逻门电路的技术参数,并领会这些参数的正确使用方法。、领会和OD门成线与逻辑并且正确算上拉电阻的R的值。、能根据门电路输入端电阻值确定等效高低电平。第四章

组合逻电路()习求、了解组合逻辑电路的特点和描述方法。、了解组合逻辑电路中竞争和冒险现象。、掌握组合逻辑电路的分析和设计方法。、掌握常用的组合逻辑电路并进行应用。()核识、组合逻辑电路的分析和设计流程。、利用和MSI进组合逻辑电路的设计。、分析给定逻辑图的逻辑功能。()核求、能根据给定逻辑图根据分析流程分析出逻辑功能。、能利用SSIMSI进组合逻辑电路的设计。、领会组合逻辑电路产生竞争冒险的原因,能够应用学到的几个措施去消除竞争冒。第五章

触发器()习求、理解基本RS触发器的电路结构、工作原理。、掌握RS、、D、和的特性表、特性方程和触发方式以及动作特点。()核识、基本触器,同步触器、主从触发器的电路结构,功能表、相应特性方程和3

动作特点。、主从JK触器电路结构以及相应的功能表、特性方程和动作特点。、触器的电路结构、工作特点和动特点。、JK发器转换成D触器T触发器和触发器的方法和原理、各类触发器的逻辑符号图。、给定CP脉波形图和各类触发器的输入信号波形图的情况下,画出各触发器相应的输出形。()核求、识记基本RS触发器、同步RS触发器、主从RS触器、主从JK触器的电路结构。、识记RS、D、、和发器的功能表和特性方程。在解各类触发的功能表性方程以及触发器的动作特点的基础上能够根据触发器输入信号波形和CP脉画出相应的输出波形图。、能够应用触器转换成触器、T发器或者T发器。、能够应用触器转换成触器、T发器或者T发器。、能够识记和领会各类触发器的状态转换图。第六章

时序逻电路()习求、理解时序逻辑电路的设计方法。、掌握时序电路的特点、描述方法和分析方法。、掌握计数器、寄存器等常用时序电路的工作原理、逻辑功能及使用方法。()核识、从时序电路的结构框图出发领会输出方程、驱动方程和状态方程的概念,对给定时序逻辑电路写出其输出方程、驱动方程和状态方程。、状态计算、列出状态表、画出状态转换图。、同步时序逻辑电路的设计步骤。、异步二进制加法计数器和异步二进制减法计数的计数过程分析。、同步十进制计数器的设计方法。、掌握7416174LS193和的能表,特别是74161和74160集计数器的使用。、集计数器转换成任意进制计数器和方法。、移位寄存器的工作原理和74194芯的使用方法。()核求、对给定的同步计数器电路能应用分析时序逻辑电路的一般步骤和方法对其进行分(有关的逻辑方程将驱动方程代入相应触发器的特性方程以获得各触发器的次态方程行4

态计算、填状态表、画状态图,文字方式描述该时序逻辑电路的逻辑功能。、会同步加法计数器和同步减法计数器的设计步骤(定状态转换的时序,并选定触发器种类,画出状态转换图用卡诺图化简,求出驱动方程,行自启动检验,出逻辑图、能识记、和这集成计数器的逻辑符号图,特别是要熟悉74161和,并利用它构成任意进制的计数器。、能应用四位D触器和触器构成的移位寄存器电路,并能够正确应用4194集移位寄存器。第七章

半导体储器()习求、理解ROM电路结构、工作原理和扩展存储容量的方法。、掌握用ROM实组合逻辑函数的方法。()核识、RAM的路组成结构:地址译码器,存储矩阵和存储单元电路I/0电路。、对RAM集成电路进行容量扩展和字长扩展的方法。、电的基本结构和二极管储单元。、由实组合逻辑的方法()核求、能识记电路的基本结构。、能应用集成芯进行容量扩展和字长扩展。、能识记只读存储()的电路结构,能按要求设计二极管存储矩阵。、能将应于实现所需的组合逻辑。三考实要及他明()于材参书教材阎石主编的《数字电子技术基础》第五版。参考书:康华光主编的《电子技术基础部分)第四版。()于卷构考的关明、本大纲各章所规定的考核要求中各知识点都是考试的内容。试题覆盖到章,适当出重点章节,加大重点内容的覆盖密度。命不应有超出纲中考核知识点范围的试题核目标不得高于大纲中所规定相应最高能力层次要求。、识记”、领”、简应用、综应用四认知层次的试题在试卷中所占的分数比例依5

次约为:20%30%、、20%、试题的难度可分为:容易、中等偏易、中等偏难、难;它们在试卷中所占分数比依次大致为:20%30%、、20%、试题的题型有:化简题、计算题、作图题、分析题和设计题。、考试方式为笔试、闭卷:考试时间为120分分为及格线。考试时只允许带钢笔或圆珠笔、2B铅和橡皮。四试举、化简题化简逻辑函数AB

ABCABC、计算题在下图所示的反相器电路中,若V=5VV,Ω。=3.3KR=10K,三极管CC1的电流放大系数为,饱和压降VCE

,饱和导通内阻

=20,入的高低电平分别CE为V=5V、试计算输入高低电平时对应的输出电平,并说明电路参数的设计是否合理。IHIL、作图题若主从结构SR触发器的、、R、R各入端

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论