三态输出触发器及锁存器_第1页
三态输出触发器及锁存器_第2页
三态输出触发器及锁存器_第3页
三态输出触发器及锁存器_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验九三态输出触发器及锁存器一、实验目的1.1.掌握三态触发器和锁存器的功能及使用方法。2.2.学会用三态触发器和锁存器构成的功能电路。二、实验仪器及材料1.双踪示波器 一台2.器件: CD4043 (三态输出四R-S触发器) 一片74LS75(四位D锁存器) 一片三、实验内容1.锁存器功能及应用图9.1为74LS75四D锁存器,每两个D锁存器由一个锁存信号G控制,当G为高电平时,输出端Q随输入端D信号的状态变化,当G由高变为低时,Q锁存在G端由高变低前Q的电平上。D□irrnw3D4DD□irrnw3D4D】Q2QGI-2QND3Q4Q爭叩叩叩后叩呷1即1)验证图9.1锁存器功能,并列出功能状态表。(2)用74LS75组成数据锁存器按图9.2接线,1D〜4D接逻辑开关作为数据输入端,G1,2和G3,4接到一起作为锁存选通信号ST,1Q~4Q分别接到7段译码器的A-D端,数据输出由数码管显示。设:逻辑电平H为“1”L为“0”ST=1,输入0001,0011,0111,观察数码管显示。ST=0,输入不同数据,观察输出变化。ET=1価变sr=a2D2QET=1価变sr=a2D2Q3QG1P2Q3p415D■ac7D-图9.3图9.2图9.32.三态输出触发器功能及应用4043为三态R-S触发器,其包含有4个R-S触发器单元,输出端均用CMOS传输门对输出状态施加控制。当传输门截止时,电路输出呈“三态”,即高阻状态。管脚排列见图9.3。(1)三态输出R-S触发器功能测试验证R-S触发器功能,并列出功能表。注意:(a)不用的输入端必须接地,输出端可悬空。(b)注意判别高阻状态,参考方法:输出端为高阻状态时用万用表电压档测量电压为零,用电阻档测量电阻为无穷大。(2)用三态触发器4043构成总线数据锁存器图9.4是用4043和一个四2输入端与非门4081(数据选通器)及一片4069(做缓冲器)构成的总线数据锁存器。(A) 分析电路的工作原理。(提示:ST为选通端,R为复位端,EN为三态功能控制端)。(B) 写出输出端Q与输入端A、控制端ST、EN的逻辑关系。(C) 按图接线,测试电路功能,验证(1)的分析。注意:4043的R和EN端不能悬空,可接到逻辑开关上。图9.4

4LL4LL四、思考和选做图9.2中,输出端Q与输入端A的相位是否一致?如果想使输出端与输入端完全一致,应如何改动电路?如果将输入端A接不同频率脉冲信号,输出结果如何?试试看。一、一、实验报告1.总结三态输出触发器的特点。2.整

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论