微机原理半导体存储器_第1页
微机原理半导体存储器_第2页
微机原理半导体存储器_第3页
微机原理半导体存储器_第4页
微机原理半导体存储器_第5页
已阅读5页,还剩51页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

微机原理半导体存储器1第一页,共五十九页,2022年,8月28日微型计算机的结构示意图存储器I/O接口输入设备I/O接口数据总线DB控制总线CB地址总线AB输出设备CPU2第二页,共五十九页,2022年,8月28日

时钟复位电路IO/MRDWRALEA19~A8AD7~AD0DENDT/RCPUCLKREADYRESETSTBOEDO8282DI锁存器

BA收发器OET8286ABRDWRDBRAMCSDBRDWRI/OPORTRDABDBROM译码器译码器译码器8086/8088典型系统半导体存储器外部存储器总线作用3第三页,共五十九页,2022年,8月28日4.1半导体存储器概述CPUCACHE主存(内存)辅存(外存)存储器是用来存储微型计算机工作时使用的信息(程序和数据)的部件,正是因为有了存储器,计算机才有信息记忆功能。越靠近CPU的存储器速度越快而容量越小。4第四页,共五十九页,2022年,8月28日4.1.1两大类——内存、外存内存——存放当前运行的程序和数据。特点:快,容量小,随机存取,CPU可直接访问。通常由半导体存储器构成RAM掉电后信息丢失外存——存放非当前使用的程序和数据。特点:慢,容量大,顺序存取/块存取。需调入内存后CPU才能访问。通常由磁、光存储器构成,也可以由半导体存储器构成磁盘、磁带、CD-ROM、DVD-ROM、固态盘。掉电后信息不丢失5第五页,共五十九页,2022年,8月28日寄存器组高速缓存Cache系统主存储器硬盘磁盘存储器磁带存储设备光盘存储设备存储器分级组成在CPU内部的通用寄存器集成度小的静态RAM简称内存,用于存放运行的程序和数据红区为半导体存储器绿区其它介质存储器6第六页,共五十九页,2022年,8月28日半导体存储器由能够表示二进制数“0”和“1”的、具有记忆功能的一些半导体器件组成。如触发器、MOS管的栅极电容等。能存放一位二进制数的器件称为一个存储元。若干存储元构成一个存储单元。7第七页,共五十九页,2022年,8月28日4.1.2半导体存储器的分类按使用属性随机存取存储器RAM:可读可写、断电丢失只读存储器ROM:正常只读、断电不丢失详细分类,请看图示8第八页,共五十九页,2022年,8月28日半导体存储器的分类半导体存储器只读存储器(ROM)随机存取存储器(RAM)静态RAM(SRAM)动态RAM(DRAM)同步动态RAM(SDRAM)掩膜式ROM一次性可编程ROM(PROM)紫外线擦除可编程ROM(EPROM)电擦除可编程ROM(EEPROM)闪存(FLASH)详细展开,注意对比9第九页,共五十九页,2022年,8月28日4.1.3半导体存储器的主要指标容量:每个存储器芯片所能存储的二进制数的位数。存储器容量=单元数×数据线位数(1、4或8位)例:Intel2114芯片的容量为1K×4位,Intel6264芯片为8K×8位。存取速度:从CPU给出有效的存储器地址到存储器给出有效数据需要的时间。10第十页,共五十九页,2022年,8月28日六管静态RAM存储单元6个MOS管组成;T1~T4管组成双稳态触发器;T1、T2放大管;T3、T4负载管;T5、T6控制管;存取速度快、集成度小、功耗大;

6116(2K×8位)

6264(8K×8位)4.2.1静态RAM11第十一页,共五十九页,2022年,8月28日半导体存储器芯片的结构地址寄存地址译码存储体控制电路AB数据寄存读写电路DBOEWECS①存储体存储器芯片的主要部分,用来存储信息②地址译码电路根据输入的地址编码来选中芯片内某个特定的存储单元③

片选和读写控制逻辑选中存储芯片,控制读写操作12第十二页,共五十九页,2022年,8月28日①存储体每个存储单元具有一个唯一的地址,可存储1位或多位二进制数据;存储容量与地址、数据线个数有关:芯片的存储容量=2M×N

=存储单元数×存储单元的位数

M:芯片的地址线根数;

N:芯片的数据线根数。13第十三页,共五十九页,2022年,8月28日②地址译码电路译码器A5A4A3A2A1A06301存储单元64个单元行译码A2A1A0710列译码A3A4A501764个单元单译码双译码14第十四页,共五十九页,2022年,8月28日③片选和读写控制逻辑片选端CS*或CE*有效时,可以对该芯片进行读写操作;输出OE*控制读操作。有效时,芯片内数据输出;该控制端对应系统的读控制线;写WE*控制写操作。有效时,数据进入芯片中;该控制端对应系统的写控制线。15第十五页,共五十九页,2022年,8月28日SRAM芯片6116读出逻辑:CS*=0,OE*=0,WE*=1写入逻辑:CS*=0,OE*=1,WE*=0高阻:CS*=116第十六页,共五十九页,2022年,8月28日SRAM芯片6116有2K×8位=16384个存储位,2K表示芯片内的地址有11位(A0~A10),8位表示一个单元有8个二进制位;6116芯片的工作方式:17第十七页,共五十九页,2022年,8月28日SRAM芯片6264存储容量为8K×828个引脚:13根地址线A12~A08根数据线D7~D0片选CS1*、CS2读写WE*、OE*+5VWE*CS2A8A9A11OE*A10CS1*D7D6D5D4D3NCA12A7A6A5A4A3A2A1A0D0D1D2GND1234567891011121314282726252423222120191817161518第十八页,共五十九页,2022年,8月28日4.2.2动态RAMDRAM的基本存储单元是单个场效应管及其极间电容;必须配备“读出再生放大电路”进行刷新;每次同时对一行的存储单元进行刷新;DRAM一般采用“位结构”存储体:每个存储单元存放一位;需要8个存储芯片构成一个字节单元;每个字节存储单元具有一个地址。19第十九页,共五十九页,2022年,8月28日动态RAM的基本单元动态RAM是以MOS管栅极电容是否充有电荷来存储信息;由于只用一个管子,所以功耗很低,存储容量可做得很大。它是由T1管和寄生电容Cs组成的。20第二十页,共五十九页,2022年,8月28日DRAM芯片2164存储容量为64K×116个引脚:8根地址线A7~A01根数据输入线DIN1根数据输出线DOUT行地址选通RAS*列地址选通CAS*读写控制WE*NCDINWE*RAS*A0A2A1GNDVSSCAS*DOUTA6A3A4A5A71234567816151413121110921第二十一页,共五十九页,2022年,8月28日4.3只读存储器EPROMEPROM2764EEPROMEEPROM2864A22第二十二页,共五十九页,2022年,8月28日4.3.2EPROM顶部开有一个圆形的石英窗口,用于紫外线透过擦除原有信息一般使用专门的编程器(烧写器)进行编程编程后,应该贴上不透光封条出厂未编程前,每个基本存储单元都是信息1编程就是将某些单元写入信息023第二十三页,共五十九页,2022年,8月28日DSSiO2GN衬底24VP+P+++浮栅MOSDS浮栅管字线位线输出位线Vcc存储原理24第二十四页,共五十九页,2022年,8月28日EPROM芯片2764存储容量为8K×828个引脚:13根地址线A12~A08根数据线D7~D0片选CE*编程PGM*读写OE*编程电压VPPVppA12A7A6A5A4A3A2A1A0D0D1D2GNDVccPGM*NCA8A9A11OE*A10CE*D7D6D5D4D31234567891011121314282726252423222120191817161525第二十五页,共五十九页,2022年,8月28日4.3.3E2PROM用加电方法,进行在线(无需拔下,直接在电路中)擦写(擦除和编程一次完成)有字节擦写、块擦写和整片擦写方法26第二十六页,共五十九页,2022年,8月28日EEPROM芯片2864A存储容量为8K×828个引脚:13根地址线A12~A08根数据线I/O7~I/O0片选CE*读写OE*、WE*VccWE*NCA8A9A11OE*A10CE*I/O7I/O6I/O5I/O4I/O3NCA12A7A6A5A4A3A2A1A0I/O0I/O1I/O2GND1234567891011121314282726252423222120191817161527第二十七页,共五十九页,2022年,8月28日4.4半导体存储器与CPU的连接这是本章的重点内容SRAM、EPROM与CPU的连接译码方法同样适合I/O端口28第二十八页,共五十九页,2022年,8月28日4.4.1存储芯片与CPU的配合存储芯片与CPU总线的连接,有两个很重要的问题:CPU的总线负载能力CPU能否带动总线上包括存储器在内的连接器件;存储芯片与CPU总线时序的配合CPU能否与存储器的存取速度相配合。29第二十九页,共五十九页,2022年,8月28日1.总线驱动CPU的总线驱动能力有限;单向传送的地址和控制总线,可采用三态锁存器和三态单向驱动器等来加以锁存和驱动;双向传送的数据总线,可以采用三态双向驱动器来加以驱动。30第三十页,共五十九页,2022年,8月28日2.时序配合分析存储器的存取速度是否满足CPU总线时序的要求;如果不能满足:考虑更换芯片;总线周期中插入等待状态TW。切记:时序配合是连接中的难点31第三十一页,共五十九页,2022年,8月28日存储器读时序图/WE为高电平

有效数据

指定地址/WE为高电平有效数据

指定地址32第三十二页,共五十九页,2022年,8月28日4.4.2存储芯片与CPU的连接存储芯片的数据线存储芯片的地址线存储芯片的片选端存储芯片的读写控制线33第三十三页,共五十九页,2022年,8月28日1.存储芯片数据线的处理若芯片的数据线正好8根:一次可从芯片中访问到8位数据;全部数据线与系统的8位数据总线相连;若芯片的数据线不足8根:一次不能从一个芯片中访问到8位数据;利用多个芯片扩充数据位;这个扩充方式简称“位扩充”。34第三十四页,共五十九页,2022年,8月28日位扩充35第三十五页,共五十九页,2022年,8月28日2.存储芯片地址线的连接芯片的地址线通常应全部与系统的低位地址总线相连;寻址时,这部分地址的译码是在存储芯片内完成的,我们称为“片内译码”。36第三十六页,共五十九页,2022年,8月28日3.存储芯片片选端的译码存储系统常需利用多个存储芯片扩充容量也就是扩充了存储器地址范围;进行“地址扩充”,需要利用存储芯片的片选端对多个存储芯片(组)进行寻址;这个寻址方法,主要通过将存储芯片的片选端与系统的高位地址线相关联来实现;这种扩充简称为“字扩充”。37第三十七页,共五十九页,2022年,8月28日字扩充38第三十八页,共五十九页,2022年,8月28日片选端常有效A19~A15 A14~A0 全0~全1D7~D027256EPROMA14~A0CE39第三十九页,共五十九页,2022年,8月28日地址重复一个存储单元具有多个存储地址的现象;原因:有些高位地址线没有用、可任意;使用地址:出现地址重复时,常选取其中既好用、又不冲突的一个“可用地址”;例如:00000H~07FFFH;选取的原则:高位地址全为0的地址。高位地址译码才更好40第四十页,共五十九页,2022年,8月28日⑴译码和译码器译码:将某个特定的“编码输入”翻译为唯一“有效输出”的过程;译码电路可以使用门电路组合逻辑;译码电路更多的是采用集成译码器;常用的2:4译码器74LS139;常用的3:8译码器74LS138;常用的4:16译码器74LS154。41第四十一页,共五十九页,2022年,8月28日⑵全译码所有的系统地址线均参与对存储单元的译码寻址包括低位地址线对芯片内各存储单元的译码寻址(片内译码),高位地址线对存储芯片的译码寻址(片选译码)采用全译码,每个存储单元的地址都是唯一的,不存在地址重复译码电路可能比较复杂、连线也较多示例42第四十二页,共五十九页,2022年,8月28日全译码示例A15A14A13A16CBAE3138

2764A19A18A17A12~A0CEY6E2E1IO/M1C000H1DFFFH全0全100011100001110地址范围A12~A0A19A18A17A16A15A14A1343第四十三页,共五十九页,2022年,8月28日⑶部分译码只有部分(高位)地址线参与对存储芯片的译码每个存储单元将对应多个地址(地址重复),需要选取一个可用地址可简化译码电路的设计但系统的部分地址空间将被浪费示例44第四十四页,共五十九页,2022年,8月28日部分译码示例138A17

A16A11~A0A14

A13A12(4)(3)(2)(1)2732273227322732CBAE3E2E1IO/MCECECECEY0Y1Y2Y3A19~

A15A14~

A12A11~A0一个可用地址1234××10×××10×××10×××10×000001010011全0~全1全0~全1全0~全1全0~全120000H~20FFFH21000H~21FFFH22000H~22FFFH23000H~23FFFH45第四十五页,共五十九页,2022年,8月28日⑷线选译码只用少数几根高位地址线进行芯片的译码,且每根负责选中一个芯片(组)虽构成简单,但地址空间严重浪费必然会出现地址重复一个存储地址会对应多个存储单元多个存储单元共用的存储地址不应使用示例46第四十六页,共五十九页,2022年,8月28日线选译码示例A14A12~A0A13(1)2764(2)2764

CECEA19~

A15A14A13A12~A0一个可用地址12××××××××××1001全0~全1全0~全104000H~05FFFH02000H~03FFFH切记:A14A13=00的情况不能出现00000H~01FFFH的地址不可使用47第四十七页,共五十九页,2022年,8月28日片选端译码小结存储芯片的片选控制端可以被看作是一根最高位地址线;在系统中,主要与地址发生联系:包括地址空间的选择(接系统的IO/M*信号)和高位地址的译码选择(与系统的高位地址线相关联);对一些存储芯片通过片选无效可关闭内部的输出驱动机制,起到降低功耗的作用。48第四十八页,共五十九页,2022年,8月28日4.存储芯片的读写控制芯片OE*与系统的读命令线相连:当芯片被选中、且读命令有效时,存储芯片将开放并驱动数据到总线;芯片WE*与系统的写命令线相连:当芯片被选中、且写命令有效时,允许总线数据写入存储芯片。49第四十九页,共五十九页,2022年,8月28日将6116SRAM放在8088CPU最低地址(00000H~007FFH)分析:地址变化情况参加片内译码参加片外译码例题150第五十页,共五十九页,2022年,8月28日A0~A10CPUCSA11A196116…51第五十一页,共五十九页,2022年,8月28日将IBM-PC机(8086CPU)的内存容量扩展64KB,并将地址安排在60000H开始的地

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论