数字设计设计总结移位寄存器2课件_第1页
数字设计设计总结移位寄存器2课件_第2页
数字设计设计总结移位寄存器2课件_第3页
数字设计设计总结移位寄存器2课件_第4页
数字设计设计总结移位寄存器2课件_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

利用通用寄存器74x194实现环形计数器Q0Q1Q2Q310CLOCKQ0Q1Q2Q3101000Q0Q1Q2Q3RESET载入Q0Q1Q2Q3CLOCK自校正的利用通用寄存器74x194实现扭环计数器CLKCLRS1S0LIND

QDCQCBQBAQARIN74x194+5VCLOCKRESET_LS1S0接成左移形式自校正改进:(法一)D0=Q3’+Q2’·Q1Q0Q1Q2Q3利用通用寄存器74x194实现扭环计数器CLKCLRS1S0LIND

QDCQCBQBAQARIN74x194+5VCLOCKRESET_L自校正改进:(法二)利用置数每当电路出现0XX0下一状态就是0001D0=Q3’+Q0’Q0Q1Q2Q3dddddddd最小成本自校正设计1、确定有效的状态循环2、对无效状态进行处理,使其进入有效循环。Q0Q1Q2Q31111000011110000Q0Q100

01

11

1000011110Q2Q3D0100001000110011101111011100110001有效无效100101001010110101101011010100101D0=Q3’+Q2’·Q1=((Q2’·Q1)’·Q3)’D0=Q3’+Q2’·Q14位8状态自校正的Johnson计数器序列信号发生器——用于产生一组特定的串行数字信号例:设计一个110100序列信号发生器利用触发器利用计数器利用移位寄存器用计数器和数据选择器构成序列信号发生器74x163CLKCLRLDENPENTAQABQBCQCDQDRCOENABCD0D1D2D3D4D5D6D7YY74x151例:产生一个8位的序列信号00010111+5V+5V序列信号输出用移位寄存器构成序列信号发生器例:产生一个8位的序列信号0001011110111000Q2Q1Q0000001010101011111110100D0Q2Q1Q00100011110D01101001D=Q2·Q1’·Q0+Q2’·Q1+Q2’·Q0’CLKCLRS1S0LIND

QDCQCBQBAQARIN74x194+5VCLOCKRESET_LQ0Q1Q2Q3用移位寄存器构成序列信号发生器例:产生一个8位的序列信号0001011110111000Q2Q1Q000000101010101111

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论