集成运算放大器和反馈_第1页
集成运算放大器和反馈_第2页
集成运算放大器和反馈_第3页
集成运算放大器和反馈_第4页
集成运算放大器和反馈_第5页
已阅读5页,还剩43页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第三章集成运算放大器和反馈1、运算放大器组成、各部分作用2、理想运算放大器特性、两个工作区及对应极限性质。3、虚短、虚断、虚地的概念4、基本运算电路及其分析方法5、反馈极性及组态;6、负反馈对放大电路的影响第三章集成运算放大器和反馈1.为了稳定放大电路的输出电压并提高输入电阻,应采用()。

A.串联电压负反馈B.并联电流负反馈C.串联电流负反馈D.并联电压负反馈2.分析运放的两个依据中“虚断”是指()

A、U-≈U+B、I-≈I+≈0C、U0=UiD、Au=13、瞬时极性法是用来判断:A.电路中引入的是直流反馈还是交流反馈B.电路中引入的是正反馈还是负反馈C.电路中引入的是电压反馈还是电流反馈D.电路中引入的是并联反馈还是串联反馈4、集成运放级间耦合方式是()。变压器耦合(b)直接耦合(c)阻容耦5、电路如图所示,RF引入的反馈为()。(a)串联电压负反馈(b)串联电流负反馈(c)并联电压负反馈(d)并联电流负反馈6、在运算放大器电路中,引入深度负反馈的目的之一是使运放()。(a)工作在线性区,降低稳定性(b)工作在非线性区,提高稳定性工作在线性区,提高稳定性7、电路如图所示其电压放大倍数等于()。(a)1 (b)2 (c)零8、一个正弦波振荡器的开环电压放大倍数为A,反馈系数为F,该振荡器要能自行建立振荡,其幅值条件必须满足()。能够稳定振荡的幅值条件是()9、一个正弦波振荡器的反馈系数,若该振荡器能够维持稳定振荡,则开环电压放大倍数必须等于()。11、运放电路如图所示,已知各项参数,(1)第一级运放中反馈类型(2)求u01、u02的值;10、电路如图所示,其稳压管的稳定电压,正向压降忽略不计,输入电压,参考电压,试画出输出电压的波形。

12、在图示电路中,设A1、A2、A3均为理想运算放大器,其最大输出电压幅值为±12V。

(1)试说明A1、A2、A3各组成什么电路?

(2)A1、A2、A3分别工作在线形区还是非线形区?

(3)若输入为1V的直流电压,则各输出端uO1、uO2、uO3的电压为多大?A1++8A2++8A3++8R220k2kR1uIuO3uO2uO1R310kR410kR’±6V第四章直流稳压电源1、半导体直流稳压电源可由变压、整流、

和稳压四部分组成。2、单片式三端集成稳压器CW7815输出电压的稳定值为

。3在全波整流电路中,设输入电压的有效值为,则负载电阻上平均电压等于()A、B、C、D、4、整流电路如图所示,已知输出电压平均值是18V,则变压器副边电压有效值是()。(a)40V (b)20V (c)15V (d)12.7V5、在如图所示电路中,试求输出电压UO的可调范围是多少?

20章组合逻辑电路1、逻辑函数的表示方法及其相互转换2、函数化简与变换3、基本逻辑门电路及其复合门电路逻辑功能。4、有关概念:扇入、扇出等5、三态门、OC门、传输门6、门多余端处理、TTL门电路悬空、通过不同电阻接地的意义7、组合逻辑电路的分析与设计8、常用组合逻辑部件逻辑功能9、138、151实现函数

20章组合逻辑电路1.逻辑式,化简后为()。2.时序逻辑电路与组合逻辑电路的主要区别是()。A时序电路只能计数,而组合电路只能寄存B时序电路没有记忆功能,组合电路有记忆功能C时序电路具有记忆功能,组合电路没有记忆功能D以上说法均不对3.下列逻辑代数运算错误的是:()

A、A+A=A;B、A.=1C、AA=A;D、A+=14、在TTL三态门、OC门和异或门中,能实现线与功能的门电路有;能实现总线连接方式的门电路时。5的反函数是6某些输出门的输出除了通常的逻辑1和逻辑0外,还有第三种状态,即

状态,因而称为三态门,又称TSL门。7.N个变量构成的最小项个数有

,任意两个最小项之积恒为

,全体最小项之和恒为

。8.在TTL电路中,输入端悬空等效于

电平;在CMOS或非门电路中,对未使用的输入端应当接

。9、编码器的逻辑功能是()

。(a)把某种二进制代码转换成某种输出状态(b)将某种状态转换成相应的二进制代码(c)把二进制数转换成十进制数10、译码器的逻辑功能是()。(a)把某种二进制代码转换成某种输出状态(b)把某种状态转换成相应的二进制代码(c)把十进制数转换成二进制数11、在何种输入情况下,“与非”运算的结果是逻辑0。

A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是112、对于MOS门电路,多余端不允许

A、悬空B、与有用端并联

C、接电源D、接低电平13.CMOS传输门可以用来传输模拟信号和数字信号14.当逻辑函数有n个变量时,共有

个变量取值组合?

A.nB.2nC.n2D.2n15.一位八进制数可以用()位二进制数来表示。

A.2B.3C.4D.1616.以下电路中常用于总线应用的有

A.TSL门B.OC门C.漏极开路门D.CMOS与非门17、74LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出=

。18、直接把两个门的输出连在一起实现“与”逻辑关系的接法叫。19、下列各式中是四变量A、B、C、D的最小项是:

。20、在下列电路中,只有()属于组合逻辑电路。(a)触发器(b)计数器(c)数据选择器(d)寄存器21、欲将2输入的与非门、异或门、或非门作非门使用,其多余的输入端的接法可依次为()。(A)接高电平、高电平、低电平(B)接高电平、低电平、低电平(C)接高电平、高电平、高电平(D)接低电平、低电平、低电平22、欲对110个对象进行二进制编码,则至少需要()位二进制数。A.5B.6C.7D.823、对于共阳接法的发光二极管数码显示器,应采用

电平驱动的七段显示译码器。24、半导体数码显示器的内部接法有两种形式:共

接法和共

接法。25、某港口对进港的船只分为A、B、C三类,每次只允许一类船只进港,且A类船优先于B类,B类优先于C类。A、B、C三类船只可以进港的信号分别是FA、FB、FC。设输入信号1表示船只要求进港,0表示不要求进港;输出信号1表示允许进港,0表示不允许进港。设计能实现上述要求的逻辑电路。并画出电路图。26、某汽车驾驶员培训班进行结业考试,有三名评判员,其中A为主评判员,B和C为副评判员。在评判时,按照少数服从多数的原则通过,但主评判员认为合格,亦可通过。用与非门设计能实现上述要求的逻辑电路。并画出电路图。27、试用门电路设计一个逻辑电路供三人(A,B,C)表决使用。按少数服从多数的原则使问题Y通过。要求:

28、某逻辑电路的状态表如下,其输入变量为A,B,C,输出为F

,试写出F的逻辑式ABCF0000001001000110100010101100111129、已知某逻辑门电路输入,,及输出F的波形如图所示,试写出逻辑状态表,写出逻辑式,画出逻辑图30、逻辑电路如图所示,写出逻辑式并化简。31、试用3线-8线译码器CT74LS138和适当的门电路实现函数:。正常工作时STA=1,==0。画出连线图。32、应用74151实现如下逻辑功能(33、八路数据选择器构成的电路如图所示,A2、A1、A0为数据输入端,根据图中对D0~D7的设置,写出该电路所实现函数Y的表达式。.34、分析图8选1数据选择器的构成电路,写出其逻辑表达式。

21章时序逻辑电路1、由JK触发器构成的电路如图所示,其次态方程是:()Q1C11J1K2、在RD=“0”,SD=“1”时,基本RS触发器置“0”(b)置“1”(c)保持原状态(d)不定3、逻辑电路如图所示,分析RD,SD的波形,当初始状态为“0”时,t1瞬间输Q为

()。(a)“0”(b)“1”(c)不定4、下图中,如果C的频率是4000Hz,那么Q1和Q2波形的频率各是:A2000Hz和4000HzB.2000Hz和1000HzC.1000Hz和2000HzD4000Hz和2000Hz5、若使J-K触发器直接置0,必须使SD=

、RD=

,6、对于JK触发器,若J=K=1,则可完成

触发器的逻辑功能。7、某计数器的输出波形如图1所示,该计数器是()进制计数器。8、T触发器在T=0时具有()功能。

A保持B计数C置位D清零9、555电路通常可以组成的电路有()。A、单稳态电路,多谐振荡电路B、不能组成任何电路C、反向电路,多谐振荡电路D、仅单稳态电路10.当维持-阻塞D触发器的RD=0时,触发器的次态()。A与CP和D有关B与CP和D无关,只能为0C只与CP有关D只与D有关11.十二进制加法计数器需要(个触发器构成。A、8;B、16;C、4;D、312、8位移位寄存器,串行输入时经

个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.813、当主从型JK触发器(下降沿触发)的CP,J,K端分别加上如下图所示的波形时,试画出Q端的输出波形,Q的初始状态为1。14.把JK触发器转换为D触发器的方法是:

。15.一级触发器可以记忆

位二进制信息,N级触发器可以记忆

种不同的状态。16、触发器有

个稳态,它可记录

位二进制码。存储8位二进制信息要

个触发器。17、若使J-K触发器直接置0,必须使SD=

、RD=

,18、把JK触发器转换为T′触发器的方法是

。19.四级触发器可以记忆位二进制信息,N级触发器可以记忆

种不同的状态。20、由10级触发器构成的二进制计数器,其模值为()A、10B、20C、1000D、102421、计数器的模值是60,应取触发器的个数至少为

(a)5(b)4(c)7(d)622.对于D触发器,欲使Qn+1=Qn,应使输入D=

。A.0B.1C.QD.23.N个触发器可以构成能寄存

位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N24、触发器按功能可分为

触发器、

触发器、D触发器、T触发器等

25、时序逻辑电路按

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论