2017年数字IC类笔试面试试题_第1页
2017年数字IC类笔试面试试题_第2页
2017年数字IC类笔试面试试题_第3页
2017年数字IC类笔试面试试题_第4页
2017年数字IC类笔试面试试题_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

2017年数字IC类笔试面试一试题威盛logicdesignengineer考题1。一个二路选择器,构成一个2。已知A,B,C

4路选择器,满足真值表要求、三个信号的波形,构造一个逻辑构造,使得从

AB

可以获取C,而且说明如何防备毛刺3。一段英文对信号波形的描述,理解后画出波形,并采纳

verilog实现。4。169.6875转变为2进制和16进制5。论述中断的看法,有多少种中断,为何要有中断,举例6。这道比较搞,iq题,5名车手开5种颜色的车跑出了5个耗油量(milespergallon),而后就说什么颜色的车比什么车手的耗油量多什么的,判断人,车,好油量的排序ft致死,看了一堆FSM和数字电路没啥用,结果基本的冬冬把自己搞死了。但是mixedsignal里的数字部分到是很全的观察了数字的冬冬(转)几道威盛电子的FPGA工程师试题7、解说setup和holdtimeviolation,画图说明,并说明解决方法.17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的要素,同时给出表达式.18、谈谈静态、动向时序模拟的优弊端.19、一个四级的Mux,此中第二级信号为要点信号如何改进timing22、卡诺图写出逻辑表达使.23、化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和28Pleasedrawthetransistorlevelschematicofacmos2inputANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge.(lessdelaytime).30、画出CMOS的图,画出tow-to-onemuxgate.45、用逻辑们画出D触发器46、画出DFF的构造图,用verilog实现之.68、一个状态机的题目用verilog实现73、画出可以检测10010串的状态图,并verilog实现之.80、PleasedrawschematicofacommonSRAMcellwith6transistors,pointoutwhichnodescanstoredataandwhichnodeiswordlinecontrol?威(盛笔试circuitdesign)(转)VIA数字IC笔试一试题1。解说setup和holdtimeviolation,画图说明,并说明解决方法。2。谈谈静态、动向时序模拟的优弊端。3。用一种编程语言写n!的算法。4。画出CMOS的图,画出tow-to-onemuxgate。5。说出你的最大短处及改进方法。6。说出你的理想。说出你想达到的目标。考的都与CMOS相关,许多就是数电开头关于CMOS的一些电路。1.画一个CMOS的二输入与非门2.画CMOS的反相器,Vo-Vi图,指出此中NMOS和PMOS的工作区。4.画六个寄存器构成的RAM,说明哪些是存数据(?),哪些是timecontrolline5.描述阻抗的定义,比较在CMOS过程中,金属,xx,diffusion的阻抗凭印象,各位大牛增补1.pleasegiveablockdiagramofCostasPLLloopandgiveyourideasonhowtoimplementitpurelyinDSPsoftware,assumingthatPLL'sinputisdigitizedIFsignal,whichfactorsdeterminePLLorder?AnddescribePLLfeatureswithdifferentlooporders3.pleaseexplainhowspreadspectrumcommunicationschemecanrestrainnarrow-bandandwide-bandinterferncerespectively.4.Onaccountalargefrenquencyoffsetbetweencarrierandradiosignal,giveyourideasonhowtoacquiretimingandcarriersynchronizationinspreadspectrumdemodulation.5.pleasewritebasicequationsofadaptivesLMS(least-mean-square)algorithe.anddescribehowtoestimatethegradientvector.8.AnanalogIFsignalcenter4.309Mhz,afterabandpassfilter,itissampleat5.714Mhzthenwherecanwefinditinnomalizedfrequencyband?(withformuls)1。一个二路选择器,构成一个4路选择器,满足真值表要求2。已知A,B,C三个信号的波形,构造一个逻辑构造,使得从

AB

可以获取C,而且说明如何防备毛刺3。一段英文对信号波形的描述,理解后画出波形,并采纳verilog实现。4。169.6875转变为2进制和16进制5。论述中断的看法,有多少种中断,为何要有中断,举例6。这道比较搞,iq题,5名车手开5种颜色的车跑出了5个耗油量milespergallon),而后就说什么颜色的车比什么车手的耗油量多什么的,判断人,车,好油量的排序(转)1、炬力集成笔试题,此中AMBA总线会考到。AHB比较复杂,笔试的时候考的APB总线。1。一个四级的Mux,此中第二级信号为要点信号,如何改进timing一个状态机的题目用verilog实现但是这个状态机话的实在比较差很简单误会的卡诺图写出逻辑表达使...用逻辑们画出D触发器给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的要素同时给出表达式6。c语言实现统计某个cell在某.v文件调用的次数(这个题目真bt)cache的主要部分什么的Asic的designflow....一个38译码器设计一个FIFO,给出I/O信号,大小是4000Byte,数据8bit,难点在ReadEnabel(Output)问你在logicdesign领域遇到什么难题,如何解决?1.一个verilog的描述,要求你使用管子实现,并计算时序2.写一个memory的仿真模型3.给一个近似y(n)=a*y(n-1)+b*x(n)等等很多项的一个表达式,系统函数,画构造图4.一个卖报纸的fsm,要点之要点你要知道nickel和dime杀意思,载了5.gray码计数器地门实现6.画一个ff7.给一个时序电路加拘束,满足setup,hold等要求,注意是两个时钟8.接上边,结果后方真拘束不满足,如何改?9.3-8译码器地门实现10.一个计数器的verilog实现,有点小要求11.请写出你logicdesign中遇到的问题12.请写出logicanalyzer的5个特色13.写忧如是示波器的5个特色,那个单词不太认识14.一个mos电路的小信号模型15.计算一些mos电路的等效输出电阻,3个16.设计一个fifo17.写一下办理器的主要构成,及其作用增补:Q值变换是说有两个浮点数2.7xx,-15.xxx变换成定点数16位,第一个转成q=8,第二个转成q=9代表定点数的小数位数还有就是一个定点数q=11,另一个q=8,问乘积的q。还给了一组关于x(n)输入,y(n)输出的方程,求系统传达函数,应当是ARMA过程吧,而后问是fir还是iir。____________________________________________________________________________5、描述你对集成电路设计流程的认识。(一般来说asic和fpga/cpld没相关系!fpga是我们在小批量也许实验中采纳的,生活中的电子器件上极少见到的。而asic是经过掩膜的高的,它是不行被更正的。至于流程,应当是前端、综合、仿真、后端、检查、加工、测试、封装。我是做路由器asic设计的可能你上网用的网卡还有路由器就是我们企业的,呵呵,流程基本这样!)(仕兰微面试题目)6、简述FPGA等可编程逻辑器件设计流程。平时可将FPGA/CPLD设计流程归纳为以下7个步骤,这与ASIC设计有相似之处。1.设计输入。在传统设计中,设计人员是应用传统的原理图输入方法来开始设计的。自90年月初,Verilog、VHDL、AHDL等硬件描述语言的输入方法在大规模设计中获取了广泛应用。2.前仿真(功能仿真)。设计的电路一定在布局布线前考据电路功能能否有效。(ASCI设计中,这一步骤称为第一次Sign-off)PLD设计中,有时跳过这一步。3.设计编译。设计输入以后就有一个从高层次系统行为设计向门级逻辑电路设转变翻译过程,即把设计输入的某种或某几种数据格式(网表)转变为软件可识其余某种数据格式(网表)。4.优化。关于上述综合生成的网表,依据布尔方程功能等效的原则,用更小更快的综合结果取代一些复杂的单元,并与指定的库映照生成新的网表,这是减小电路规模的一条必由之路。5.布局布线。在PLD设计中,3-5步可以用PLD厂家供给的开发软件(如Maxplus2)自动一次完成。6.后仿真(时序仿真)需要利用在布局布线中获取的精确参数再次考据电路的时序。(ASCI设计中,这一步骤称为第二次Sign—off)。7.生产。布线和后仿真完成以后,就可以开始ASCI或PLD芯片的投产)(仕兰微面试题目)7、IC设计前端到后端的流程和eda工具。ic卡的设计的流程分为:逻辑设计--子功能分解--详细时序框图--分块逻辑仿真--电路设计(RTL级描述)--功能仿真--综合(加时序拘束和设计库)--电路网表--网表仿真)-预布局布线(SDF文件)--网表仿真(带延时文件)--静态时序解析--布局布线--参数提取--SDF文件--后仿真--静态时序解析--测试向量生成--工艺设计与生产--芯片测试--芯片应用,在考据过程中出现的时序收敛,功耗,面积问题,应返回前端的代码输入进行重新更正,再仿真,再综合,再考据,一般都要频频好几次才能最后送去foundry厂流片。)(未知)13、能否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元素?(仕兰微面试题目)2.数字电路设计自然必问Verilog/VHDL,如设计计数器逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(差异,优点),全加器等等比方:设计一个自动售货机系统,卖soda水的,只好投进三种硬币,要正确的找回钱数1.画出fsm(有限状态机)2.用verilog编程,语法要吻合fpga设计的要求系统方面:假如简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题3.单片机、DSP、FPGA、嵌入式方面(从没碰过,就大概知道几个名字胡扯几句,欢迎拍砖,也欢迎牛人帮忙增补)如单片机中断几个/种类,编中断程序注意什么问题DSP的构造(冯.诺伊曼构造吗?)嵌入式办理器种类(如ARM),操作系统种类Vxworks,ucos,winCE,linux),操作系统方面偏CS方向了,在CS篇里面讲了4.信号系统基础拉氏变换与Z变换公式等近似东西,随意翻翻书把如.h(n)=-a*h(n-1)+b*δ(n)a.求h(n)的z变换b.问该系统能否为稳固系统c.写出FIR数字滤波器的差分方程过去各种笔试题举例利用4选1实现F(x,y,z)=xz+yz'用mos管搭出一个二输入与非门。用传输门和倒向器搭一个边缘触发器用运算放大器构成一个10倍的放大器微波电路的般配电阻。名词解说,无聊的外文缩写罢了,比方PCI、ECC、DDR、interrupt、pipelineIRQ,BIOS,USB,VHDL,VLSIVCO(压控振荡器)RAM(动向随机储存器),FIRIIRDFT(失散傅立叶变换)也许是中文的,比方a量化偏差b.直方图c.白均衡共同的注意点1.一般状况下,面试官主要依据你的简历发问,因此必定要对自己负责,把简历上的东西搞理解;2.个别招聘针对性特别强,就招目前他们确的方向的人,这种状况下,就要投其所好,尽量介绍其所关怀的东西。3.其实技术面试其实不难,但是因为很多东西都忘记了,才感觉有些难。因此最幸好面试前把该看的书看看。4.固然说技术面试是实力的较量与表现,但是不行否认,因为不用面试官/企业所专领域及喜好不一样,也有面试也有很大的有时性,需要沉稳对待。不可以因为被拒,就否认自己或责备企业。5.面试时要takeiteasy,对越是自己钟情的企业越要这样。IC设计基础(流程、工艺、领土、器件)笔试面试题882008-07-3012:331、我们企业的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的看法).(仕兰微面试题目)2、FPGA和ASIC的看法,他们的差异.(未知)答案:FPGA是可编程ASIC.ASIC:专用集成电路,它是面向特地用途的电路,特地为一个用户设计和制造的.依据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路.与门阵列等其余ASIC(ApplicationSpecificIC)对比,它们又拥有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳固以及可实时在线检验等长处3、什么叫做OTP片、掩膜片,二者的差异安在?(仕兰微面试题目)4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)5、描述你对集成电路设计流程的认识.(仕兰微面试题目)6、简述FPGA等可编程逻辑器件设计流程.(仕兰微面试题目)6.IC设计中同步复位与异步复位的差异7、IC设计前端到后端的流程和eda工具.(未知)8、从RTLsynthesis到tapeout之间的设计flow,并列出此中各步使用的

tool.(

未知)9、Asic

designflow.(

威盛

上海笔试一试题

)10、写出

asic

先期设计的流程和相应的工具

.(

威盛)11、集成电路前段设计流程,写出相关的工具.(扬智电子笔试)先介绍下IC开发流程:1.)代码输入(designinput)用vhdl也许是verilog语言输入工具:SUMMIT

语言来完成器件的功能描述VISUALHDL

,生成

hdl

代码MENTOR

RENIOR图形输入:composer(cadence);viewlogic(viewdraw)2.)电路仿真(circuitsimulation)将vhd代码进行先前逻辑仿真,考据功能描述能否正确数字电路仿真工具:Verolog:VHDL:

CADENCEVerolig-XLSYNOPSYSVCSMENTORModle-simCADENCENC-vhdlSYNOPSYSVSSMENTORModle-sim模拟电路仿真工具

:micromicrowave:

***ANTIeesoft:hp

HSpice

pspice,spectre3.)逻辑综合(synthesistools)逻辑综合工具可以将设计思想vhd代码转变为对应必定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gatesdelay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真.最后仿真结果生成的网表称为物理网表.12、请简述一下设计后端的整个流程?(仕兰微面试题目)13、能否接触过自动布局布线?请说出一两种工具软件.自动布局布线需要哪些基本元素?(仕兰微面试题目)14、描述你对集成电路工艺的认识.(仕兰微面试题目)15、列举几种集成电路典型工艺.工艺上常提到0.25,0.18指的是什么?(仕兰微面试题目)16、请描述一下国内的工艺现状.(仕兰微面试题目)17、半导体工艺中,混淆有哪几种方式?(仕兰微面试题目)18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)19、解说latch-up现象和Antennaeffect20、什么叫Latchup?(科广试题)21、什么叫窄沟效应?(科广试题)

和其预防措施

.(

未知)22、什么是NMOS、PMOS、CMOS?什么是加强型、耗尽型?什么是PNP、NPN?他们有什么差异?(仕兰微面试题目)23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微面试题目)24、画出CMOS晶体管的CROSS-OVER图(应当是纵剖面图),给出全部可能的传输特征和转移特征.(Infineon笔试一试题)25、以interver为例,写出N阱CMOS的process流程,并画出剖面图.(科广试题)26、Pleaseexplainhowwedescribetheresistanceinsemiconductor.Comparetheresistanceofametal,polyanddiffusionintranditionalCMOSprocess.(威盛笔试题circuitdesign-beijing-03.11.09)27、说明mos一半工作在什么区.(凹凸的题目和面试)28、画p-bulk的nmos截面图.(凹凸的题目和面试)29、写schematicnote(?),越多越好.(凹凸的题目和面试)30、寄奏效应在ic设计中如何加以战胜和利用.(未知)31、太基层的MOS管物理特征感觉一般不大会作为笔试面试题,因为全部是微电子物理,公式推导太罗索,除非面试出题的是个老学究.IC设计的话需要熟习的软件:Cadence,Synopsys,Avant,UNIX自然也要大概会操作.32、unix命令cp-r,rm,uname.(扬智电子笔试)企业面试电子类面试题--单片机、MCU、计算机原理2008-03-2008:19单片机、MCU、计算机原理1、简单描述一个单片机系统的主要构成模块,并说明各模块之间的数据流流向和控制流流向。简述单片机应用系统的设计原则。(仕兰微面试题目)2、画出8031与2716(2K*8ROM)的连线图,要求采纳三-八译码器,8031的P2.5,P2.4和P2.3参加译码,基当地址范围为3000H-3FFFH。该2716有没有重叠地址?依据是什么?如有,则写出每片2716的重叠地址范围。(仕兰微面试题目)3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试题目)4、PCI总线的含义是什么?PCI总线的主要特色是什么?(仕兰微面试题目)5、中断的看法?简述中断的过程。(仕兰微面试题目)6、如单片机中断几个/种类,编中断程序注意什么问题;(未知)7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理以下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",构成一个八位二进制数N),要求占空比为N/256。(仕兰微面试题目)下边程序用计数法来实现这一功能,请将空余部分添完好。MOVP1,#0FFHLOOP1:MOVR4,#0FFH--------MOVR3,#00HLOOP2:MOVA,P1--------SUBBA,R3JNZSKP1--------SKP1:MOVC,70HMOVP3.4,CACALLDELAY:此延时子程序略----------------AJMPLOOP18、单片机上电后没有运行,第一要检查什么?(东信笔试题)9、WhatisPCChipset?(扬智电子笔试)芯片组(Chipset)是主板的核心构成部分,依据在主板上的排诸位置的不一样,平时分为北桥芯片和南桥芯片。北桥芯片供给对CPU的类型和主频、内存的种类和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则供给对KBC(键盘控制器)、RTC(实不时钟控制器)、USB(通用串行总线)、UltraDMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持。此中北桥芯片起着主导性的作用,也称为主桥(HostBridge)。除了最通用的南北

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论