FPGA设计基础 QuartusⅡ中宏功能模块的使用_第1页
FPGA设计基础 QuartusⅡ中宏功能模块的使用_第2页
FPGA设计基础 QuartusⅡ中宏功能模块的使用_第3页
FPGA设计基础 QuartusⅡ中宏功能模块的使用_第4页
FPGA设计基础 QuartusⅡ中宏功能模块的使用_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

西安邮电学院计算机系QuartusⅡ中宏功能模块的使用2023/1/131西安邮电学院计算机系QuartusⅡ中宏功能模块的使用QuartusⅡ软件针对常用的功能,提供了参数化(Parameterized)的宏功能(megafunctions)模块,通过调用宏功能模块,可以减少工作量,加快设计的进程。用户可以通过向导工具MegaWizardPlug-InManager调用宏功能。该向导工具帮助用户建立或修改包含自定义宏功能模块变量的设计文件,这些设计文件可以在用户的设计中进行实例化。2023/1/132西安邮电学院计算机系QuartusⅡ中宏功能模块的使用在QuartusⅡ软件中使用MegaWizardPlug-InManager对宏功能模块进行实例化的步骤如下:1选择菜单ToolsMegaWizardPlug-InManager(图1),或直接在原理图设计文件的Symbol对话框中点击MegaWizardPlug-InManager(图2),则弹出对话框(图3)。图1图22023/1/133西安邮电学院计算机系QuartusⅡ中宏功能模块的使用图3选择新建一个宏功能实例,进入下一步(图4)。2023/1/134西安邮电学院计算机系图4这里列举了可供调用的宏功能模块数学运算功能类,包括代码纠正、浮点加/减/乘法器、计数器、平方根等功能模块。逻辑门类功能类,包括与/或/非门常数发生器、反相器模块等。I/O接口功能类,包括数据收发器锁相环、I/O缓冲模块等。在系统调试类,包括串/并载入SignalTap逻辑分析、虚拟JTAG接口模块等。寄存器类,包括各种ROM、RAM和FIFO模块。存储器类,包括各种参数化的锁存器、移位寄存器模块等。须购买的IP模块QuartusⅡ中宏功能模块的使用2023/1/135西安邮电学院计算机系QuartusⅡ中宏功能模块的使用下面是一个双口RAM的例化及调用过程:图5在工程目录下设置例化的文件名选择输出语言选择器件选择双口RAM2023/1/136西安邮电学院计算机系QuartusⅡ中宏功能模块的使用图6选择端口模式-分立的读写端口选择读写模式-按字节读写2023/1/137西安邮电学院计算机系QuartusⅡ中宏功能模块的使用图7选择存储深度选择字宽选择例化时调用的资-M4K资源/逻辑资源(LC)2023/1/138西安邮电学院计算机系QuartusⅡ中宏功能模块的使用图8选择异步读写时钟2023/1/139西安邮电学院计算机系QuartusⅡ中宏功能模块的使用选择读出端是否加D触发器图92023/1/1310西安邮电学院计算机系图10QuartusⅡ中宏功能模块的使用选择存储空间初始化方式及初始值2023/1/1311西安邮电学院计算机系图11QuartusⅡ中宏功能模块的使用仿真与综合相关信息2023/1/1312西安邮电学院计算机系图12QuartusⅡ中宏功能模块的使用选取输出的文件.bsf

文件:图形编辑器中使用的宏功能模块符号.v文件:VerilogHDL实例化的宏功能模块包装文件完成定制过程2023/1/1313西安邮电学院计算机系QuartusⅡ中宏功能模块的使用图13图形输入调用:新建图形输入文件,在空白区域双击左键弹出元件选取对话框如图,Project目录下将出现实例化ram4k元件供调用2023/1/1314西安邮电学院计算机系QuartusⅡ中宏功能模块的使用也可在程序中嵌入以下语句实现调用:…ram4k

ram4k(.data(),

.rdaddress(),.rdclock(),

.wraddress(),.wrclock(),.wren(),.q());…

这段程序将实现子程序模块的例化图15图142023/1/1315西安邮电学院计算机系QuartusⅡ中宏功能模块的使用Altera的Megafunction是重要的设计输入资源。由于Megafunction是基于Altera底层硬件结构最合理的成熟应用模块的表现,所以在代码中尽量使Megafunction这类IP资源,不但能将设计者从繁琐的代码编写中解脱出来,更重要的是在大多数情况下Megafunction的综合和实现结果比用户编写的代码更优。Megafunction包括Altera的参数化模块库(LPM,libraryofparameterizedmodules),器件专有的Megafunction模块,用Altera

MegaCoreIP生成工具调用的IPCore,以及Altera

Megafunction计划协作者(AMPP,Altera

Megafunction

ParternersProgram)提供的第三方IPCore。特别是针对一些与Altera器件底层结构相关的特性,必须通过Megafunction实现,例如一些存储器模块(DPRAM、SPRAM、FIFO、CAM等),DSP模块,LVDS驱动器,PLL,高速串行收发器(SERDERS),DDR输入/输出(DDIO)等。另外一些诸如乘法器、计数器、加法器、滤波器等

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论