版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第5章
FPGA配置方式和配置过程------《片上系统嵌入式基础教程》郑州大学出版社出版郑州坤升电子技术有限公司徐江峰等编著第5章
FPGA配置方式和配置过程------《片上系统本章将首先介绍FPGA配置方式和配置过程,然后简单介绍了配置芯片、配置文件的种类以及配置电路设计要点,本章最后讲述了配置文件下载、Flash编程等方面的内容,其中Flash编程包括NORFlash的编程、EPCS的编程。通过本章的内容读者将理解并掌握FPGA配置以及Flash编程、NiosII程序装载等的相关内容。主要内容本章将首先介绍FPGA配置方式和配置过程,然后简单介绍了配置第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.1FPGA配置配置(configuration)是对FPGA的内容进行编程的过程。每次上电后都需要进行配置是基于SRAM工艺FPGA的一个特点,也可以说是一个缺点。FPGA配置过程如下:FPGA配置器件外部电路将配置数据载入片内配置RAM中外部电路FPGA配置完成配置RAM配置RAM中的配置数据:用于控制FPGA内部可编程的内部逻辑、内部寄存器和I/O寄存器初始化,I/O驱动器使能等。之后FPGA进入用户模式。5.1FPGA配置配置(configuration)是对F5.1FPGA配置FPGA配置方式根据FPGA在配置电路中的角色,可以将配置方式分为三类:1.FPGA主动串行(AS)方式
2.JTAG方式3.FPGA被动(Passive)方式EPCS系列配置数据FPGA主动串行(AS)方式1下载工具或智能主机JTAG方式2EPC系列FPGA仅输出响应信号FPGAFPGA被动(Passive)方式35.1FPGA配置FPGA配置方式EPCS配置数据FPGA5.1FPGA配置FPGA配置方式根据FPGA在配置电路中的角色,可以将配置方式分为三类:1.FPGA主动串行(AS)方式
2.JTAG方式3.FPGA被动(Passive)方式EPCS系列配置数据FPGA主动串行(AS)方式1下载工具或智能主机JTAG方式2EPC系列FPGA仅输出响应信号FPGAFPGA被动(Passive)方式3被动方式可分为下列几种方式: 被动串行方式(PS) 快速被动并行(FPP)方式被动并行异步(PPA)方式被动并行同步(PPS)方式被动串行异步(PSA)方式5.1FPGA配置FPGA配置方式EPCS配置数据FPGA5.1FPGA配置配置方式器件类别StratixIIStratix,StratixGXCycloneIICycloneAPEXIIAPEX20K,APEX20KE,APEX20KCMercuryACEX1KFLEX10K,FLEX10KE,FLEX10KAFLEX6000被动串行(PS)√√√√√√√√√√主动串行(AS)√√√快速被动并行(FPP)√√√被动并行同步(PPS)√√√√被动并行异步(PPA)√√√√√√√被动串行异步(PSA)√JTAG√√√√√√√√√仅支持边界扫描测试AlteraFPGA配置方式列表5.1FPGA配置配置方式器件类别StratixIISt5.1FPGA配置CycloneFPGA配置方式表配置方式描述主动串行配置(AS)采用串行配置器件(EPCS1、EPCS4、EPCS16、EPCS64)被动配置(PS)1.采用专用配置器件(EPC1、EPC2、EPC4、EPC8、EPC16);2.采用配置控制器(单片机、CPLD等)配合Flash;3.下载电缆。JTAG配置通过JTAG进行配置5.1FPGA配置CycloneFPGA配置方式表配置5.1FPGA配置FPGA配置过程FPGA的配置包括3各阶段:复位、配置和初始化。复位配置初始化进入用户模式配置过程波形图5.1FPGA配置FPGA配置过程复位配置初始化进入配置过5.1FPGA配置FPGA配置过程FPGA的配置包括3各阶段:复位、配置和初始化。复位配置初始化进入用户模式配置数据写入到器件中器件内部逻辑和寄存器初始化,I/O缓冲使能配置过程波形图5.1FPGA配置FPGA配置过程复位配置初始化进入配置数FPGA配置过程FPGA配置流程图FPGA配置过程FPGA配置流程图第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置Cyclone以及CycloneII
FPGA使用SRAM单元来存储配置数据。FPGA中的SRAM是易失性的,每次上电之前,配置数据(或压缩的配置数据)必须重新下载到FPGA中。下面的2个条件均可使FPGA产生一次配置请求:给FPGA重新上电;FPGA的nConfig引脚上产生一个低电平到高电平的上升沿。5.2Cyclone及CycloneIIFPGA配置5.2Cyclone及CycloneIIFPGA配置Cyclone及CycloneIIFPGA的配置方式包括:FPGA主动串行(AS)配置方式;
FPGA被动(Passive)配置方式;JTAG配置方式。用户可以通过设置FPGA上的MSEL0、MESL1两个引脚的状态来选择配置方式。各种方式的MSEL0、MESL1设置如下表所列:5.2Cyclone及CycloneIIFPGA配置5.2Cyclone及CycloneIIFPGA配置MSEL1MSEL0配置方式备注00AS主动(串行配置器件)20M10快速AS主动(串行配置器件)40M,只限CycloneII01PS被动(CPLD控制)00或1JTAG配置配置方式设置说明:在上表中,如果只采用一种配置方式,则可以直接将MSEL0、MESL1连接到VCC(注意要与FPGA的IO口的供电VCCIO相同)或GND;如果需要多种配置方式,那么MSEL要用控制器(单片机、CPLD等)来控制以进行切换;MSEL管脚在配置开始前必须处于一个固定的状态,因此不能将MSEL管脚悬空。5.2Cyclone及CycloneIIFPGA配置5.2Cyclone及CycloneIIFPGA配置另外,不同型号FPGA的配置文件大小不同,下表中列出了FPGA在不压缩情况下二进制配置文件(.rbf)的最大大小。设计者可以根据配置文件的大小来选择合适的配置器件和其它存储器。并可使用压缩功能,来减小配置文件的大小。说明:同型号的FPGA配置文件会因所使用的单元不同而不同,配置文件越小下载速度和配置速度越快。5.2Cyclone及CycloneIIFPGA配置5.2Cyclone及CycloneIIFPGA配置器件类型器件型号数据大小(Bits)数据大小(Bytes)CycloneEP1C3627,37678,422EP1C4924,512115,564EP1C61,167,216145,902EP1C122,326,528290,816EP1C203,559,608444,951CycloneIIEP2C51,265,792152,998EP2C81,983,536247,974EP2C203,892,496486,562EP2C356,858,656857,332EP2C509,963,3921,245,424EP2C7014,319,2161,789,902CycloneFPGA二进制文件(.rbf)大小5.2Cyclone及CycloneIIFPGA配置主动串行配置主动串行配置方式(AS)是将配置数据事先存储在串行配置器件EPCS中,然后在系统上电时Cyclone及CycloneIIFPGA通过串行接口读取配置数据(如果是压缩数据,还会进行解压缩处理)对内部的SRAM单元进行配置。因为上述配置过程中FPGA控制配置接口,因此通常称为主动配置方式。5.2Cyclone及CycloneIIFPGA配置主动串行配置5.2Cyclone及CycloneII主动串行配置主动串行配置的电路原理图说明:因为FPGA上的nSTATUS、CONFIG_DONE管脚都是开漏结构,所以都要接上拉电阻。FPGA的片选脚nCE必须接地。用于对EPCS的编程5.2Cyclone及CycloneIIFPGA配置主动串行配置主动串行配置的电路原理图说明:用于对EPCS的编主动串行配置复位配置初始化进入用户模式配置数据写入到器件中器件内部逻辑和寄存器初始化,I/O缓冲使能配置过程波形图主动串行配置复位配置初始化进入配置数据写入到器件中器件内部逻主动串行配置串行时钟(DCLK)在配置结束后内部振荡器关闭。下表列出了DCLK的输出频率。对于CycloneIIFPGA,通过MSEL[]可以选择时钟为20MHz或40MHz。配置的时间与配置文件大小以及DCLK的频率有关,关于AS方式配置时间的估算请见下一小节。器件最小典型最大单位Cyclone141720MHzCycloneII1013202026405.2Cyclone及CycloneIIFPGA配置主动串行配置器件最小典型最大单位Cyclone141720M主动串行配置用户可以在QuartusII软件中选择,用哪一个时钟来进行FPGA寄存器和用户I/O口的初始化、以及是否在配置出错后重新开始配置等内容。如下图所示的弹出窗口:5.2Cyclone及CycloneIIFPGA配置功能服用引脚设置主动串行配置5.2Cyclone及CycloneII主动串行配置(AS)的配置时间估算主动串行配置时间为串行配置器件数据传送到FPGA的时间,这取决于DCLK的频率以及配置文件的大小。以CycloneEP1C6器件为例,非压缩的.rbf格式配置文件的大小为1167216位、DCLK最低频率为14MHz(71ns),则最大配置时间为:1167216*71ns=82872336ns≈83ms当DCLK的典型频率为17MHz(59ns)时,配置时间为:1167216*59ns=68865744ns≈69ms5.2Cyclone及CycloneIIFPGA配置主动串行配置(AS)的配置时间估算5.2Cyclone及主动串行配置(AS)的配置时间估算如果允许配置数据压缩,由于配置时要对数据进行解压缩,需要增加配置时间,一般要增加50%的配置时间,即EP1C6器件在采用压缩数据进行配置时需要约103.5ms的时间。此外,在配置完成后紧接着的FPGA寄存器和用户I/O口初始化也需要消耗一定的时间(Cyclone为136个时钟周期,CycloneII为299个时钟周期),当不采用CLKUSR管脚时钟,而使用FPGA内部10MHz时钟时,CycloneEP1C6消耗13.6us的初始化时间。5.2Cyclone及CycloneIIFPGA配置主动串行配置(AS)的配置时间估算5.2Cyclone及JTAG配置通过JTAG接口,利用QuartusII软件可以直接对FPGA进行单独的硬件重新配置。QuartusII软件在编译时会自动生成用于JTAG配置的.sof文件。如果同时使用AS方式和JTAG方式来配置FPGA,JTAG配置方式拥有最高的优先级,此时AS方式将停止,而执行JTAG方式配置。5.2Cyclone及CycloneIIFPGA配置主动串行配置的电路原理图JTAG配置5.2Cyclone及CycloneIIJTAG配置5.2Cyclone及CycloneIIFPGA配置管脚描述功能TDI测试数据输入指令、测试以及编程数据的串行输入。数据在TCK的上升沿移入。如果电路板上的JTAG不需要,可以将该管脚连接到VCC。TDO测试数据输出指令、测试以及编程数据的串行输出。数据在TCK的下降沿移出。在没有数据移出时,该管脚是高阻态。如果电路板上的JTAG不需要,可以不连接该管脚。TMS测试模式选择控制信号输入管脚,控制信号决定测试访问端口控制状态的转换。状态的转换出现在TCK的上升沿。因此,TMS必须在TCK上升沿之前建立。如果电路板上的JTAG不需要,可以将该管脚连接到VCC。TCK测试时钟输入边界扫描测试(BST)电路的时钟输入。一些操作发生在其上升沿,一些发生在下降沿。如果电路板上的JTAG不需要,可以将该管脚连接到GND。JTAG配置5.2Cyclone及CycloneIIJTAG配置利用QuartusII软件和USBBlaster、ByteBlasterII等下载电缆可下载配置数据到FPGA。QuartusII软件可以验证JTAG配置是否成功。JTAG配置通过下载电缆使用SOF、Jam或者JBC文件直接对FPGA进行配置,这种配置方式只能用于调试阶段,因为,掉电后FPGA中的配置数据将丢失。
5.2Cyclone及CycloneIIFPGA配置ByteBlasterIIUSBBlasterJTAG配置5.2Cyclone及CycloneII第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置AlteraFPGA的配置芯片可以分为3类:增强型配置器件:EPC16、EPC8、EPC4;主动串行配置器件:EPCS64、EPCS16、EPCS4和EPCS1;普通配置器件:EPC2、EPC1、EPC1441。5.3配置芯片AlteraFPGA的配置芯片可以分为3类:5.3配置芯5.3配置芯片器件存储容量(bits)片上解压缩支持在系统编程(ISP)支持可重编程操作电压(V)EPC1616,777,216YesYesYes3.3EPC88,388,608YesYesYes3.3EPC44,194,304YesYesYes3.3EPCS6467,108,864NoNoYes3.3EPCS1616,777,216NoNoYes3.3EPCS44,194,304NoNoYes3.3EPCS11,048,576NoNoYes3.3EPC21,695,680NoYesYes3.3或5EPC11,046,496NoNoNo3.3或5EPC1441440,800NoNoNo3.3或5各配置芯片的属性如下表所示:5.3配置芯片器件存储容量(bits)片上解压缩支持在系统第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.4配置的软件设置配置方式及配置芯片选择在QuartusII软件中,可以设置配置方式和配置芯片。配置选项卡5.4配置的软件设置配置方式及配置芯片选择配置选项卡5.4配置的软件设置配置方式及配置芯片选择在QuartusII软件中,可以设置配置方式和配置芯片。配置方式(AS、PS)选择配置模式(本地或远程)选择配置器件(EPCS系列、EPC系列)压缩配置选项卡5.4配置的软件设置配置方式及配置芯片选择配置方式(AS、5.4配置的软件设置复用配置引脚处理当用户选择了一种配置方式后,在【Dual-PurposePins】选项卡中将自动把这种方式下可复用为IO口的管脚列出。用户可选择如何处理这些引脚。复用配置引脚处理5.4配置的软件设置复用配置引脚处理复用配置引脚处理5.4配置的软件设置复用配置引脚处理【General】选项卡,用于有关于配置的通用选项。功能复用引脚设置5.4配置的软件设置复用配置引脚处理功能复用引脚设置第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。SRAM目标文件(.sof).sof文件一般是在调试时通过下载电缆和JTAG直接下载到FPGA中的SRAM中。SOF文件在QuattusII软件编译时自动生成。所有其他配置文件都是由SOF文件转换生成的。5.5配置文件配置文件的格式SRAM目标文件(.sof)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。编程目标文件(.pof).pof文件用于对各种Altera配置芯片进行编程。当在QuartusII中设置好配置芯片类型后,软件会在编译时为用户生成对应器件类型的POF文件。多个FPGA的sof文件可放到一个POF文件中,形成一个配置文件。QuartusII也可以将配置文件分到几个配置芯片中。5.5配置文件配置文件的格式编程目标文件(.pof)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。原始二进制文件(.rbf)RBF是原始二进制配置数据的文件,只包含配置数据的内容。RBF文件通常被用于外部带微处理器的配置电路中。在被动配置方式(PS)时,可以将.rbf文件存储在大容量存储器中(如NORFlash),然后通过微控制器读取二进制数据并装载到FPGA中去。5.5配置文件配置文件的格式原始二进制文件(.rbf)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。原始编程数据文件(.rpd)RPD是包含Cyclone器件二进制位流配置数据的二进制文件。该文件存储在串行配置器件中,用于带嵌入式处理器环境,但在QuartusII软件以外CycloneFPGA主动配置方式的配置。RPD文件的大小等于目标串行配置器件存储容量大小。但不同于RBF文件,它只给单一的配置器件提供配置。每个字节的低位LSB应先写入串行配置器件。5.5配置文件配置文件的格式原始编程数据文件(.rpd)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。十六进制文件(.hex)HEX文件是Intel
HEX格式的ASCII文件。微控制器或外部主机可使用HEX文件来存储和传送配置数据。该文件也可以用于第三方的编程器对Altera公司的配置器件进行编程。5.5配置文件配置文件的格式十六进制文件(.hex)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。文本列表文件(.ttf)文本列表文件是一种提供了逗号分隔的列表ASCII文件,该文件中的配置数据用于FPP、PPS、PPA和位宽。TTF文件可以允许用户将配置数据以包含或源命令行的形式作为微控制器的源代码,微控制器能从配置器件和大容量存储器中访问这些数据并下载到目标器件(FPGA)。5.5配置文件配置文件的格式文本列表文件(.ttf)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。JAM文件(.jam)JAM文件是用来存储器件编程信息的ASCII文本文件。这些文件在QusrtusII编程器和带嵌入式处理器的环境中常用于一个或多个器件的编程、校验、查空。5.5配置文件配置文件的格式JAM文件(.jam)5.5配置文件配置文件的格式QuartusII开发软件能生成一个或多个用于配置电路的配置文件。字节编码文件(.jbc)JBC文件是同JAM文件内容一样的二进制文件。此外还有串行位流文件(.sbf)是用于FLEX10K和FLEX6000器件的配置。5.5配置文件配置文件的格式字节编码文件(.jbc)5.5配置文件配置文件设置和转换QuartusII软件中指定生成哪种格式的配置文件。配置过程波形图5.5配置文件配置文件设置和转换配置过程波形图5.5配置文件配置文件设置和转换用QuartusII软件可对SOF和POF文件进行转换,生成其它格式的文件。编程文件的转换5.5配置文件配置文件设置和转换编程文件的转换5.5配置文件配置文件设置和转换SOF文件->RBF文件转换步骤如下:①②③④⑤⑥配置过程波形图5.5配置文件配置文件设置和转换①②③④⑤⑥配置过程波形5.5配置文件配置文件的压缩QuartusII为Cyclone、CycloneII以及StratixII提供了配置数据可压缩特性,用户可以为FPGA选择容量较小的EPCS器件,以节省成本。ALTERA给出对配置数据的压缩率可达到35到60%。当在QuartusII软件中使能压缩特性时,软件自动采用压缩配置数据来生成POF配置文件。通过压缩后的配置文件减小了对配置器件或Flash的存储空间需求。5.5配置文件配置文件的压缩5.5配置文件配置文件的压缩有两种方法来使用压缩特性:在用户设计编译前,可在编译设置菜单中来选择压缩特性;在用户设计编译后,可利用File菜单中的文件转换器ConvetProgrammingFiles进行压缩。通过文件转换可利用SOF文件生成各种格式的压缩文件。5.5配置文件配置文件的压缩5.5配置文件配置文件的压缩方法一:编译前选择压缩特性方法二:用文件转换器进行压缩5.5配置文件配置文件的压缩方法一:编译前选择压缩特性方法第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.6配置可靠性及电路设计注意事项配置的可靠性Altera的FPGA结构中设计了一些保护电路来减小电源上电和数据噪声的影响,使基于SRAM工艺的FPGA可靠性大大提高。为了提供可靠性主要采取了以下几个方面:1.在配置过程中,采用CRC电路对输入到FPGA中的每一帧配置数据进行校验,确保配置数据的正确性;2.AlteraFPGA提供了保护电路要求在系统在掉电后重新配置,以保证FPGA在系统掉电时的高可靠性。5.6配置可靠性及电路设计注意事项配置的可靠性5.6配置可靠性及电路设计注意事项电路设计注意事项在配置电路设计时,通常应该注意下面几点:1.在设计DCLK和TCK时,要将其当作高速的时钟信号来处理;2.在有多片FPGA配置链中,一般建议将各片FPGA的DCLK、DATA0(DATA[7..0]、nCONFIG、nSTATUS、和CONF_DONE信号连在一起。这样可以确保各FPGA配置同时开始和结束;3.确保FPGA配置管脚的电平和配置器件的电平兼容;4.确保所有配置管脚按照FPGA的数据手册进行连接。5.6配置可靠性及电路设计注意事项电路设计注意事项第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.7下载配置文件到FPGA要使用JTAG下载配置数据到FPGA,首先要生成可用于JTAG下载的配置数据文件,这些配置数据文件包括:.sof、.Jam以及.JBC。一般来说,JTAG方式利用SOF文件即可,JAM和JBC可以不用。利用JATG接口和ByteBlasterII电缆下载配置数据到FPGA的过程,如下:5.7下载配置文件到FPGA要使用JTAG下载配置数据到F5.7下载配置文件到FPGA①②③④⑤⑥⑦JTAG下载配置数据过程5.7下载配置文件到FPGA①②③④⑤⑦JTAG下载配置数5.7下载配置文件到FPGA①②③④ByteBlasterII下载电缆安装5.7下载配置文件到FPGA①②③④ByteBlaster第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.8下载配置文件到EPCS使用AS方式对CycloneFPGA配置前,必须将配置文件写入串行配置器件EPCS。写入的方法有3种:在QuartusII的Programmer中,通过专门与EPCS连接的AS下载接口来下载.pof文件到EPCS;在QuartusII的Programmer中,使用JTAG接口,通过FPGA中间通道来间接对EPCS进行编程;使用NiosIIIDE中的FlashProgrammer对EPCS进行编程。5.8下载配置文件到EPCS使用AS方式对Cyclone5.8下载配置文件到EPCSAS接口的EPCS直接编程利用ByteBlasterII、AS接口、.pof配置文件以及QuartusII的Programmer可直接对EPCS进行编程,这种方式速度快,但需要专门的AS接口。下载过程如下:5.8下载配置文件到EPCSAS接口的EPCS直接编程5.8下载配置文件到EPCS①②③④⑤⑥⑦EPCS的AS编程5.8下载配置文件到EPCS①②③④⑤⑥⑦EPCS的AS编5.8下载配置文件到EPCSJTAG接口的EPCS间接编程JTAG接口的EPCS间接编程是指利用QuartusII的Programmer、FPGA的JTAG接口以及Altera提供的用于编程时配置FPGA的SerialFlashLoader(SFL)来对EPCS进行编程。EPCS编程示意图(a)传统通过AS接口对AS接口对EPCS编程(a)通过SFL和JTAG接口对EPCS编程5.8下载配置文件到EPCSJTAG接口的EPCS间接编程5.8下载配置文件到EPCS利用JTAG和SFL对EPCS的编程过程示意图.jic或.jam5.8下载配置文件到EPCS利用JTAG和SFL对EPCS5.8下载配置文件到EPCSSOF文件转换为JIC文件SOF文件转换为JIC文件的过程如下所示:5.8下载配置文件到EPCSSOF文件转换为JIC文件5.8下载配置文件到EPCS①②③④⑤文件转换对话框5.8下载配置文件到EPCS①②③④⑤文件转换对话框5.8下载配置文件到EPCS⑥·⑦选择器件5.8下载配置文件到EPCS⑥·⑦选择器件5.8下载配置文件到EPCS⑧⑨⑩选择添加被转换文件5.8下载配置文件到EPCS⑧⑨⑩选择添加被转换文件5.8下载配置文件到EPCS⑾⑿⒀设置转换配置文件压缩窗口5.8下载配置文件到EPCS⑾⑿⒀设置转换配置文件压缩窗口5.8下载配置文件到EPCSJIC文件转换为JAM文件要使用JAM文件,用户必须首先将SOF文件转换为JIC文件,然后再将JIC文件转换为JAM文件。转换步骤如下:5.8下载配置文件到EPCSJIC文件转换为JAM文件5.8下载配置文件到EPCS①②③④选择添加进行转换的JIC文件5.8下载配置文件到EPCS①②③④选择添加进行转换的JI5.8下载配置文件到EPCS⑤⑥⑦5.8下载配置文件到EPCS⑤⑥⑦5.8下载配置文件到EPCSJIC和JAM文件的内容SFL的配置映像。这个配置映像是在文件转换时当用户选择目标FPGA时(见图5.21)由QuartusII软件创建的;在对串行配置器件进行编程之前,SFL配置映像要对FPGA进行配置;串行配置器件的配置数据。这个配置数据来源于用户选择的SOF文件,在编程过程中这些配置数据将被写入串行配置器件EPCS。5.8下载配置文件到EPCSJIC和JAM文件的内容5.8下载配置文件到EPCS使用JIC文件和QuartusIIProgrammer对EPCS编程通过前面的方法将SOF文件转换成JIC文件。可以利用JIC文件和QusrtusIIProgrammer对串行配置器件EPCS进行编程,步骤如下:选中SFL映像对FPGA进行配置选中配置数据写入EPCS开始编程5.8下载配置文件到EPCS使用JIC文件和Quartus5.8下载配置文件到EPCS使用JAM文件和QuartusIIProgrammer对EPCS编程JIC文件转成JAM文件,可以利用JAM文件和QuartusIIProgrammer对串行配置器件EPCS进行编程,步骤如下:使用JIC和QuartusIIProgrmmer进行EPCS编程5.8下载配置文件到EPCS使用JAM文件和Quartus第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.9IDEFlashProgrammer介绍NiosIIIDE提供了FlashProgramer工具来对目标板上遵守CFI(commonflashinterface)规范的Flash进行编程。IDE的FlashProgramer通过使用Altera的下载电缆能够方便的对目标板上连接在FPGA上的Flash进行编程。IDE的FlashProgramer除了能对连接在FPGA上的Flash进行编程外,还能对连接在FPGA上的串行配置器件EPCS进行编程。5.9IDEFlashProgrammer介绍Nios5.9IDEFlashProgrammer介绍IDEFlashProgrammer编程工作过程IDEFlashProgrammer通过2个过程将数据写入Flash。第一步:使用Flash编程设计对FPGA进行配置第二步:传送编程内容到Flash器件5.9IDEFlashProgrammer介绍IDE5.9IDEFlashProgrammer介绍Flash编程设计Flash编程设计实际就是一个由SOPCBuilder系统生成的最小FPGA设计。Flash编程设计是IDEFlashProgrammer的关键组成部分。除此之外,还必须包括:与主机(PC机)通讯的JTAG接口;由主机提供的写入Flash的编程数据。不同的电路板(目标板)往往使用不同的Flash器件,并且Flash与FPGA的管脚连接及FPGA型号也不相同。因此,每个Flash编程设计都与具体的目标板相联系,不能用于其它的目标板。5.9IDEFlashProgrammer介绍Flas5.9IDEFlashProgrammer介绍目标板Flash编程设计一个目标板Flash编程设计是一组SOPCBuilder文件,这些文件包含了用户使用电路板的一些特有信息,其中必须指明FPGA与Flash的连接关系。包含下列信息:每一个连接到电路板FPGA上的Flash的参考元件标号,如U7;Flash器件在Flash编程设计中的基地址;主机上用于配置电路板上FPGA的Flash编程设计的SOF文件。参考元件标号用于区分设计中不同的Flash器件。电路板上的Flash器件在设计时的命名和基地址可能不同,但参考元件标号总是相同的。5.9IDEFlashProgrammer介绍目标板F5.9IDEFlashProgrammer介绍Flash编程内容的类型用户软件;FPGA的配置数据;任意内容。5.9IDEFlashProgrammer介绍Flas5.9IDEFlashProgrammer介绍Flash文件所有要通过IDEProgrammer写入Flash中的数据文件都要转换为能被FlashProgrammer读取的.flash文件。Flash文件通过其后缀.flash来识别,尽管它们与工业标准SREC文件相同。IDEFlashProgrammer在后台提供了elf2flash、sof2flash、bin2flash三个命令来分别将这三种文件转换为flash文件,这三个命令在IDEFlashProgrammer后台自动调用执行而不需用户干预,当然用户也可以在NiosIISDKshell中通过命令行来执行文件转换。5.9IDEFlashProgrammer介绍Flas第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置FPGA5.10用户程序引导用户程序可以存放在Flash中,也可以存放在EPCS,因此用户程序可以从Flash引导,也可以从EPCS中引导。用户程序FlashEPCS用户程序用户引导程序FPGA5.10用户程序引导用户程序可以存放在Flash中5.10用户程序引导从CFIFlash引导FPGA上电或复位配置成功后,如果配置中包含的NiosII处理器复位地址指向Flash的地址空间,那么程序将从Flash引导。SOPCBuilder指定复位地址为Flash5.10用户程序引导从CFIFlash引导SOPCBu5.10用户程序引导从串行配置器件EPCS引导如果使用串行配置器件EPCS,且配置数据的容量小于EPCS的容量,那么剩余的存储空间可用来存放用户程序。EPCS控制器结构框图Boot-LoaderROMEPCS控制器配置存储空间通用存储空间EPCS配置器件Avalon总线NiosIICPU片内外设AlteraFPGA存储FPGA配置数据剩余空间可用于存储用户非易失性数据。1KB的片内存储器5.10用户程序引导从串行配置器件EPCS引导EPCS控制5.10用户程序引导从串行配置器件EPCS引导IDE的FlashProgrammer能将配置数据文件(.sof)和用户程序(.elf)写入到EPCS中。当用户程序存放在EPCS中时,如果想从EPCS中引导程序,在SOPCBuilder中必须添加EPCS控制器,且必须在SOPCBuilder中指定NiosII处理器的复位地址指向EPCS控制器(epcs_controller)。5.10用户程序引导从串行配置器件EPCS引导5.10用户程序引导从串行配置器件EPCS引导SOPCBuilder指定复位地址为epcs_controller5.10用户程序引导从串行配置器件EPCS引导SOPCB5.10用户程序引导引导复制程序Alter提供了引导复制程序,它能根据用户在IDE中设置的用户程序文件(.elf)连接地址来重新装载程序,然后跳过.elf文件的连接地址执行程序。引导复制程序是IDEFlashProgrammer在后台执行elf2flash命令时判断并自动加入完成的。BootCopierMy_sw.elfMy_sw.flash加入BootCopier示意图5.10用户程序引导引导复制程序引导复制程序是IDEFl5.10用户程序引导用户程序ELF文件连接设置在NiosIIIDE中工程的属性页控制了工程中的程序与硬件系统的相互影响关系以及IDE怎样编译连接该应用工程。用户IDE工程库属性设置对话框局部图5.10用户程序引导用户程序ELF文件连接设置用户IDE工5.10用户程序引导用户程序引导小结通过SOPCBuilder和IDE用户工程库属性页中的不同设置,可实现用户程序的不同引导和在不同存储空间运行,现总结于下表。SOPCBuilder中ResetAddressIDE中.elf连接存储空间程序运行情况FlashSDRAM从Flash中复制到SDRAM运行Onchip_RAM从Flash中复制到Onchip_RAM运行Onchip_ROMOnchip_ROM(2)FlashFlash(3)Epcs_controllerEpcs_controller(4)Epcs_controllerSDRAM从EPCS中复制到SDRAM运行Onchip_RAM从EPCS中复制到Onchip_RAM运行Onchip_ROMOnchip_ROM(2)FlashFlash(5)5.10用户程序引导用户程序引导小结SOPCBuilde第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.11使用IDEFlashProgrammer编程选择目标板Flash编程设计5.11使用IDEFlashProgrammer编程5.11使用IDEFlashProgrammer编程从SOPCBuilder启动NiosIIIDE编译连接用户工程建立软件工程后,进行编译连接5.11使用IDEFlashProgrammer编程5.11使用IDEFlashProgrammer编程打开IDEFlashProgrammerFlashProgrammer对话框启动FlashProgrammmer界面5.11使用IDEFlashProgrammer编程5.11使用IDEFlashProgrammer编程FlashProgrammer对话框5.11使用IDEFlashProgrammer编程第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.12创建目标板Flash编程设计目标板编程设计对Flash编程必不可少,其提供了FlashProgrammer对Flash进行编程所需的全部信息,包括Flash的容量以及flash的引脚连接等等。目标板Flash编程设计包含下列内容:每个在电路板上连接到FPGA的Flash芯片上的参考标号;Flash芯片在Flash编程设计中的基地址;一个针对用户板,经过裁剪的Flash编程设计;一个用户板的Flash编程设计的配置文件(.sof)。只有Nios开发套件7.1版本以下才需要用户自己创建目标板Flash编程设计。Nios7.1及其以上版本已经集成,用户编译完即可自动下载。5.12创建目标板Flash编程设计目标板编程设计对Fla5.12创建目标板Flash编程设计一个用户板包含下列文件:class.ptf-描述连接到FPGA的Flash,并且指出用户板Flash编程设计的存放位置;<board_name>.ptf-Flash编程设计的SOPCBuilder系统文件;<board_name>.qpf-Flash编程设计的QuartusII工程文件;<board_name>.sof-Flash编程设计的FPGA配置文件。5.12创建目标板Flash编程设计一个用户板包含下列文件5.12创建目标板Flash编程设计每一个Flash编程设计都包含下列元件:NiosIICPU;JTAGUART;如果采用EPCS串行配置器件,则需要Activeserialmemoryinterface(ASMI);Tri-statebridge;CFI规范的Flashinterface;SystemIDperipheral;用于存放程序以及作为数据缓冲的On-chipmemory。5.12创建目标板Flash编程设计每一个Flash编程设5.12创建目标板Flash编程设计下面以SmartSOPC多功能教学实验开发平台上QuickSOPC核心板的Flash编程设计为例,叙述创建目标板Flash编程设计的步骤:NiosSDKshell启动方法12启动后界面5.12创建目标板Flash编程设计下面以SmartSOP5.12创建目标板Flash编程设计创建命令参数和提示信息命令和参数创建信息提示下一步的工作35.12创建目标板Flash编程设计创建命令参数和提示信息5.12创建目标板Flash编程设计启动QuartusII软件并打开刚才创建的新工程,SmartSOPC_Board_cyclone_1c6.qpf;在QuartusII软件中,从【Assignments】>>【Device】打开setting对话框,选择实际电路板上所用的FPGA型号,本例为EP1C6Q240C8;从【Tools】>>【SOPCBuilder】来启动SOPCBuilder软件;对【SystemContents】标签页的设置。5.12创建目标板Flash编程设计启动QuartusI添加三态桥AvalonTri-StateBridge。5.12创建目标板Flash编程设计添加AvalonTri-stateBridge8添加三态桥AvalonTri-StateBridge。添加CFI接口的Flash5.12创建目标板Flash编程设计添加CFI接口Flash9Flash接口的时序设置添加CFI接口的Flash5.12创建目标板Flash编程修改CPU的设置5.12创建目标板Flash编程设计修改经济核为快速核10修改CPU的设置5.12创建目标板Flash编程设计修改经修改CPU的设置5.12创建目标板Flash编程设计10指定Cache大小修改CPU的设置5.12创建目标板Flash编程设计10指修改JTAG_UART的配置5.12创建目标板Flash编程设计11修改JTAG_UART的配置修改JTAG_UART的配置5.12创建目标板Flash编修改JTAG_UART的配置5.12创建目标板Flash编程设计12More“Board_System”Settings选项卡修改JTAG_UART的配置5.12创建目标板Flash编5.12创建目标板Flash编程设计选择进入【SystemGeneration】,关闭【Simulation】选项然后点击;当生成完成后,点击退出并返回到QuartusII;在任意处右击,在弹出的快捷菜单中选择【UpdateSymbolorBlock】以更新;电路板上实际使用的振荡器输出频率不能达到50MHz以上,加入一个PLL以提高时钟频率。本例使用PLL将时钟频率提升为80MHz。5.12创建目标板Flash编程设计选择进入【System添加、连接并命名引脚。5.12创建目标板Flash编程设计18SmartSOPC_Board_cyclone_1c6顶层图添加、连接并命名引脚。5.12创建目标板Flash编程设计5.12创建目标板Flash编程设计如果在Flash接口所在的三态总线上还有挂有其它的外设,用户必须确保这些在本设计中不使用的外设不会影响Flash数据的读写;进行管脚分配。如果用户在其它的设计中已经有包含Flash、时钟、复位等管脚的分配,则可直接利用;点击【File】>>【Save】保存设计;点击【Processing】>>【StartCompilation】编译工程。编译成功后,目标板Flash编程设计即成功创建。打开SOPCBuilder即可在【Target】下的Board栏中找到刚才的目标板Flash编程设计,对于本例为SmartSOPC_Board_1c6。5.12创建目标板Flash编程设计如果在Flash接口所5.12创建目标板Flash编程设计说明:创建好的目标板Flash编程设计在任何设计的SOPCBuilder中都能使用。如果想让该目标板Flash编程设计在其它的PC机上也能使用,将整个设计文件夹拷贝到NiosII安装路径<安装盘>\altera\kits\nios2\components目录下即可。因此,无论使用mk_target_board命令创建时的路径如何,在创建完成后,将整个设计文件夹拷贝到<安装盘>\altera\kits\nios2\components目录下。5.12创建目标板Flash编程设计说明:第5章
FPGA配置方式和配置过程------《片上系统嵌入式基础教程》郑州大学出版社出版郑州坤升电子技术有限公司徐江峰等编著第5章
FPGA配置方式和配置过程------《片上系统本章将首先介绍FPGA配置方式和配置过程,然后简单介绍了配置芯片、配置文件的种类以及配置电路设计要点,本章最后讲述了配置文件下载、Flash编程等方面的内容,其中Flash编程包括NORFlash的编程、EPCS的编程。通过本章的内容读者将理解并掌握FPGA配置以及Flash编程、NiosII程序装载等的相关内容。主要内容本章将首先介绍FPGA配置方式和配置过程,然后简单介绍了配置第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.1FPGA配置配置(configuration)是对FPGA的内容进行编程的过程。每次上电后都需要进行配置是基于SRAM工艺FPGA的一个特点,也可以说是一个缺点。FPGA配置过程如下:FPGA配置器件外部电路将配置数据载入片内配置RAM中外部电路FPGA配置完成配置RAM配置RAM中的配置数据:用于控制FPGA内部可编程的内部逻辑、内部寄存器和I/O寄存器初始化,I/O驱动器使能等。之后FPGA进入用户模式。5.1FPGA配置配置(configuration)是对F5.1FPGA配置FPGA配置方式根据FPGA在配置电路中的角色,可以将配置方式分为三类:1.FPGA主动串行(AS)方式
2.JTAG方式3.FPGA被动(Passive)方式EPCS系列配置数据FPGA主动串行(AS)方式1下载工具或智能主机JTAG方式2EPC系列FPGA仅输出响应信号FPGAFPGA被动(Passive)方式35.1FPGA配置FPGA配置方式EPCS配置数据FPGA5.1FPGA配置FPGA配置方式根据FPGA在配置电路中的角色,可以将配置方式分为三类:1.FPGA主动串行(AS)方式
2.JTAG方式3.FPGA被动(Passive)方式EPCS系列配置数据FPGA主动串行(AS)方式1下载工具或智能主机JTAG方式2EPC系列FPGA仅输出响应信号FPGAFPGA被动(Passive)方式3被动方式可分为下列几种方式: 被动串行方式(PS) 快速被动并行(FPP)方式被动并行异步(PPA)方式被动并行同步(PPS)方式被动串行异步(PSA)方式5.1FPGA配置FPGA配置方式EPCS配置数据FPGA5.1FPGA配置配置方式器件类别StratixIIStratix,StratixGXCycloneIICycloneAPEXIIAPEX20K,APEX20KE,APEX20KCMercuryACEX1KFLEX10K,FLEX10KE,FLEX10KAFLEX6000被动串行(PS)√√√√√√√√√√主动串行(AS)√√√快速被动并行(FPP)√√√被动并行同步(PPS)√√√√被动并行异步(PPA)√√√√√√√被动串行异步(PSA)√JTAG√√√√√√√√√仅支持边界扫描测试AlteraFPGA配置方式列表5.1FPGA配置配置方式器件类别StratixIISt5.1FPGA配置CycloneFPGA配置方式表配置方式描述主动串行配置(AS)采用串行配置器件(EPCS1、EPCS4、EPCS16、EPCS64)被动配置(PS)1.采用专用配置器件(EPC1、EPC2、EPC4、EPC8、EPC16);2.采用配置控制器(单片机、CPLD等)配合Flash;3.下载电缆。JTAG配置通过JTAG进行配置5.1FPGA配置CycloneFPGA配置方式表配置5.1FPGA配置FPGA配置过程FPGA的配置包括3各阶段:复位、配置和初始化。复位配置初始化进入用户模式配置过程波形图5.1FPGA配置FPGA配置过程复位配置初始化进入配置过5.1FPGA配置FPGA配置过程FPGA的配置包括3各阶段:复位、配置和初始化。复位配置初始化进入用户模式配置数据写入到器件中器件内部逻辑和寄存器初始化,I/O缓冲使能配置过程波形图5.1FPGA配置FPGA配置过程复位配置初始化进入配置数FPGA配置过程FPGA配置流程图FPGA配置过程FPGA配置流程图第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置5.3配置芯片5.4配置的软件设置5.5配置文件5.6配置可靠性及电路设计注意事项5.7下载配置文件到FPGA5.8下载配置文件到EPCS5.9IDEFlashProgrammer介绍5.10用户程序引导5.11使用IDEFlashProgrammer编程5.12创建目标板Flash编程设计第5章目录5.1FPGA配置5.2Cyclone及CycloneIIFPGA配置Cyclone以及CycloneII
FPGA使用SRAM单元来存储配置数据。FPGA中的SRAM是易失性的,每次上电之前,配置数据(或压缩的配置数据)必须重新下载到FPGA中。下面的2个条件均可使FPGA产生一次配置请求:给FPGA重新上电;FPGA的nConfig引脚上产生一个低电平到高电平的上升沿。5.2Cyclone及CycloneIIFPGA配置5.2Cyclone及CycloneIIFPGA配置Cyclone及CycloneIIFPGA的配置方式包括:FPGA主动串行(AS)配置方式;
FPGA被动(Passive)配置方式;JTAG配置方式。用户可以通过设置FPGA上的MSEL0、MESL1两个引脚的状态来选择配置方式。各种方式的MSEL0、MESL1设置如下表所列:5.2Cyclone及CycloneIIFPGA配置5.2Cyclone及CycloneIIFPGA配置MSEL1MSEL0配置方式备注00AS主动(串行配置器件)20M10快速AS主动(串行配置器件)40M,只限CycloneII01PS被动(CPLD控制)00或1JTAG配置配置方式设置说明:在上表中,如果只采用一种配置方式,则可以直接将MSEL0、MESL1
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 华师大版初中科学阳光的传播(第1课时)(27课件)
- 医疗缺陷报告与处理制度
- 观察DNA和RNA在细胞中的分布
- 2024年湖南客运从业资格证模拟考试题库答案解析
- 算法设计与分析 课件 6.1-贪心法引例-找零钱问题
- 算法设计与分析 课件 1.2.2-算法分析准则 - 时间复杂度
- 2024年那曲客运从业资格证到期换证考试
- 2024年河北客运从业资格证考试题目和答案图片
- 2024年阿坝c1道路运输从业资格证考试
- 吉首大学《竞技武术套路5》2021-2022学年第一学期期末试卷
- 《悦纳至正让儿童生命幸福生长》莞城中心小学品牌培育工作汇报修改版
- 动力设备运行维护管理流程图
- 视听语言(山东联盟)知到章节答案智慧树2023年潍坊学院
- 2023年住宅室内装饰装修管理办法
- 冬季交通安全教育
- 教案外科休克
- 【超星尔雅学习通】海上丝绸之路网课章节答案
- 畜牧业经济管理全套
- 农旅一体化生态农业示范园区建设项目可行性研究报告
- 煤矿安全知识竞赛风险题(120道题)备课讲稿
- GB/T 3811-1983起重机设计规范
评论
0/150
提交评论