(完整版)杭州电子科技大学数字电路期末考试试卷及答案_第1页
(完整版)杭州电子科技大学数字电路期末考试试卷及答案_第2页
(完整版)杭州电子科技大学数字电路期末考试试卷及答案_第3页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

杭州电子科技大学2011-2012学期期末考试试题(答案)装考试科目:数字电路 试卷类别:3卷

考试时间:120分钟学院 系 级 班姓名 学号 毛订题号 一 二 三 四 总分得分线得分 评卷人 一、选择题(每小题2分,共20分)内八进制(中,它的第三位数2的位权为 B 。A.(12810 B.(6410 C.(25610 D.(810已知逻辑表达式F AB ACBC ,与它功能相等的函数表达式请 B

。A.FAB B.FABCC.FAB AC D.FABBC勿3.数字系统中,采用 C 可以将减法运算转化为加法运算。A

B.ASCII

C.补码 D.BCD码对于如图所示波形其反映的逻辑关系是 B 。答题A.与关系BCD.无法判断数字逻辑电路 3卷答案 第1页共8页数字逻辑电路3数字逻辑电路3卷答案28页连续异或1985个1的结果是 B 。A0 B1 CD.逻辑概念错误与逻辑函数F A B CD功能相等的表达式为 C 。A.FABCDC.F

B.FABCDD.FABCD下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是 A 。A & A &BC

F B FC ENA B& A &F B FCEN ENC D如图所示电路,若输入CP脉冲的频率为100KHZQ为 D 。QDCP

A.500KHz B.200KHzC.100KHz D.50KHzC Q数字逻辑电路3数字逻辑电路3卷答案PAGE48页

A 。A.计数器 B.译码器 C.加法器 D.多路选择器10.下图是共阴极七段LED码器输出应为 C 。A.

B1100011 C.

D.0011011a ab cd订 b

e fgf g 译码器e c线 d共阴极LED数码管

A B C D内 得分 评卷人 二、填空题(每小题2分,共20分)请11.TTL电路的电源是 5 V,高电平1对应的电压范围是 2.4-5 V。12.N个输入端的二进制译码器,共有

个输出端。对于每一组输入代码,有 1 个输出端是有效电平。勿给36个字符编码,至少需要 6 位二进制数。存储12位二进制信息需要 12 个触发器。答按逻辑功能分类,触发器可分为 RS 四种类型。

、 D

、 JK 、_T_等n n+1对于D触发器,若现态Q=0,要使次态Q =0,则输入D= 0 。题请写出描述触发器逻辑功能的几种方式 特性表、特性方程、状图、波形图 。多个集电极开路门(OC门)的输出端可以 线与 。19.T触发器的特性方程是 Qn1 T Qn ,当T=1时,特性方程为 Qn1Q

这时触发器可以用来作 2分频器 。20.构造一个十进制的异步加法计数器,需要多少个 4 触发器。计数器的进位Cy的频率与计数器时钟脉冲CP的频率之间的关系是 1﹕10 。得分 评卷人三、分析题(40分)21.(本题满分分)用卡诺图化简下列逻辑函数F(A,B,C,D) m(0,1,2,8,9,10,12,13,14,15)解:画出逻辑函数F的卡诺图。得到CDABCDAB0001111000111011111111011122.(本题满分8分)电路如图所示,D触发器是正边沿触发器,图给出了时钟CP及输入K的波形。 的波形。(1)试写出电路次态输出

n1辑表达式。()画出Q 2

Q,QK CP

D Q Q CPKCQQQ解:Qn1D K QnQA23.(本题满分10分)分析图示逻辑电路,求出F化简后用最少的与非门实现之,并画出逻辑电路图。A装B 1 1C 1& & F订 B 1 1CA &线C内 解:F [A(BC)(B C)][AC(BC)(B C)]A(B C)(B C) AC(B C)(B C)A(BCBC)AC(BC BC)请 ABC ABC ABCABC ABC ABC勿答题数字逻辑电路 3卷答案 第5页共8页数字逻辑电路3数字逻辑电路3卷答案PAGE88页由出真值表写出逻辑函数表达式,并化简F由出真值表写出逻辑函数表达式,并化简FABCABCABCABCACC(AB)画出逻辑电路图A1&≥1FC1&=1B24(本题满分16分)今有、B、C、B、C三人在场或有两人在场,但其中一人必须是(1)列出真值表;(2)写出逻辑表达式并化简;(3)画出逻辑图。ABC10FF=1F=0表示不报警。根据题意义,列出真值表ABCF00000011010101111001101011001110得分 评卷人四、综合应用题(每小题10分,共20分)装25.3-8译码器74LS138逻辑符号如图所示,S1S2、S3为使能控制端。74LS138构成一个4-16译码器。要求画出连接图说明设计方案。订Y7 6 5 4 3 Y2 Y1074LS138线 S SSA2A11 2 3内解:A0请 A1A2

Y01 74138勿 A3Y7Y8答74138题Y1526D触发器构成的寄存器,试问它是完成什么功能的寄存器?设它初始状态Q2Q1Q0=110,在加入1个CP脉冲后,Q2Q1Q0等于多少?此后再加入一个CP脉冲后,Q2Q1Q0等于多少?Q2 Q1 Q0DCI

DCI

DCICP解时钟方程CP CP CP CP0 1 2激励方程D

Qn,D Qn,D Qn0 2状态方程

1 0 2 1Qn1D

Qn

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论