计算机原理试题_第1页
计算机原理试题_第2页
计算机原理试题_第3页
计算机原理试题_第4页
计算机原理试题_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机原理课程题库一、选择题1、电子计算机的算术 /逻辑单元、控制单元及主存储器合称为 C。A、CPU B、ALU C、主机 D、UP2、用以指定待执行指令所在地址的是 C。A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器3、完整的计算机系统应包括 D。A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统4、计算机存储数据的基本单位为

A。A、比特

Bit

B、字节

Byte

C、字组

Word

D、以上都不对5、计算机中有关

ALU

的描述,

D是正确的。A、只做算术运算,不做逻辑运算

B、只做加法

C、能存放运算结果

D、以上答案都不对6、计算机系统中的存储系统是指

D。A、RAM

存储器

B、ROM

存储器

C、主存

D、主存和辅存7、下列语句中是

C正确的。A、1KB=1024

1024B

B、1KB=1024MB

C、1MB

=1024

1024B

D、1MB=1024B8、用以指定待执行指令所在地址的是A、指令寄存器B、数据计数器9、计算机系统中的存储系统是指

C。C、程序计数器D 。

D、累加器A、RAM

存储器

B、ROM

存储器

C、主存

D、主存和辅存10、电子计算机的算术

/逻辑单元、控制单元及主存储器合称为

C

。A、CPU

B、ALU

C、主机

D、UP11、计算机中有关 ALU的描述,D是正确的。A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对12、下列D属于应用软件。A、操作系统 B、编译程序 C、连接程序 D、文本处理13、下列语句中是 C正确的。A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B14、计算机系统中的存储系统是指 D。A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存15、下列D属于应用软件。A、操作系统 B、编译程序 C、连接程序 D、文本处理16、存放欲执行指令的寄存器是 D。A、MAE

B、PC

C、MDR

D、IR17、用以指定待执行指令所在地址的是A、指令寄存器 B、数据计数器18、计算机存储数据的基本单位为

C。C、程序计数器A 。

D、累加器A、比特

Bit

B、字节

Byte

C、字组

Word

D、以上都不对19、下列语句中是

C

正确的。精选文库A、1KB=10241024B B、1KB=1024MB C、1MB=10241024B D、1MB=1024B20、完整的计算机系统应包括 D。A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统21、存放欲执行指令的寄存器是 D。A、MAE B、PC C、MDR D、IR22、计算机存储数据的基本单位为 A。A、比特Bit B、字节Byte C、字组Word D、以上都不对23、用以指定待执行指令所在地址的是 C。A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器24、完整的计算机系统应包括 D。A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统25、计算机存储数据的基本单位为 A。A、比特Bit B、字节Byte C、字组Word D、以上都不对26、常用的虚拟存储器寻址系统由 A两级存储器组成。A、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存27、计算机系统中的存储系统是指 D 。A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存28、所谓三总线结构的计算机是指 B 。A、地址线、数据线和控制线三组传输线 B、I/O总线、主存总线和 DMA总线三组传输线C、I/O总线、主存总线和系统总线三组传输线 D、地址线、主存总线和系统总线三组传输线29、Cache的地址映像中,若主存中的任一块均可映射到 Cache内的任一块的位置上,称作 B。A、直接映像 B、全相联映像 C、组相联映像 D、间接映像30、某计算机字长是 16位,它的存储容量是 1MB,按字编址,它的寻址范围是 A。A、512K B、1M C、512K D、1MB31、总线复用方式可以 C。A、提高总线的传输带宽 B、增加总线的功能 C、减少总线中信号线的数量 D、避免出错32、总线复用方式可以 C 。A、提高总线的传输带宽 B、增加总线的功能 C、减少总线中信号线的数量 D、避免出错33、程序员编程所用的地址叫做 A。A、逻辑地址 B、物理地址 C、真实地址 D、伪地址34、某计算机字长是 32位,它的存储容量是 64KB,按字编址,它的寻址范围是 B。A、16KB B、16K C、32K D、32KB35、总线复用方式可以 C。A、提高总线的传输带宽 B、增加总线的功能 C、减少总线中信号线的数量 D、避免出错-- 2精选文库36、下列器件中存取速度最快的是 C。A、Cache B、主存 C、寄存器 D、硬盘37、所谓三总线结构的计算机是指 B。A、地址线、数据线和控制线三组传输线 B、I/O总线、主存总线和 DMA总线三组传输线C、I/O总线、主存总线和系统总线三组传输线 D、地址线、主存总线和系统总线三组传输线38、一个16K×32位的存储器,其地址线和数据线的总和是 B。A、48 B、46 C、36 D、4039、程序员编程所用的地址叫做 A。A、逻辑地址 B、物理地址 C、真实地址 D、伪地址40、程序员编程所用的地址叫做 A。A、逻辑地址 B、物理地址 C、真实地址 D、伪地址41、一个512KB的存储器,其地址线和数据线的总和是 C。A、17 B、19 C、27 D、3742、某计算机字长是 32位,它的存储容量是 256KB,按字编址,它的寻址范围是 B。A、128K B、64K C、64KB D、128KB43、微型机系统中,主机和高速硬盘进行数据交换一般采用 C方式。A、程序查询 B、程序中断 C、DMA D、I/O方式44、Cache的地址映像中,若主存中的任一块均可映射到 Cache内的任一块的位置上,称作 B。A、直接映像 B、全相联映像 C、组相联映像 D、间接映像45、一个16K 32位的存储器,其地址线和数据线的总和是 B。A、48 B、46 C、36 D、4046、常用的虚拟存储器寻址系统由 A两级存储器组成。A、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存47、常用的虚拟存储器寻址系统由 A 两级存储器组成。A、主存-辅存 B、Cache-主存 C、Cache-辅存 D、内存-外存48、某计算机字长是 32位,它的存储容量是 256KB,按字编址,它的寻址范围是 B。A、128K B、64K C、64KB D、128KB49、主机与I/O设备传送数据时,采用 CCPU的效率最高。A、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式50、主机与I/O设备传送数据时,采用 CCPU的效率最高。A、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式51、中断向量地址是 C。A、子程序入口地址 B、中断服务程序入口地址 C、中断服务程序入口地址的地址 D、逻辑地址52、I/O采用统一编址时,进行输入输出操作的指令是 B。A、控制指令 B、访存指令 C、输入输出指令 D、伪指令-- 3精选文库53、若要表示0-999中的任意一个十进制数,最少需C位二进制数。A、6B、8C、10D、100054、某计算机字长是16位,它的存储容量是64KB,按字编址,它的寻址范围是C。A、64KB、32KBC、32KD、64KB55、一个512KB的存储器,其地址线和数据线的总和是C。A、17B、19C、27D、3756、1GB=C字节。A、210B、220C、230D、24057、计算机存储数据的基本单位为A。A、比特BitB、字节ByteC、字组WordD、以上都不对58、常用的虚拟存储器寻址系统由A两级存储器组成。A、主存-辅存B、Cache-主存C、Cache-辅存D、内存-外存59、若9BH表示移码(含1位符号位),其对应的十进制数是A。A、27B、-27C、-101D、15560、对真值0表示形式唯一的机器数是B。A、原码B、补码和移码C、反码D、以上都不对61、I/O采用不统一编址时,进行输入输出操作的指令是C。A、控制指令B、访存指令C、输入输出指令D、伪指令62、程序员编程所用的地址叫做A。A、逻辑地址B、物理地址C、真实地址D、伪地址63、对真值0表示形式唯一的机器数是B。A、原码B、补码和移码C、反码D、以上都不对64、微型机系统中,主机和高速硬盘进行数据交换一般采用C方式。A、程序查询B、程序中断C、DMAD、I/O方式65、在小数定点机中,下述说法正确的是A。A、只有补码能表示-1B、只有原码不能表示-1C、三种机器数均不能表示-1D、以上都不对66、在整数定点机中,下述说法正确的是 B。A、原码和反码不能表示- 1,补码可以表示- 1 B、三种机器数均可表示- 1C、三种机器数均可表示- 1,且三种机器数的表示范围相同 D、以上都不对67、寄存器间接寻址方式中,操作数在 C中。A、通用寄存器 B、堆栈 C、主存单元 D、存储器68、当[x]反=1.1111时,对应的真值是 A。A、-0 B、-15/16 C、-1/16 D、-6/1669、寄存器间接寻址方式中,操作数在 C中。A、通用寄存器 B、堆栈 C、主存单元 D、存储器-- 4精选文库70、通常一地址格式的算术运算指令,另一个操作数隐含在 A中。A、累加器 B、通用寄存器 C、操作数寄存器 D、堆栈71、基址寻址方式中,操作数的有效地址是 A。A、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址C、变址寄存器内容加上形式地址 D、堆栈内容加上形式地址72、直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是 C。A、直接、立即、间接 B、直接、间接、立即 C、立即、直接、间接 D、间接、直接、立即73、主机与设备传送数据时,采用 A,主机与设备是串行工作的。A、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式74、基址寻址方式中,操作数的有效地址是 A。A、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址C、变址寄存器内容加上形式地址 D、堆栈内容加上形式地址75、向量中断是 C。A、外设提出中断 B、由硬件形成中断服务程序入口地址C、由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D、开放或关闭中断系统76、主机与I/O设备传送数据时,采用 CCPU的效率最高。A、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式77、寄存器间接寻址方式中,操作数在 C中。A、通用寄存器 B、堆栈 C、主存单元 D、存储器78、计算机操作的最小单位时间是 A。A、时钟周期 B、指令周期 C、CPU周期 D、存取周期79、程序计数器 PC属于B。A、运算器 B、控制器 C、存储器 D、输入设备80、通常一地址格式的算术运算指令,另一个操作数隐含在 A中。A、累加器 B、通用寄存器 C、操作数寄存器 D、堆栈81、通常一地址格式的算术运算指令,另一个操作数隐含在 A 中。A、累加器 B、通用寄存器 C、操作数寄存器 D、程序计数器82、中断向量可提供 C 。A、被选中设备的地址 B、传送数据的起始地址C、中断服务程序入口地址 D、主程序的断点地址83、直接寻址的无条件转移指令功能是将指令中的地址码送入 A。A、PC B、地址寄存器 C、累加器 D、指令寄存器84、向量中断是 C。A、外设提出中断 B、由硬件形成中断服务程序入口地址-- 5精选文库C、由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D、开放或关闭中断系统85、I/O采用统一编址时,进行输入输出操作的指令是B。A、控制指令B、访存指令C、输入输出指令D、伪指令86、计算机操作的最小单位时间是A。A、时钟周期B、指令周期C、CPU周期D、存取周期87、下列数中最小的数为A。A、(101001)二B、(52)八C、(2B)十六D、(45)十88、计算机操作的最小单位时间是A。A、时钟周期B、指令周期C、CPU周期D、存取周期89、下列数中最大的数为B。A、(10010101)二B、(227)八C、(96)十六D、(85)90、存放欲执行指令的寄存器是D。A、MARB、PCC、MDRD、IR91、直接寻址的无条件转移指令功能是将指令中的地址码送入A。A、PCB、地址寄存器C、累加器D、指令寄存器92、在微程序控制器中,机器指令与微指令的关系是B。A、每一条机器指令由一条微指令来执行B、每一条机器指令由若干条微指令组成的微程序来解释执行C、若干条机器指令组成的程序可由一个微程序来执行D、微指令由机器指令来执行93、存放欲执行指令的寄存器是D。A、MARB、PCC、MDRD、IR94、计算机操作的最小单位时间是 A。A、时钟周期 B、指令周期 C、CPU周期 D、存取周期95、程序员编程所用的地址叫做 A。A、逻辑地址 B、物理地址 C、真实地址 D、伪地址96、变址寻址方式中,操作数的有效地址是 C。A、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址C、变址寄存器内容加上形式地址 D、堆栈内容加上形式地址97、在独立请求方式下,若有 N个设备,则 B 。A、有一个总线请求信号和一个总线响应信号 B、有N个总线请求信号和 N个总线响应信号C、有一个总线请求信号和 N个总线响应信号 D、无法判断98、设寄存器位数为 8位,机器数采用补码形式(含 1位符号位)。对应于十进制数- 27,寄存器内容为 C。A、27H B、9BH C、E5H D、2BH99、一个16K32位的存储器,其地址线和数据线的总和是 B 。A、48 B、46 C、36 D、40-- 6精选文库100、水平型微指令的特点是 A。A、一次可以完成多个操作 B、微指令的操作控制字段不进行编码C、微指令的格式简短 D、采用微操作码101、在独立请求方式下,若有 N个设备,则 B 。A、有一个总线请求信号和一个总线响应信号 B、有N个总线请求信号和 N个总线响应信号C、有一个总线请求信号和 N个总线响应信号 D、无法判断102、一个16K32位的存储器,其地址线和数据线的总和是 B 。A、48 B、46 C、36 D、40103、通常一地址格式的算术运算指令,另一个操作数隐含在 A 中。A、累加器 B、通用寄存器 C、操作数寄存器 D、程序计数器104、Cache的地址映像中,若主存中的任一块均可映射到 Cache内的任一块的位置上,称作 B 。A、直接映像 B、全相联映像 C、组相联映像 D、间接映像105、寄存器间接寻址方式中,操作数在 C中。A、通用寄存器 B、堆栈 C、主存单元 D、存储器106、操作数在寄存器中的寻址方式称为 B 寻址。A、直接 B、寄存器直接 C、寄存器间接 D、基址107、CPU响应中断的时间是 A。A、一条指令执行结束 B、外设提出中断 C、取指周期结束 D、外设工作完成后108、基址寻址方式中,操作数的有效地址是 A 。A、基址寄存器内容加上形式地址(位移量) B、程序计数器内容加上形式地址C、变址寄存器内容加上形式地址 D、逻辑地址109、I/O采用不统一编址时,进行输入输出操作的指令是 C。A、控制指令 B、访存指令 C、输入输出指令 D、伪指令110、Cache的地址映像中,若主存中的任一块均可映射到 Cache内的任一块的位置上,称作 B 。A、直接映像 B、全相联映像 C、组相联映像 D、间接映像111、设寄存器内容为 10000000,若它等于- 128,则为 B 。A、原码 B、补码 C、反码 D、移码112、主机与设备传送数据时,采用 A ,主机与设备是串行工作的。A、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式113、CPU响应中断的时间是 A。A、一条指令执行结束 B、外设提出中断 C、取指周期结束 D、外设工作完成后114、主机与设备传送数据时,采用 A ,主机与设备是串行工作的。A、程序查询方式 B、中断方式 C、DMA方式 D、I/O方式115、在小数定点机中,下述说法正确的是 A 。-- 7精选文库A、只有补码能表示- 1 B、只有原码不能表示- 1 C、三种机器数均不能表示- 1 D、以上都不对116、I/O采用统一编址时,进行输入输出操作的指令是 B 。A、控制指令 B、访存指令 C、输入输出指令 D、伪指令117、当[x]反=1.1111时,对应的真值是 A 。A、-0 B、-15/16 C、-1/16 D、-1118、计算机操作的最小单位时间是 A。A、时钟周期 B、指令周期 C、CPU周期 D、存取周期119、对真值 0表示形式唯一的机器数是 B 。A、原码 B、补码和移码 C、反码 D、以上都不对120、对真值 0表示形式唯一的机器数是 B 。A、原码 B、补码和移码 C、反码 D、以上都不对121、DMA方式中,周期窃取是窃取一个 A。A、存取周期 B、指令周期 C、CPU周期 D、总线周期122、计算机操作的最小单位时间是 A。A、时钟周期 B、指令周期 C、CPU周期 D、存取周期123、对真值 0表示形式唯一的机器数是 B 。A、原码 B、补码和移码 C、反码 D、以上都不对124、设x为整数,当[x]反=1,1111时,对应的真值是 C。A、-15 B、-1 C、-0 D、-5125、I/O采用统一编址时,进行输入输出操作的指令是 B 。A、控制指令 B、访存指令 C、输入输出指令 D、伪指令126、中断向量可提供 C 。A、被选中设备的地址 B、传送数据的起始地址 C、中断服务程序入口地址 D、主程序的断点地址127、在微程序控制器中,机器指令与微指令的关系是 B。A、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行C、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行128、若要表示 0-999中的任意一个十进制数,最少需 C位二进制数。A、6 B、8 C、10 D、1000129、在整数定点机中,下述说法正确的是 B 。A、原码和反码不能表示- 1,补码可以表示- 1 B、三种机器数均可表示- 1C、三种机器数均可表示- 1,且三种机器数的表示范围相同 D、以上都不对130、直接寻址的无条件转移指令功能是将指令中的地址码送入 A。A、PC B、地址寄存器 C、累加器 D、指令寄存器131、I/O采用不统一编址时,进行输入输出操作的指令是 C 。-- 8精选文库A、控制指令 B、访存指令 C、输入输出指令 D、伪指令132、水平型微指令的特点是 A。A、一次可以完成多个操作 B、微指令的操作控制字段不进行编码C、微指令的格式简短 D、采用微操作码133、在微程序控制器中,机器指令与微指令的关系是 B。A、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行C、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行134、通常一地址格式的算术运算指令,另一个操作数隐含在 A中。A、累加器 B、通用寄存器 C、操作数寄存器 D、堆栈135、中断向量地址是 C 。A、子程序入口地址 B、中断服务程序入口地址 C、中断服务程序入口地址的地址 D、逻辑地址136、在微程序控制器中,机器指令与微指令的关系是 B。A、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行C、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行137、程序计数器 PC属于B。A、运算器 B、控制器 C、存储器 D、输入设备138、当[x]反=1.1111时,对应的真值是 A 。A、-0 B、-15/16 C、-1/16 D、-1139、通常一地址格式的算术运算指令,另一个操作数隐含在 A 中。A、累加器 B、通用寄存器 C、操作数寄存器 D、程序计数器140、在整数定点机中,下述说法正确的是 B 。A、原码和反码不能表示- 1,补码可以表示- 1 B、三种机器数均可表示- 1C、三种机器数均可表示- 1,且三种机器数的表示范围相同 D、以上都不对141、当[x]反=1.1111时,对应的真值是 A 。A、-0 B、-15/16 C、-1/16 D、-1142、垂直型微指令的特点是 C。A、微指令格式垂直表示 B、控制信号经过编码产生 C、采用微操作码 D、一次可以完成多个操作143、在微程序控制器中,机器指令与微指令的关系是 B。A、每一条机器指令由一条微指令来执行 B、每一条机器指令由若干条微指令组成的微程序来解释执行C、若干条机器指令组成的程序可由一个微程序来执行 D、微指令由机器指令来执行144、若要表示 0-999中的任意一个十进制数,最少需要 C 位二进制数。A、6 B、8 C、10 D、1000145、直接寻址的无条件转移指令功能是将指令中的地址码送入 A。-- 9精选文库A、PCB、地址寄存器C、累加器D、指令寄存器146、程序员编程所用的地址叫做AA、逻辑地址B、物理地址C、真实地址D、伪地址147、若要表示0-999中的任意一个十进制数,最少需要C位二进制数。A、6B、8C、10D、1000148、基址寻址方式中,操作数的有效地址是A。A、基址寄存器内容加上形式地址(位移量)B、程序计数器内容加上形式地址C、变址寄存器内容加上形式地址D、逻辑地址二、填空题1、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言。2、系统总线按传输内容的不同分为数据总线、地址总线和控制总线。3、存储器可分为主存和辅存,程序必须存于主存内,CPU才能执行其中的指令。4、主存和Cache的地址映像方法有直接映像、全相联映像、组相联映像。5、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。6、存储器可分为主存和辅存,程序必须存于主存内,CPU才能执行其中的指令。7、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言。8、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用、DMA和CPU交替访问主存9、一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。10、存放欲执行指令的寄存器是IR。11、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言。12、计算机唯一能直接执行的语言是机器语言。13、Cache的命中率是指CPU要访问的信息与在Cache中的比率。14、计算机存储数据的基本单位为比特Bit。15、主存和Cache的地址映像方法有直接映像、全相联映像、组相联映像。16、Cache的命中率是指CPU要访问的信息与在Cache中的比率,命中率与Cache的块长和容量有关。17、Cache的命中率是指CPU要访问的信息与在Cache中的比率。18、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是并行工作的。19、计算机存储数据的基本单位为比特Bit。20、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。21、设x25,则[x]补=0.11001,[1x]补=0.011001,[1x]补=0.0011001,[-x]补=1.00111。322422、三级存储系统是指Cache、主存、辅存。23、计算机唯一能直接执行的语言是机器语言24、在总线的异步通信方式中,通信的双方可以通过不互锁、半互锁和全互锁三种类型联络。25、操作数的地址在寄存器中的寻址方式是寄存器间接寻址;操作数的地址在主存储器中的寻址方式是存储器间接寻址。26、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。27、一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。28、Cache的命中率是指CPU要访问的信息与在Cache中的比率。29、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是-- 10精选文库并行工作的,且DMA方式主程序与信息传送是并行进行的。30、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。31、主存和Cache的地址映像方法有直接映像、全相联映像、组相联映像。32、一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。33、三级存储系统是指Cache、主存、辅存。34、在用户编程所用的各种语言中,与计算机本身最为密切的语言是汇编语言,计算机唯一能直接执行的语言是机器语言。35、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。36、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用、DMA和CPU交替访问主存。37、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是并行工作的,且DMA方式主程序与信息传送是并行进行的。38、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其中操作码占6位,地址码占30位。39、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得F4H,算术右移一位得9DH。40、Cache的命中率是指CPU要访问的信息与在Cache中的比率。41、设x25,则[x]补=0.11001,[1x]补=0.011001,[1x]补=0.0011001,[-x]补=1.00111。322442、Cache的命中率是指CPU要访问的信息与在Cache中的比率。43、设机器数字长8位(含1位符号位),若机器数BCH为原码,则逻辑右移一位得5EH、算术右移一位得9EH。44、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是并行工作的,且DMA方式主程序与信息传送是并行进行的。45、设机器数字长8位(含1位符号位),若机器数BEH为原码,则逻辑右移一位得5FH、算术右移一位得9FH。46、Cache的命中率是指CPU要访问的信息与在Cache中的比率,命中率与Cache的块长和容量有关。47、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得F4H,算术右移一位得9DH。48、操作数的地址在主存储器中的寻址方式是存储器间接寻址。49、采用浮点数表示时,若尾数为规格化形式,则浮点数的表示范围取决于阶码的位数,精度取决于尾数的位数,数符确定浮点数的正负。50、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-28,寄存器内容为E4H;对应于十进制数28,寄存器内容为1CH。51、在浮点加减运算中,对阶时需小阶向大阶看齐,即小阶的尾数向右移位,每移一位,阶码加1,直到两数的阶码相等为止。52、设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得F4H,算术右移一位得9DH。53、虚拟存储器指的是主存-辅存层次,它可给用户提供一个比实际主存空间大得多的虚拟地址空间。54、在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用、DMA和CPU交替访问主存。2555、设x=32

,则[x]补=0.11001,[1x]补=0.011001,[1x]补=0.0011001,[-x]补=1.00111。2456、主机与设备交换信息的控制方式中,程序查询方式主机与设备是串行工作的,中断方式和DMA方式主机与设备是并行工作的,且DMA方式主程序与信息传送是并行进行的。57、计算机操作的最小单位时间是 时钟周期-- 11精选文库58、采用浮点数表示时,若尾数为规格化形式,则浮点数的表示范围取决于阶码的位数,精度取决于尾数的位数,数符确定浮点数的正负。59、微指令格式可分为垂直型和水平型两类60、对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数地址,其中一个操作数通常隐含在累加器中。61、采用浮点数表示时,若尾数为规格化形式,则浮点数的表示范围取决于阶码的位数,精度取决于尾数的位数,数符确定浮点数的正负。62、已知[x]补=1.1010100,则x=-0.0101100,[1x]补=1.1101010。263、在微程序控制器中,一条机器指令对应一个微程序,若某机有35条机器指令,通常可对应38个微程序。64、操作数由指令直接给出的寻址方式为直接寻址;操作数的地址在寄存器中的寻址方式是寄存器间接寻址;操作数的地址在主存储器中的寻址方式是存储器间接寻址。65、操作数由指令直接给出的寻址方式为直接寻址。66、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其中操作码占6位,地址码占30位。67、已知[x]补=1.1010100,则x=-0.0101100,[1x]补=1.1101010。268、对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数地址,其中一个操作数通常隐含在累加器中。69、微指令格式可分为垂直型和水平型两类70、对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数地址,其中一个操作数通常隐含在累加器中。71、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其中操作码占6位,地址码占30位。72、设机器数字长8位(含1位符号位),若机器数BCH为原码,则逻辑右移一位得5EH、算术右移一位得9EH。73、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-26,寄存器内容为E6H;对应于十进制数26,寄存器内容为1AH。74、75、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其中操作码占6位,地址码占30位。76、计算机操作的最小单位时间是时钟周期77、设寄存器位数为8位,机器数采用补码形式(含1位符号位)。对应于十进制数-28,寄存器内容为E4H;对应于十进制数28,寄存器内容为1CH。78、计算机操作的最小单位时间是时钟周期79、在微程序控制器中,一条机器指令对应一个微程序,若某机有35条机器指令,通常可对应38个微程序。80、某机采用三地址格式指令,共能完成50种操作,若机器可在1K地址范围内直接寻址,则指令字长应取36位,其中操作码占6位,地址码占30位。81、在微程序控制器中,一条机器指令对应一个微程序,若某机有35条机器指令,通常可对应38个微程序。三、应用题1、已知接收到的汉明码为 0111101(按配偶原则配置),试问欲传送的信息是什么?( 15分)P1=1 3 5 7=1P2=2 3 6 7=1-- 12精选文库P4=4567=1P4P2P1=111,第7位出错,可纠正为0111100,故欲传送的信息为11002、假设阶码取3位,尾数取6位(均不包括符号位),试用浮点数的加减运算来计算。(15分)[2513][249]1616计算过程略 [x+y]补=00,101;00.1000103、已知接收到的汉明码为0111101(按配偶原则配置),试问欲传送的信息是什么?(10分)P1=1357=1P2=2367=1P4=4567=1P4P2P1=111,第7位出错,可纠正为0111100,故欲传送的信息为11004CPU共有16根地址线,8根数据线,并用MREQ作为访存控制信号(低电平有效),用WR/写控制信号、设作为读(高电平为读,低电平为写)。现有芯片及各种门电路(门电路自定),如图所示。画出CPU与存储器的连接图,要求:1、存储芯片地址空间分配为:0-8191为系统程序区;8192-32767为用户程序区。2、指出选用的存储芯片类型及数量。3、详细画出片选逻辑。20分)5、设浮点数字长 16位,其中阶码 5位(含1位阶符),尾数11位(含1位数符),写出十进制数- 29/1024对应的浮点规格化数的原码、补码、反码和阶码用移码、尾数用补码的形式。 (15分)[x]原=1,0100;1.1110100000[x]补=1,1100;1.0001100000[x]反=1,1011;1.0001011111浮点规格化数的阶码用移码、尾数用补码: 0,1100;1.0001100000-- 13精选文库6、已知接收到的汉明码为 0110101(按配偶原则配置),试问欲传送的信息是什么?( 10分)1357=1P=1P2=2367=1P=4567=04P4P2P1=011,第3位出错,可纠正为0100101,故欲传送的信息为01017、假设阶码取3位,尾数取6位(均不包括符号位),计算下列题目(其中若尾数相乘采用Booth算法,尾数相除采用补码除法)。(15分)[2315][249]1616计算过程略 [xy]补=00,111;11.0111108、假设阶码取 3位,尾数取 6位(均不包括符号位),计算下列题目(其中若尾数相乘采用 Booth算法,尾数相除采用补码除法)。(16分)[223][246]1616计算过程略 [xy]补=00,011;11.011109、假设阶码取 3位,尾数取 6位(均不包括符号位),计算下列题目(其中若尾数相乘采用 Booth算法,尾数相除采用补码除法)。(15分)[22 3][24 6 ]16 16计算过程略 [xy]补=00,011;11.0111010、设浮点数字长 16位,其中阶码 5位(含1位阶符),尾数11位(含1位数符),写出十进制数- 29/1024对应的浮点规格化数的原码、补码、反码和阶码用移码、尾数用补码的形式。 (15分)[x]原=1,0100;1.1110100000[x]补=1,1100;1.0001100000[x]反=1,1011;1.0001011111浮点规格化数的阶码用移码、尾数用补码: 0,1100;1.000110000011、设CPU共有16根地址线,8根数据线,并用 MREQ作为访存控制信号(低电平有效) ,用WR作为读/写控制信号(高电平为读,低电平为写) 。现有芯片及各种门电路(门电路自定) ,如图所示。画出 CPU与存储器的连接图,要求:1、存储芯片地址空间分配为: 0-8191为系统程序区; 8192-32767为用户程序区;最大 4K地址空间为系统程序工作区。-- 14精选文库2、指出选用的存储芯片类型及数量。3、详细画出片选逻辑。(15分)根据主存地址空间分配,0-8191为系统程序区,选用1片8K8位ROM芯片8192-32767用户程序区,选用3片8K8位RAM芯片;最大4K地址空间为系统程序工作区,选用2片4K4位RAM芯片,即12、在磁表面存储器中,设写入代码是 11010011,试画出不归零制( NRZ),调相制(PM)和调频制( FM)的写电流波形,并指出哪些有自同步能力。 (15分)13、设浮点数字长 16位,其中阶码 5位(含1位阶符),尾数11位(含1位数符),写出十进制数- 29/1024对应的浮点规格化数的原码、补码、反码和阶码用移码、尾数用补码的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论