模拟电子从入门到精通教程-电子技术第17讲(触发器、计数器)课件_第1页
模拟电子从入门到精通教程-电子技术第17讲(触发器、计数器)课件_第2页
模拟电子从入门到精通教程-电子技术第17讲(触发器、计数器)课件_第3页
模拟电子从入门到精通教程-电子技术第17讲(触发器、计数器)课件_第4页
模拟电子从入门到精通教程-电子技术第17讲(触发器、计数器)课件_第5页
已阅读5页,还剩107页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第17讲第14章时序逻辑电路14.3计数器14.1触发器14.1.3J-K触发器第17讲第14章时序逻辑电路14.3计数器1411.维持—阻塞型J-K触发器(边沿触发)—类型及符号

QQRSJKCPQQRSJKCP有2种类型:CP上升沿触发CP下降沿触发14.1.3J-K触发器1.维持—阻塞型J-K触发器(边沿触发)—类型及符号2维持—阻塞型J-K触发器(续)QQRSJKCPR复位端S置位端R=0,S=1时Q=0R=1,S=0时Q=1正常工作时R=1,S=1R、S端功能CP下降沿触发的J-K触发器的R、S功能相同维持—阻塞型J-K触发器(续)QQRSJKCPR复位端3

J、K控制端的功能QQRSJKCPCP上升沿触发维持—阻塞型J-K触发器(续)JKCPQn+1说明00Qn保持010清0101置111Qn翻转0,1QnCP下降沿触发的J-K触发器J、K功能相同,只是在CP下降沿触发J、K控制端的功能QQRSJKCPCP上升沿触发维持—阻塞4用J-K触发器构成2分频器QQRSJKCPCP10CPQQ当JK=11时,在CP上升沿翻转FQ=FCP/2RS,JK甩空或通过4.7k的电阻接高电平CPQ2用J-K触发器构成2分频器QQRSJKCPCP10CPQQ当5QQRSJKCPQQRSJKCPCP2个2分频器级联组成4分频器F2Q=FCP/42Q1QCP2Q4QQRSJKCPQQRSJKCPCP2个2分频器级联组成4分6QQRSJKCP10CPQQ当JK=11时,在CP下降沿翻转用CP下降沿触发的J-K触发器构成2分频器CPQQRSJKCP10CPQQ当JK=11时,在CP下降沿翻转72.主从型J-K触发器符号QQRSJKCP在CP上升沿时,接收J、K信息,Q不变化在CP下降沿时,根据接收到的J、K信息,Q变化JKQn+100Qn01010111QnCP2.主从型J-K触发器符号QQRSJKCP在CP上8主从型J-K触发器工作波形图举例JKQn+100Qn01010111Qn0CPJKQ置1清0翻转翻转CP接收JK信号Q状态转变主从型J-K触发器工作波形图举例JKQn+9有多个J、K控制端的J-K触发器QQRSJ1K1CPJ2K2&&JKJ=J1•J2K=K1•K2有多个J、K控制端的J-K触发器QQRSJ1K1CPJ2K210触发器课堂练习题目:时钟CP及输入信号D的波形如图所示,试画出各触发器输出端Q的波形,设各输出端Q的初始状态=0.JKQ1DCPQ2JKQ1DCPQ3触发器课堂练习题目:时钟CP及输入信号D的波形如图所示,试11触发器课堂练习(续)JKQ1DCPQ2CPDQ2(J)KQ3JKQ1DCPQ3维-阻型J-K触发器主从型J-K触发器J=0、K=1时,CPQ=0J=1、K=0时,CPQ=1触发器课堂练习(续)JKQ1DCPQ2CPDQ2(J)KQ31214.3计数器14.3.1二进制计数器二进制数:用0和1两个数字表示,加1计数,逢2进10000+)10001+)10010第0位的1相当于十进制的1第1位的1相当于十进制的214.3计数器14.3.1二进制计数器二进制数:用0和13二进制数4位二进制数:Q3Q2Q1Q0位数:3210权重:84218421码相当于十进制数:8Q3+4Q2+2Q1+1Q0

例:Q3Q2Q1Q0=1010B=81+40+21+10=10DB代表二进制数

(Binary)D代表十进制数(Decimal)二进制数4位二进制数:Q3Q2Q1144位二进制表示的最大数为:1111B=8+4+2+1=15D=8位二进制表示的最大数为:11111111B=16位二进制表示的最大数为:

二进制数所表示数的范围:4位二进制表示的最大数为:8位二进制表示的最大数为:16位二154位二进制加法计数器状态转换表CPQ3Q2Q1Q0

000001000120010300114010050101601107011181000要求:每来一个CP,计数器加1CPQ3Q2Q1Q0

910011010101110111211001311011411101511111600004位二进制加法计数器状态转换表CPQ3Q2Q1161.异步二进制加法计数器用触发器组成计数器QQRSJKJKQn+100Qn01010111QnCP上升沿触发例:用维—阻型J-K触发器组成异步二进制加法计数器由JK=11控制触发器翻转计数1.异步二进制加法计数器用触发器组成计数器QQRSJKJ17用4个维—阻型J-K触发器组成4位异步二进制加法计数器QQRSJKQQRSJKQQRSJKQQRSJKR清0脉冲进位脉冲Q0Q1Q2Q3CP计数脉冲用4个维—阻型J-K触发器组成QQRSJKQQRSJKQQR184位异步二进制加法计数器时序图12345678910111213141516CPQ0Q1Q2Q3000010001000100011110000异步:各触发器不同时翻转,从低位到高位依次翻转CP的上升沿Q0翻转Q0的上升沿Q1翻转Q1的上升沿Q2翻转Q2的上升沿Q3翻转QQRSJKQQRSJKQQRSJKQQRSJKRQ0Q1Q2Q3CP4位异步二进制加法1234194位异步二进制加法计数器状态转换表CPQ3Q2Q1Q0

000001000120010300114010050101601107011181000CPQ3Q2Q1Q0

91001101010111011121100131101141110151111160000每16个CP循环一周4位异步二进制加法计数器状态转换表CPQ3Q2Q202.同步二进制加法计数器同步:每个触发器都用同一个CP触发,要翻转时同时翻转设计方法:用低位的Q控制高位的J、K,决定其翻转还是不翻转。JK=00时,不翻转(保持原状)JK=11时,翻转JKQn+100Qn01010111QnJ-K触发器真值表2.同步二进制加法计数器同步:每个触发器都用同一个CP触21分析状态转换表,找出控制规律:CPQ3Q2Q1Q0

000001000120010300114010050101601107011181000(1)Q0的翻转:每来一个CP,Q0翻转一次(2)Q1的翻转:Q0=1时,再来一个CP,Q1翻转一次(3)Q2的翻转:Q1Q0=11时,再来一个CP,Q2翻转一次(4)Q3的翻转:Q2Q1Q0=111时,再来一个CP,Q3翻转一次CPQ3Q2Q1Q0

91001101010111011121100131101141110151111160000分析状态转换表,找出控制规律:CPQ3Q2Q122QQRSJKQQRSJKQQRSJKQQRSJK同步二进制加法计数器设计用维—阻型J-K触发器(1)Q0的翻转:每来一个CP,Q0翻转一次R清0脉冲CP(2)Q1的翻转:Q0=1时,再来一个CP,Q1翻转一次(3)Q2的翻转:Q1Q0=11时,再来一个CP,Q2翻转一次&Q1Q0Q0Q1Q2Q3JK=11J,K=Q0J,K=(Q1•Q0)(4)Q3的翻转:Q2Q1Q0=111时,再来一个CP,Q3翻转一次J,K=(Q2•Q1•Q0)&Q2Q1Q0QQRSJKQQRSJKQQRSJKQQRSJK同步二进制加23同步二进制加法计数器QQRSJKQQRSJKQQRSJKQQRSJKR清0脉冲CP&Q1Q0Q0Q1Q2Q3&Q2Q1Q0同步二进制加法计数器的波形图与异步二进制加法计数器的画法相同,状态转换表也相同,但是...波形图同步二进制加法计数器QQRSJKQQRSJKQQRSJKQQ244位同步二进制加法计数器时序图12345678910111213141516CPQ0Q1Q2Q3000010001000100011110000同步计数器各触发器在同一时刻翻转而异步计数器各触发器翻转时刻不同,低位的领先,高位的迟后,延迟时间为纳秒(ns)级4位同步二进制加法计数器时序图12325十进制数用0~9十个数字表示,而数字电路中使用二进制,所以须用二进制数给十进制数编码14.3.2十进制计数器编码方法:用4位二进制数表示1位十进制数,称为二—十进制编码,又称BCD码(BCD—BinaryCodedDecimal)二进制数用8421码十进制数:用0~9共十个数字表示所以,用十个4位二进制数表示0~9十进制数用0~9十个数字表示,而14.3.2十进制计数器编26CPQ3Q2Q1Q0101010111011121100131101141110151111CPQ3Q2Q1Q0

00000100012001030011401005010160110701118100091001十进制数的编码方法例:3位十进制数:100,用BCD码表示100000100000000BCD码十进制数CPQ3Q2Q1Q0CPQ3Q2Q127异步十进制加法计数器设计(用下降沿触发的维—阻型J-K触发器)JKQn+100Qn01010111QnQQRSJKCP在CP时,根据JK状态Q变化异步十进制加法计数器设计JKQn+1QQRSJK28异步十进制加法计数器设计(用下降沿触发的维—阻型J-K触发器)CPQ3Q2Q1Q0

00000100012001030011401005010160110701118100091001分析状态转换表,找出JK控制规律:(1)CP时,Q0翻转,JK=11(2)Q0时,Q1翻转(3)Q1时,Q2翻转,JK=111010100000(5)当Q3=1(Q3=0)且Q0时,将Q1清0(4)Q0时,Q3翻转,且Q2Q1=11时,Q3由0翻转成1

Q2Q1=00时,Q3被清成0异步十进制加法计数器设计CPQ3Q2Q1Q0分29RQQRSJKQQRSJKQQRSJKQQRSJK(1)CP时,Q0翻转,JK=11异步十进制加法计数器设计(用下降沿触发的维—阻型J-K触发器)CPQ0Q1Q2Q3(2)Q0时,Q1翻转(3)Q1时,Q2翻转,JK=11&(4)Q0时,Q3翻转,且Q2Q1=11时,Q3由0翻转成1

Q2Q1=00时,Q3被清成0(5)当Q3=1(Q3=0)且Q0时,将Q1清0RQQRSJKQQRSJKQQRSJKQQRSJK(1)30异步十进制加法计数器(用下降沿触发的维—阻型J-K触发器)时序图12345678910CPQ0Q1Q2Q300001000100010001001000011000010101010101110异步十进制加法计数器时序图131十进制加法计数器

状态转换表CPQ3Q2Q1Q0

00000100012001030011401005010160110701118100091001100000每10个CP循环一周十进制加法计数器

状态转换表CPQ3Q2Q1Q32RQQRSJKQQRSJKQQRSJKQQRSJKCPQ0Q1Q2Q3&异步十进制加法计数器2个十进制计数器组成1个100进制计数器Q3Q2Q1Q0CPR异步十进制加法计数器Q3Q2Q1Q0CPR异步十进制加法计数器Q3Q2Q1Q0CPR异步十进制加法计数器CP进位脉冲个位数十位数RQ3由1变成0时,向十位数送一个进位脉冲,使十位数计一个数,同时个位数全变成0000RQQRSJKQQRSJKQQRSJKQQRSJKCPQ3314.3.4数字集成电路计数器常用数字集成电路计数器芯片举例:74LS1604位同步十进制加法计数器,直接清除74LS1614位同步二进制加法计数器,直接清除74LS1624位同步十进制加法计数器,同步清除74LS1634位同步二进制加法计数器,同步清除74LS1904位同步十进制加/减法计数器74LS1914位同步二进制加/减法计数器74LS1924位同步十进制加/减法计数器,带清除74LS1934位同步二进制加/减法计数器,带清除14.3.4数字集成电路计数器常用数字集成电路计数器芯片举341.集成计数器74LS90(国产T4290)的逻辑结构及功能74LS90-2分频和5分频的十进制计数器52&&CPACPBS9(1)S9(2)R0(2)R0(1)QDQAQCQB时钟输出控制信号(下降沿触发)一位二进制计数器三位五进制计数器1.集成计数器74LS90(国产T4290)的逻辑结构3574LS90的功能(计数功能)2分频器(二进制计数器)(五进制计数器)5分频器CPAQAn+1QAnCPBQDQCQB00001001201030114100500052&&CPACPBS9(1)R0(2)R0(1)QDQAQCQBS9(2)74LS90的功能(计数功能)2分频器(二进制计数器)(五36S9(2)52&&CPACPBS9(1)R0(2)R0(1)QDQAQCQB74LS90的功能(置9端、清0端的功能)R0(1)R0(2)S9(1)S9(2)功能11任一为0清0(QDQCQBQA=0000)任意11置9(QDQCQBQA=1001)任一为0任一为0计数S9(2)52&&CPACPBS9(1)R0(2)R0372.由74LS90构成任意进制计数器S9(2)52&&CPACPBS9(1)R0(2)R0(1)QDQAQCQB(1)用一片74LS90组成BCD码异步十进制计数器计数转换状态表如下:清0R0(1)=1R0(2)=1计数R0(1)=0R0(2)=0QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP74LS902.由74LS90构成任意进制计数器S9(2)52&38CPAQDQCQBQA0000010001200103001140100

用74LS90组成的异步十进制计数器转换状态表每一个CPA的下降沿,QA翻转一次每一个QA的下降沿(1→0),QB翻转一次CPAQDQCQBQA

50101

60110701118100091001100000五进制CPAQDQCQBQA39(2)用一片74LS90组成六进制计数器CPAQCQBQA0000100120103011410051016110QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP进位脉冲计数脉冲当QCQB=11时,将输出清0000先接成十进制计数器(2)用一片74LS90组成六进制计数器CPAQCQ40(2)用一片74LS90组成六进制计数器(续)波形图CPAQCQBQA0000100120103011410051016000CPQAQBQC123456000100100110001101000(2)用一片74LS90组成六进制计数器(续)波形图CPA41总结:用一片74LS90设计N进制计数器的一般方法第N个CP脉冲后,由输出端的“1”去控制清0端R0(1)、R0(2),将输出端全部清0练习1:下图是几进制计数器?答:8进制QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP74LS90输出端状态的变化范围:0000~0111总结:用一片74LS90设计N进制计数器的一般方法第N42练习2:下图是几进制计数器?答:7进制QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP&74LS90练习2:下图是几进制计数器?答:7进制QDQC43练习3:九进制计数器如何设计?第9个CP脉冲后,QDQCQBQA=1001时,用QD和QA的1去R0(1)、R0(2)将输出清0即:CP9

10010000练习3:九进制计数器如何设计?第9个CP脉冲后,QDQCQ44用一片74LS90设计九进制计数器QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP74LS90用一片74LS90设计九进制计数器QDQC45(3)用2片74LS90组成100进制计数器方法:用2个十进制计数器级联,框图如下:CP计数脉冲个位向十位的进位脉冲个位十位详细电路图如下:十进制计数器(74LS90)十进制计数器(74LS90)QD(3)用2片74LS90组成100进制计数器方法:用46QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP74LS90QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP74LS90十进制计数器十进制计数器用2片74LS90组成100进制计数器100进制计数器,计数范围:00~99十位个位QDQCQBQAS9(1)R047(4)用2片74LS90组成24进制计数器方法:先将每片74LS90构成十进制计数器,然后级联,组成100进制计数器,当输出出现:00100100时,将输出同时清0。十位=2个位=4即用十位的QB和个位的QC送R0(1)和R0(2),这样,计数范围变为00~23,即24进制计数器(4)用2片74LS90组成24进制计数器方法:先将每48用2片74LS90组成24进制计数器QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPA74LS90QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPA74LS90CP计数范围为00~23R0(1)、R0(2)同时为1,输出清0先接成100进制计数器用2片74LS90组成24进制计数器QDQC49(5)用2片74LS90组成37进制计数器方法:先将每片74LS90构成十进制计数器,然后级联,组成100进制计数器。当输出出现:00110111时,将输出同时清0。十位=3个位=7(5)用2片74LS90组成37进制计数器方法:先将每片50QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPA74LS90QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPA74LS90CP用2片74LS90组成37进制计数器&&计数范围为00~36,即37进制计数器QDQCQBQAS9(1)R051问题:1.如何用2片74LS90组成10~99任意进制的计数器?2.如何用3片74LS90组成100~999任意进制的计数器?模拟电子从入门到精通教程——电子技术第17讲(触发器、计数器)课件521.电子表电路CPCP为秒脉冲(周期为1秒)24进制计数器60进制计数器60进制计数器a~g7744874487448744874487448QD~QA秒显示00~59秒分显示00~59分小时显示00~23小时显示译码器数码管74LS90计数器14.3.5计数器应用举例1.电子表电路CPCP为秒脉冲(周期为1秒)24进制计数器653CP秒脉冲的产生晶体振荡器32.768kHz共32768分频由D触发器构成的2分频器CP1秒222CP秒脉冲的产生晶体振荡器32.768kHz共32768分频542.数字频率计-可测量一个数字信号ux的频率74LS9074LS90100进制计数器74487448QD~QAa~g71秒门控信号被测信号ux闸门CP显示译码器数码管&1秒内计数的个数即为信号频率问题二片74LS90级联能测的最高信号频率是多少?若信号频率在10000Hz以内,那么需要几片74LS90?2.数字频率计-可测量一个数字信号ux的频率74LS90755本课重点1.J-K触发器的符号及功能JKQn+100Qn01010111QnQQRSJKCPQQRSJKCP维-阻型CP上升沿触发CP下降沿触发2.会分析用J-K触发器组成的加法计数器的计数状态3.会设计用2片74LS90(T4290)构成100以内的任意进制计数器本课重点1.J-K触发器的符号及功能JKQn+56第17讲第14章时序逻辑电路14.3计数器14.1触发器14.1.3J-K触发器第17讲第14章时序逻辑电路14.3计数器14571.维持—阻塞型J-K触发器(边沿触发)—类型及符号

QQRSJKCPQQRSJKCP有2种类型:CP上升沿触发CP下降沿触发14.1.3J-K触发器1.维持—阻塞型J-K触发器(边沿触发)—类型及符号58维持—阻塞型J-K触发器(续)QQRSJKCPR复位端S置位端R=0,S=1时Q=0R=1,S=0时Q=1正常工作时R=1,S=1R、S端功能CP下降沿触发的J-K触发器的R、S功能相同维持—阻塞型J-K触发器(续)QQRSJKCPR复位端59

J、K控制端的功能QQRSJKCPCP上升沿触发维持—阻塞型J-K触发器(续)JKCPQn+1说明00Qn保持010清0101置111Qn翻转0,1QnCP下降沿触发的J-K触发器J、K功能相同,只是在CP下降沿触发J、K控制端的功能QQRSJKCPCP上升沿触发维持—阻塞60用J-K触发器构成2分频器QQRSJKCPCP10CPQQ当JK=11时,在CP上升沿翻转FQ=FCP/2RS,JK甩空或通过4.7k的电阻接高电平CPQ2用J-K触发器构成2分频器QQRSJKCPCP10CPQQ当61QQRSJKCPQQRSJKCPCP2个2分频器级联组成4分频器F2Q=FCP/42Q1QCP2Q4QQRSJKCPQQRSJKCPCP2个2分频器级联组成4分62QQRSJKCP10CPQQ当JK=11时,在CP下降沿翻转用CP下降沿触发的J-K触发器构成2分频器CPQQRSJKCP10CPQQ当JK=11时,在CP下降沿翻转632.主从型J-K触发器符号QQRSJKCP在CP上升沿时,接收J、K信息,Q不变化在CP下降沿时,根据接收到的J、K信息,Q变化JKQn+100Qn01010111QnCP2.主从型J-K触发器符号QQRSJKCP在CP上64主从型J-K触发器工作波形图举例JKQn+100Qn01010111Qn0CPJKQ置1清0翻转翻转CP接收JK信号Q状态转变主从型J-K触发器工作波形图举例JKQn+65有多个J、K控制端的J-K触发器QQRSJ1K1CPJ2K2&&JKJ=J1•J2K=K1•K2有多个J、K控制端的J-K触发器QQRSJ1K1CPJ2K266触发器课堂练习题目:时钟CP及输入信号D的波形如图所示,试画出各触发器输出端Q的波形,设各输出端Q的初始状态=0.JKQ1DCPQ2JKQ1DCPQ3触发器课堂练习题目:时钟CP及输入信号D的波形如图所示,试67触发器课堂练习(续)JKQ1DCPQ2CPDQ2(J)KQ3JKQ1DCPQ3维-阻型J-K触发器主从型J-K触发器J=0、K=1时,CPQ=0J=1、K=0时,CPQ=1触发器课堂练习(续)JKQ1DCPQ2CPDQ2(J)KQ36814.3计数器14.3.1二进制计数器二进制数:用0和1两个数字表示,加1计数,逢2进10000+)10001+)10010第0位的1相当于十进制的1第1位的1相当于十进制的214.3计数器14.3.1二进制计数器二进制数:用0和69二进制数4位二进制数:Q3Q2Q1Q0位数:3210权重:84218421码相当于十进制数:8Q3+4Q2+2Q1+1Q0

例:Q3Q2Q1Q0=1010B=81+40+21+10=10DB代表二进制数

(Binary)D代表十进制数(Decimal)二进制数4位二进制数:Q3Q2Q1704位二进制表示的最大数为:1111B=8+4+2+1=15D=8位二进制表示的最大数为:11111111B=16位二进制表示的最大数为:

二进制数所表示数的范围:4位二进制表示的最大数为:8位二进制表示的最大数为:16位二714位二进制加法计数器状态转换表CPQ3Q2Q1Q0

000001000120010300114010050101601107011181000要求:每来一个CP,计数器加1CPQ3Q2Q1Q0

910011010101110111211001311011411101511111600004位二进制加法计数器状态转换表CPQ3Q2Q1721.异步二进制加法计数器用触发器组成计数器QQRSJKJKQn+100Qn01010111QnCP上升沿触发例:用维—阻型J-K触发器组成异步二进制加法计数器由JK=11控制触发器翻转计数1.异步二进制加法计数器用触发器组成计数器QQRSJKJ73用4个维—阻型J-K触发器组成4位异步二进制加法计数器QQRSJKQQRSJKQQRSJKQQRSJKR清0脉冲进位脉冲Q0Q1Q2Q3CP计数脉冲用4个维—阻型J-K触发器组成QQRSJKQQRSJKQQR744位异步二进制加法计数器时序图12345678910111213141516CPQ0Q1Q2Q3000010001000100011110000异步:各触发器不同时翻转,从低位到高位依次翻转CP的上升沿Q0翻转Q0的上升沿Q1翻转Q1的上升沿Q2翻转Q2的上升沿Q3翻转QQRSJKQQRSJKQQRSJKQQRSJKRQ0Q1Q2Q3CP4位异步二进制加法1234754位异步二进制加法计数器状态转换表CPQ3Q2Q1Q0

000001000120010300114010050101601107011181000CPQ3Q2Q1Q0

91001101010111011121100131101141110151111160000每16个CP循环一周4位异步二进制加法计数器状态转换表CPQ3Q2Q762.同步二进制加法计数器同步:每个触发器都用同一个CP触发,要翻转时同时翻转设计方法:用低位的Q控制高位的J、K,决定其翻转还是不翻转。JK=00时,不翻转(保持原状)JK=11时,翻转JKQn+100Qn01010111QnJ-K触发器真值表2.同步二进制加法计数器同步:每个触发器都用同一个CP触77分析状态转换表,找出控制规律:CPQ3Q2Q1Q0

000001000120010300114010050101601107011181000(1)Q0的翻转:每来一个CP,Q0翻转一次(2)Q1的翻转:Q0=1时,再来一个CP,Q1翻转一次(3)Q2的翻转:Q1Q0=11时,再来一个CP,Q2翻转一次(4)Q3的翻转:Q2Q1Q0=111时,再来一个CP,Q3翻转一次CPQ3Q2Q1Q0

91001101010111011121100131101141110151111160000分析状态转换表,找出控制规律:CPQ3Q2Q178QQRSJKQQRSJKQQRSJKQQRSJK同步二进制加法计数器设计用维—阻型J-K触发器(1)Q0的翻转:每来一个CP,Q0翻转一次R清0脉冲CP(2)Q1的翻转:Q0=1时,再来一个CP,Q1翻转一次(3)Q2的翻转:Q1Q0=11时,再来一个CP,Q2翻转一次&Q1Q0Q0Q1Q2Q3JK=11J,K=Q0J,K=(Q1•Q0)(4)Q3的翻转:Q2Q1Q0=111时,再来一个CP,Q3翻转一次J,K=(Q2•Q1•Q0)&Q2Q1Q0QQRSJKQQRSJKQQRSJKQQRSJK同步二进制加79同步二进制加法计数器QQRSJKQQRSJKQQRSJKQQRSJKR清0脉冲CP&Q1Q0Q0Q1Q2Q3&Q2Q1Q0同步二进制加法计数器的波形图与异步二进制加法计数器的画法相同,状态转换表也相同,但是...波形图同步二进制加法计数器QQRSJKQQRSJKQQRSJKQQ804位同步二进制加法计数器时序图12345678910111213141516CPQ0Q1Q2Q3000010001000100011110000同步计数器各触发器在同一时刻翻转而异步计数器各触发器翻转时刻不同,低位的领先,高位的迟后,延迟时间为纳秒(ns)级4位同步二进制加法计数器时序图12381十进制数用0~9十个数字表示,而数字电路中使用二进制,所以须用二进制数给十进制数编码14.3.2十进制计数器编码方法:用4位二进制数表示1位十进制数,称为二—十进制编码,又称BCD码(BCD—BinaryCodedDecimal)二进制数用8421码十进制数:用0~9共十个数字表示所以,用十个4位二进制数表示0~9十进制数用0~9十个数字表示,而14.3.2十进制计数器编82CPQ3Q2Q1Q0101010111011121100131101141110151111CPQ3Q2Q1Q0

00000100012001030011401005010160110701118100091001十进制数的编码方法例:3位十进制数:100,用BCD码表示100000100000000BCD码十进制数CPQ3Q2Q1Q0CPQ3Q2Q183异步十进制加法计数器设计(用下降沿触发的维—阻型J-K触发器)JKQn+100Qn01010111QnQQRSJKCP在CP时,根据JK状态Q变化异步十进制加法计数器设计JKQn+1QQRSJK84异步十进制加法计数器设计(用下降沿触发的维—阻型J-K触发器)CPQ3Q2Q1Q0

00000100012001030011401005010160110701118100091001分析状态转换表,找出JK控制规律:(1)CP时,Q0翻转,JK=11(2)Q0时,Q1翻转(3)Q1时,Q2翻转,JK=111010100000(5)当Q3=1(Q3=0)且Q0时,将Q1清0(4)Q0时,Q3翻转,且Q2Q1=11时,Q3由0翻转成1

Q2Q1=00时,Q3被清成0异步十进制加法计数器设计CPQ3Q2Q1Q0分85RQQRSJKQQRSJKQQRSJKQQRSJK(1)CP时,Q0翻转,JK=11异步十进制加法计数器设计(用下降沿触发的维—阻型J-K触发器)CPQ0Q1Q2Q3(2)Q0时,Q1翻转(3)Q1时,Q2翻转,JK=11&(4)Q0时,Q3翻转,且Q2Q1=11时,Q3由0翻转成1

Q2Q1=00时,Q3被清成0(5)当Q3=1(Q3=0)且Q0时,将Q1清0RQQRSJKQQRSJKQQRSJKQQRSJK(1)86异步十进制加法计数器(用下降沿触发的维—阻型J-K触发器)时序图12345678910CPQ0Q1Q2Q300001000100010001001000011000010101010101110异步十进制加法计数器时序图187十进制加法计数器

状态转换表CPQ3Q2Q1Q0

00000100012001030011401005010160110701118100091001100000每10个CP循环一周十进制加法计数器

状态转换表CPQ3Q2Q1Q88RQQRSJKQQRSJKQQRSJKQQRSJKCPQ0Q1Q2Q3&异步十进制加法计数器2个十进制计数器组成1个100进制计数器Q3Q2Q1Q0CPR异步十进制加法计数器Q3Q2Q1Q0CPR异步十进制加法计数器Q3Q2Q1Q0CPR异步十进制加法计数器CP进位脉冲个位数十位数RQ3由1变成0时,向十位数送一个进位脉冲,使十位数计一个数,同时个位数全变成0000RQQRSJKQQRSJKQQRSJKQQRSJKCPQ8914.3.4数字集成电路计数器常用数字集成电路计数器芯片举例:74LS1604位同步十进制加法计数器,直接清除74LS1614位同步二进制加法计数器,直接清除74LS1624位同步十进制加法计数器,同步清除74LS1634位同步二进制加法计数器,同步清除74LS1904位同步十进制加/减法计数器74LS1914位同步二进制加/减法计数器74LS1924位同步十进制加/减法计数器,带清除74LS1934位同步二进制加/减法计数器,带清除14.3.4数字集成电路计数器常用数字集成电路计数器芯片举901.集成计数器74LS90(国产T4290)的逻辑结构及功能74LS90-2分频和5分频的十进制计数器52&&CPACPBS9(1)S9(2)R0(2)R0(1)QDQAQCQB时钟输出控制信号(下降沿触发)一位二进制计数器三位五进制计数器1.集成计数器74LS90(国产T4290)的逻辑结构9174LS90的功能(计数功能)2分频器(二进制计数器)(五进制计数器)5分频器CPAQAn+1QAnCPBQDQCQB00001001201030114100500052&&CPACPBS9(1)R0(2)R0(1)QDQAQCQBS9(2)74LS90的功能(计数功能)2分频器(二进制计数器)(五92S9(2)52&&CPACPBS9(1)R0(2)R0(1)QDQAQCQB74LS90的功能(置9端、清0端的功能)R0(1)R0(2)S9(1)S9(2)功能11任一为0清0(QDQCQBQA=0000)任意11置9(QDQCQBQA=1001)任一为0任一为0计数S9(2)52&&CPACPBS9(1)R0(2)R0932.由74LS90构成任意进制计数器S9(2)52&&CPACPBS9(1)R0(2)R0(1)QDQAQCQB(1)用一片74LS90组成BCD码异步十进制计数器计数转换状态表如下:清0R0(1)=1R0(2)=1计数R0(1)=0R0(2)=0QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP74LS902.由74LS90构成任意进制计数器S9(2)52&94CPAQDQCQBQA0000010001200103001140100

用74LS90组成的异步十进制计数器转换状态表每一个CPA的下降沿,QA翻转一次每一个QA的下降沿(1→0),QB翻转一次CPAQDQCQBQA

50101

60110701118100091001100000五进制CPAQDQCQBQA95(2)用一片74LS90组成六进制计数器CPAQCQBQA0000100120103011410051016110QDQCQBQAS9(1)S9(2)R0(1)R0(2)CPBCPACP进位脉冲计数脉冲当QCQB=11时,将输出清0000先接成十进制计数器(2)用一片74LS90组成六进制计数器CPAQCQ96(2)用一片74LS90组成六进制计数器(续)波形图CPAQCQBQA0000100120103011410051016000CPQAQBQC123456000100100110001101000(2)用一片74LS90组成六进制计数器(续)波形图CPA97总结:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论