四输入与非门电路版图设计_第1页
四输入与非门电路版图设计_第2页
四输入与非门电路版图设计_第3页
四输入与非门电路版图设计_第4页
四输入与非门电路版图设计_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-.z.成绩评定表学生**班级**专业电子科学与技术课程设计题目四输入与非门电路和幅员设计评语组长签字:成绩日期2013年月日-.z.课程设计任务书学院信息科学与工程学院专业电子科学与技术学生**杨光锐班级**1003040106课程设计题目四输入与非门电路和幅员设计实践教学要求与任务:1.用tanner软件中的S-Edit编辑四输入与非门电路原理图。2.用tanner软件中的TSpice对四输入与非门电路进展仿真并观察波形。3.用tanner软件中的L-Edit绘制四输入与非门幅员,并进展DRC验证。4.用tanner软件中的TSpice对幅员电路进展仿真并观察波形。5.用tanner软件中的layout-Edit对电路网表进展LVS检验观察原理图与幅员的匹配程度。工作方案与进度安排:第一周周一:教师布置课设任务,学生收集资料,做方案设计。周二:熟悉软件操作方法。周三~四:画电路图周五:电路仿真。第二周周一~二:画幅员。周三:幅员仿真。周四:验证。周五:写报告书,验收。指导教师:2012年月日专业负责人:2013年月日学院教学副院长:2013年月日-.z.目录1绪论12总结7参考文献8附录一:电路原理图网表9附录二:幅员网表10-.z.1绪论1.1设计背景tanner是用来IC幅员绘制软件,许多EDA系统软件的电路模拟局部是应用Spice程序来完成的,而tanner软件是一款学习阶段应用的幅员绘制软件,对于初学者是一个上手快,操作简单的EDA软件。Tanner集成电路设计软件是由TannerResearch公司开发的基于Windows平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit幅员编辑器在国内应用广泛,具有很高知名度。L-EditPro是TannerEDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工效劳,完全可以媲美百万美元级的IC设计软件。L-EditPro包含IC设计编辑器(LayoutEditor)、自动布线系统(StandardCellPlace&Route)、线上设计规则检查器〔DRC〕、组件特性提取器〔DeviceE*tractor〕、设计布局与电路netlist的比拟器(LVS)、CMOSLibrary、MarcoLibrary,这些模块组成了一个完整的IC设计与验证解决方案。L-EditPro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、准确的设计系统。1.2设计目标1.用tanner软件中的原理图编辑器S-Edit编辑四输入与非门电路原理图。2.用tanner软件中的W-Edit对四输入与非门电路进展仿真,并观察波形。3.用tanner软件中的L-Edit绘制四输入与非门幅员,并进展DRC验证。4.用W-Edit对四输入与非门的幅员电路进展仿真并观察波形。5.用tanner软件中的layout-Edit对四输入与非门进展LVS检验观察原理图与幅员的匹配程度。2四输入与非门电路2.1电路原理图用CMOS实现四输入与非门电路,PMOS和NMOS管进展全互补连接方式,栅极相连作为输入,电路上面是四个PMOS并联,PMOS的漏极与下面NMOS的漏极相连作为输出,POMS管的源极和衬底相连接高电平,NMOS管的源极与衬底相连接低电平;原理图如图2.1所示。图2.1四输入与非门电路原理图2.2与非门电路仿真观察波形给四输入与非门的输入加鼓励,高电平为Vdd=5V,低电平为Gnd,并添加输入输出延迟时间,进展仿真,并输出波形;波形图如下列图2.2所示。图2.2四输入与非门电路输入输出波形图由波形可以看出,当输入A,B,C,D都为高电平时,输出低电平;其它情况,也就是只要有一个零输出就为高电平。2.3与非门电路的幅员绘制用L-Edit幅员绘制软件对电路进展四输入与非门电路幅员绘制,同时进展DRC验证,查看输出结果,检查有无错误;幅员和输出结果如下列图2.3所示。图2.3四输入与非门电路幅员2.4四输入与非门幅员仿真观察波形同四输入与非门电路原理图仿真一样,添加鼓励、电源和地,同时观察输入输出波形;波形如下列图2.4所示。图2.4四输入与非门电路幅员输入输出波形图由波形可以看出,输入A,B,C,D都为高电平时,输出低电平;其它情况,也就是只要有一个零输出就为高电平。四输入与非门电路的幅员仿真波形与原理图的仿真输出波形根本一致,并且符合输入输出的逻辑关系,电路的设计正确无误。2.5LVS检查匹配用layout-Edit对反相器进展LVS检查验证,首先添加输入输出文件,选择要查看的输出,观察输出结果检查反相器电路原理图与幅员的匹配程度;输出结果如下列图2.5所示。图2.5四输入与非门电路LVS检查匹配图总结通过本次模拟电路幅员课程设计,我受益匪浅。不仅稳固我们已学的幅员工艺的理论知识,提高我们电子电路的设计水品,而且加强我们综合分析问题和解决问题的能力,进一步培养我们的实验技能和动手能力,启发我们创新意识及创新思维。在设计过程中我们将理论联系实际,在不断的改良设计中提高自己,完善自己的技能,到达了理论与实际的真正结合......在幅员设计的后期,模拟出波形时,还是遇到了一些困难,可能是因为移动文件改变了路径而出不了波形,但是在教师悉心的指导及同学的热情帮助下,我最终找出了问题的根源并顺利完成设计......参考文献[1]钟文耀,*美珠.CMOS电路模拟与设计—基于tanner.全华科技图书股份**印行,2006.[2]*刚等著.微电子器件与IC设计根底.第二版.科学,2009.[3]AlanHastings.TheArtofAnalogLayout.SecondEdition.电子工业.2013-.z.附录一:电路原理图网表*SPICEnetlistwrittenbyS-EditWin327.03*WrittenonJul5,2013at08:54:09*Wbe.optionsprobefilename="D:\study\tanner\S-Edit\tutorial\Q\guang.dat"+probesdbfile="D:\study\tanner\S-Edit\tutorial\Q\guang.sdb"+probetopmodule="Module0"*Maincircuit:Module0M1YDN16GndNMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM2N16CN19GndNMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM3N19BN22GndNMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM4N22AGndGndNMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM5YCVddVddPMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM6YDVddVddPMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM7YBVddVddPMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24uM8YAVddVddPMOSL=2uW=22uAD=66pPD=24uAS=66pPS=24u.include"D:\study\tanner\TSpice70\models\ml2_125.md".tran/op2n500nmethod=bdf.printtranv(Y)v(A)v(B)v(C)v(D)VsoueVddGnd5VsssAAGndPULSE(052n2n2n50n100n)VsssBBGndPULSE(052n2n2n60n120n)VsssCCGndPULSE(052n2n2n80n150n)VsssDDGndPULSE(052n2n2n110n160n)*Endofmaincircuit:Module0附录二:幅员网表*CircuitE*tractedbyTannerResearch'sL-EditVersion9.00/E*tractVersion9.00;*TDBFile:D:\study\tanner\S-Edit\tutorial\Q\guang.tdb*Cell:Cell0 Version1.22*E*tractDefinitionFile:D:\study\tanner\LEdit90\Samples\SPR\e*ample1\lights.e*t*E*tractDateandTime:07/05/2013-08:53.includeD:\study\tanner\TSpice70\models\ml2_125.md*Warning:LayerswithUnassignedAREACapacitance.*<PolyResistorID>*<Poly2ResistorID>*<NDiffResistorID>*<PDiffResistorID>*<PBaseResistorID>*<NWellResistorID>*Warning:LayerswithUnassignedFRINGECapacitance.*<Padment>*<Poly1-Poly2CapacitorID>*<PolyResistorID>*<Poly2ResistorID>*<NDiffResistorID>*<PDiffResistorID>*<PBaseResistorID>*<NWellResistorID>*Warning:LayerswithZeroResistance.*<Padment>*<Poly1-Poly2CapacitorID>*<NMOSCapacitorID>*<PMOSCapacitorID>M811031PMOSL=2uW=7u*M8DRAINGATESOURCEBULK(624.56411.5)M73911PMOSL=2uW=7u*M7DRAINGATESOURCEBULK(544.55611.5)M61831PMOSL=2uW=7u*M6DRAINGATESOURCEBULK(464.54811.5)M53711PMOSL=2uW=7u*M5DRAINGATESOURCEBULK(384.54011.5)M431062NMOSL=2uW=7u*M4DRAINGATESOURCEBULK(62-23.564-16.5)M36952NMOSL=2uW=7u*M3DRAINGATESOURCEBULK(54-23.556-16.5)M25842NMOSL=2uW=7u*M2DRAINGATESOURCE

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论