第三次作业(四、五、六)_第1页
第三次作业(四、五、六)_第2页
第三次作业(四、五、六)_第3页
第三次作业(四、五、六)_第4页
第三次作业(四、五、六)_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第三次作业(四、五、六)第三次作业(四、五、六)第三次作业(四、五、六)第三次作业(四、五、六)编制仅供参考审核批准生效日期地址:电话:传真:邮编:第四章作业一、填空题1、EPROM是指。2、动态RAM靠电容存储电荷存贮信息,使用时需不断才能使信息保持。3、层次化存储体系涉及到主存、辅存、Cache和寄存器,按存取时间由短至长的顺序是。4、设Cache的存取时间为tc,命中率为h,主存的存取时间为tm,则平均存取时间为。5、对存储器的访问包括读、两类。6、从计算机指令系统设计的角度,可将计算机分为复杂指令系统计算机(CISC)和。二、简答题1、比较SRAM和DRAM。2、什么叫刷新动态存储器为什么需要刷新3、简述Cache中的三种地址映像方式及各自特点。4、比较“主存—辅存”、“Cache—主存”层次的不同点。三、综合题1、某SRAM芯片有17位地址线和4位数据线,用这种芯片为32位字长的处理器构成1M*32位的存储器,并采用模块结构。问:⑴若每个模块为256*32位,共需几个模块?

⑵每个模块内需多少片这样的芯片⑶所构成的存储器共需多少片这样的芯片2、已知某存储器芯片容量为4K×4bit,问:⑴该存储器芯片的引脚最少为多少?

⑵构成32K×8bit的存储系统需多少块该芯片?3、有一Cache的容量为2K字,每块为16字,问:⑴该Cache可容纳多少块?

⑵如果主存的容量是256K字,则有多少块?

⑶主存的地址有多少位Cache的地址有多少位⑷在直接映射方式下,主存中的第i块映射到Cache中哪一块?

4、设某磁盘有两个记录面,存储区内圈直径为英寸,外圈直径为5英寸,道密度1250道/英寸,内圈的位密度为52400位/英寸,转速为2400rpm(转/分)。请计算:⑴每面有多少磁道,每磁道能存储多少字节?

⑵数据传输率是多少?

⑶平均等待时间是多少5、某计算机系统的存储器由Cache和主存构成,Cache的存取时间是45ns,主存的存取时间是200ns。已知在一段给定的时间内,CPU共访问存储器4500次,其中340次访问主存,问:(1)cache的命中率是多少?

(2)CPU访问存储器的平均时间是多少ns?

第五章作业一、填空题1、指令格式是指令用二进制代码表示的结构形式,通常由操作码和组成。2、若指令中的形式地址为D,那么相对寻址中有效地址为。二、综合题1、某计算机指令字长16位,地址码6位,指令有一地址和二地址两种格式。(1)画出指令格式。(2)设共有N条(N<16)二地址指令,分析一地址指令最多可以有多少条?

2、某机器字长为16位,存储器按字编址,访内存指令格式如下:151110870OPMA其中OP是操作码,M是定义寻址方式,A为形式地址。设PC和Rx分别为程序计数器和变址寄存器,字长16位,问:该指令能定义多少种指令?表中各种寻址方式的寻址范围为多少?写出下表中各种寻址方式的有效地址EA的计算公式。寻址方式有效地址EA的计算公式寻址范围立即寻址直接寻址间接寻址变址寻址相对寻址3、有一计算机指令字长12bit,试提出一种方案,使得该指令系统有4条三地址指令,8条两地址指令,150条单地址指令。OPA1A2A33位3位3位3位4、已知基址寄存器BX=2000H,变址寄存器内容为03A0H,指令的地址码部分是003FH,当前正在执行的指令所在地址为2B00H。(1)求基址变址寻址和相对寻址的有效地址(2)当变址寻址用于取数指令、相对寻址用于转移指令时,存储器内存放的内容如下:地址内容003FH2300H203FH2500H23DFH2800H2B00H063FH请写出从存储器中所取的数据和转移地址(3)若采用直接寻址,请写出从存储器取出的数据。第六章作业一、填空题1、在CPU中,跟踪指令后继地址的寄存器是。2、CPU中,程序状态寄存器PSW的作用是。3、在CPU中,指令寄存器的作用是保存当前正在执行的一条指令,程序计数器的作用是。4、当前正在执行的指令存放在寄存器中。5、一次能定义并执行多个并行操作控制信号的微指令称为微指令。6、微指令由若干组成。7、CPU周期也称机器周期,一个CPU周期包含若干个。8、微指令的基本格式可分为水平型和。9、实现机器指令的微程序一般存放在中,而用户程序存放在内存中。二、简答题1、简述CPU的主要功能。2、简要说明指令周期、CPU周期、时钟周期的含义及相互关系。3、简述指令和微指令、程序和微程序的区别。4、说明主存和控存的区别。三、综合题1、CPU结构如图所示,其中有一个累加寄存器AC,一个状态条件寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。2、参见下图的数据通路,画出数据指令“ADDR1,R3”的指令周期流程图,指令含义是(R3)+(R1)→3、某32位机共有微操作控制信号52个,构成5个相斥类的微命令组,各组分别包含4个、5个、8个、15个和20个微命令。已知可判定的外部条件有CY和ZF两个,微指令字长29位。⑴给出采用断定方式的水平型微指令格式。⑵控制存储器的容量应为多少?

4、运算部件的基本结构如图所示,假定ALU有加(+)、减(-)、传送(M)三种基本操作,要求:⑴给出控制运算部件的所有微命令(标在图上)⑵指出哪些微命令是相容的,哪些是相斥的?

⑶若微命令采用字段直接译码法,操作控制至少需要几个字段,每个字段至少几位?

5、设某单总线的CPU的结构如图所示。其中部件中数据传输方向由图中传输线箭头标示;所需的控制信号也标于传输线上。其中“RSTY”为使寄存器Y清零控制信号,“+”为控制ALU的加信号;RD、WE为控制主存的读写线;“PC+1”为使PC增1的控制信号。其它IRin、PCin、PCout、MARin、MDRin、MDRout、R1in、R1out、R2in要求:若在该计算机中执行一条数据传送指令MOVR1,[R2];其中寄存器R1是目的操作数、采用寄存器直接寻址方式,[R2]表示以寄存器R2间接寻址的源操作数。试根据中央处理器逻辑结构图,写出取出并完成该指令的数据传输通路(指令的执行过程)。注:××信号IRin数据传输通路描述示例:××部件→××部件,如内部总线→IR。6、某计算机的中央处理器的逻辑结构如下图所示。其中,“+”为控制ALU的加信号、RD、WE为控制主存的读写线、“+1”为控制PC的增1信号,还有C1、C2、C3、C4、C5要求:若在该计算机中执行一条间接访内的加法指令

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论