可编程逻辑器件实验作品简介_第1页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、可编程逻辑器件实验作品简介组别成员1负责模块及功能完成情况分数姓名 付妍 完成交通灯整体的上层程序代码设计,实现状态机 交通灯能实现正常工作 学号 E-mail 手机号码 成员2负责模块及功能完成情况分数姓名 姜林佐 完成分频器的代码设计,实现对时钟的分频 利用三个分频器成功分频 学号01111439 E-mail 645216342 手机号码成员3负责模块及功能完成情况分数姓名 郝一静 负责代码的调试运行并改错 学号 E-mail 手机号码 作品名称 交通灯 作品功能简介 我们设计了一个一段式状态机的交通灯。南北方向为主干道(L3L1),绿灯时间为29S;东西方向为

2、次干道(L6L4),绿灯时间为19S;在一个方向(A)从红转绿前3秒 ,另一个方向(B)黄灯亮3秒,这是为了B方向的人或车在黄灯亮时就停止行走, 也使已经走出的人或车走尽,A方向的人和车再通行。状态S1: 南北红灯亮,东西绿灯亮 (时间为19秒)状态S2:南北红灯亮,东西黄灯亮(时间为3秒)状态S3: 南北绿灯亮,东西红灯亮 (时间为19秒)状态S4: 南北绿灯亮,东西红灯亮 (时间为19秒)然后如此循环。 注意事项:分频部分应该作为一个单独的底层模块来设计,再从顶层模块中调用。计数部分即L-time的计数和复位操作需要在一个单独的always块中涉及;否则若一个变量在两个always块中都被赋值时,则提示出错(起初就犯了这样的错误导致综合不成功)。认真体会Verilog HDL中的并行执行方式,这点和C语言差别较大。 (此页不够可附在反面) 可编程逻辑器件实验作品提交及验收要求1. 最终各组提交:1) 实验报告电子版及纸质版各一份2) 该作品简介纸质版(即本页)3) 源工程文件夹对应的压缩文件(不需要将RTL代码附在实验报告中)2. 借助开发板和其他外围设备/器件(如显示器、键盘鼠标或其他)演示所有设计功能3. 提交文件命名为组内成

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论