定时器及其应用脉冲单元设计_第1页
定时器及其应用脉冲单元设计_第2页
定时器及其应用脉冲单元设计_第3页
定时器及其应用脉冲单元设计_第4页
定时器及其应用脉冲单元设计_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第三节 555定时器及其应用555定时器的电路结构用555定时器构成施密特触发器用555定时器构成单稳态触发器用555定时器构成多谐振荡器1 555定时器是一种多用途单片集成电路。利用它可以极方便地构成施密特触发器、单稳态触发器、多谐振荡器。555定时器简介2一、555定时器的电路结构3 下降沿触发器的应用示例4例:如图给出一个维持-阻塞D触发器及一个边沿J-K触发器构成的电路,图(b)是输入信号,试绘出Q1及Q2的波形。510111101Q26第三节 边沿触发器四、D触发器的应用(一)移位寄存器假设4是低位寄存器,1是高位寄存器由D触发器的特性方程可知:7第三节 边沿触发器四、D触发器的应用

2、(一)移位寄存器由D触发器的特性方程可知:在CP脉冲的作用下,低位触发器的状态送给高位,做高位的次态输出左移寄存器8欲存入数码1011,1011采用串行输入,只有一个数据输入端?解决的办法:在 CP脉冲的作用下 ,依次送入数码左移寄存器:先送高位,后送低位右移寄存器:先送低位,后送高位由于该电路为一左移寄存器,数码输入顺序为:10119CPQ4 Q3 Q2 Q1欲存入数码1011即D1D2D3D4= 101111(D1) 20(D2) 1(D1) 31(D3) 0(D2) 1(D1) 41(D4) 1(D3) 0(D2) 1(D1) 101110CPQ3 Q2 Q1 Q000 0 0 010

3、0 0 120 0 1 030 0 1 140 1 0 050 1 0 160 1 1 070 1 1 181 0 0 091 0 0 1101 0 1 0111 0 1 1121 1 0 0131 1 0 1141 1 1 0151 1 1 1160 0 0 0用D触发器设计一个四位异步二进制递增计数器构成方法:(1) 由四个D触发器组成,每个触发器处于计数状态。(2)时钟脉冲加入方式 CP0= CPCP1= Q0CP2= Q1CP3= Q2四、D触发器的应用计数器第三节 边沿触发器11四、D触发器的应用计数器D与状态非连接Q在CP上升沿翻转CP2与D1相连Q2在Q1下降沿翻转12一、型改型触发器特征方程:触发器特征方程:比较得:二、型改型三、型改型请同学自己完成第四节 触发器逻辑功能的转换13类型 特性方程 逻辑功能RS触发器 具有置0、置1、保持 J-K触发器 置0、置1、保持、计数D触发器 置0、置1、锁存T触发器 保持、计数T触发器 计数触发方式:电位触发方式、主从触发方式及边沿触发方式小 结14本章教学目标1. 理解触发器基本概念;2. 理解触发器的结构及工作原理;3. 掌握钟控R-S、J-K、D触发器逻辑功能的描述;4

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论