数字钟设计带仿真图_第1页
数字钟设计带仿真图_第2页
数字钟设计带仿真图_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-. z.数字钟的设计一设计要求:1采用24小时制,要有时/分/秒显示,显示采用六只LED数码管分别显示时分秒;2时、分、秒之间用二极管显示:,并每秒种闪烁一次;3时间的小时、分可手动调整;4采用+5V电源供电。二题目分析: 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及

2、实用方法.且由于数字钟包括组合逻辑电路和时序电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.三总体方案:数字钟实际上是一个对标准频率1HZ进展计数的计数电路。由于计数的起始时间不可能与标准时间如时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。计数局部分为一个二十四进制和两个六十进制计数,采用74HC390芯片。显示局部,采用CD4511译码器,而CD4511输出的是高电平有效,所以数码管采用的共阴数码管。校时局部为了防抖动采用了串联RS触发器。 图1 数字时钟线路原理框图四原理图设计我们这次做的

3、数字钟总体分为四个局部,晶体振荡局部、计数局部、译码显示局部和校时局部。 图2 数字时钟整体原理图五各局部定性说明以及定量计算:一晶体振荡局部由于要产生稳定的1Hz的脉冲信号,所以选用石英晶体振荡器。选用的石英晶体振荡器的频率是32768Hz的,故需对其分频。用CD4060分得2Hz的频率后再用CD4013双D触发器得到1Hz的频率。原理图如下。 图3 晶体振荡局部原理图振荡局部使用的元器件主要有:1片CD4060,1片CD4013,1个3276Hz的晶体振荡器,1个22兆欧的电阻,1个20Pf和1个30Pf的电容。 图4 CD4013引脚图二计数局部时计数采用二十进制,分与秒计数采用六十进制

4、。用74HC390芯片计数。图5二十四进制原理图 图6 74HC390引脚图输入输出R01R02S91S92CPACPBQDQCQBQA1100000110000001110010111001R01 R02=0S91 S92=0CP0二进制计数0CP五进制计数CPQA8421码十进制计数QDCP5421码十进制计数表1 74HC390功能表CPA接计数脉冲信号,将QA与CPB相连,这样就选择了74HC390的8421码十进制计数。 图7 六十进制原理图秒个位计数单元为进制计数器,无需进制转换,只需将A与B相连即可。A与Z秒输入信号相连,C可作为向上的进位信号与十位计数单元的A相连。秒十位计数单

5、元为进制计数器,需要进制转换。将10进制计数器转换为进制计数器的电路连接方法如图7所示,其中C可作为向上的进位信号与分个位的计数单元的A相连。分个位和分十位计数单元电路构造分别与秒个位和秒十位计数单元完全一样,只不过分个位计数单元的C作为向上的进位信号应与分十位计数单元的A相连,分十位计数单元的C作为向上的进位信号应与时个位计数单元的A相连。时个位计数单元电路构造仍与秒或个位计数单元一样,但是要求,整个时计数单元应为24进制计数器,不是的整数倍,因此需将个位和十位计数单元合并为一个整体才能进展24进制转换。利用片实现24进制计数功能的电路如图5所示。三译码显示局部选择作为显示译码电路;选择数码

6、管作为显示单元电路。由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。这里的LED数码管是采用共阴的方法连接的。图 8 译码显示局部原理图 图 9 共阴数码管引脚图图10 CD4511引脚图四校时局部数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。当开关J2打向下时,就选择了对分的校对;J2打向上,开关J3打向下就选择了对时的校对。实际使用时,因为电路开关存在抖动问题,所以一般会接一个RS触发器构成开关消抖动电路,所以整个较时电路就如图10所示。 图 10 校时局部原理图六在设计过程中遇到的

7、问题及排除措施:在做仿真的时候用1Hz的输入信号是不能让计数局部和译码显示局部正常工作,必须的采用两百多赫兹或更高的信号才能正常工作。至于其原因,现在也没弄明白。计数局部在实验台上接好线后,输入电源进展工作时,发现秒计数正常,为六十进制,而分与时的计数却发生错误,不能计数。对造电路图检查接线,发现接线并未错误。就疑心是实验台和导线有问题,换了实验台测了每根导线后还是存在先前的问题。快要气馁的时候突然想到是不是电路图有问题,于是检查电路图,终于发现问题的所在。在秒向分传递信号和分向时传递信号的地方出了错,本该接在Qc端却都错接在了Qd端。改正后在实验台上实现了预想的效果。晶振局部根据一个现有的原理图在实验台测试后能正常工作,于是焊接到了电路板上,但最后在电路板上晶振却不能起振。也是经过很多分析和探索后,最后发现把并联在石英晶振上的1兆欧电阻改为22兆欧电阻晶振就能正常起振了。七设计心得体会:通过这次设计并制作实践中,让我明白了先有充分的理论准备再有细致的实践操作,才会在整个过程遇到更少的困难和更好的结果。我们组也是因为对这两点把握的比拟好,所以自我感觉比其他组做的更顺利,取得的结果较好。磨刀不误砍柴工,这应该成为我们工科学生牢记的并遵行的一句话。参考文献:1 康华光,数

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论