东北大学计算机组成与系统结构_第1页
东北大学计算机组成与系统结构_第2页
东北大学计算机组成与系统结构_第3页
东北大学计算机组成与系统结构_第4页
东北大学计算机组成与系统结构_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、东北大学继续教育学院计算机组成与系统结构 试 卷(作业考核线上2) A 卷(共 6 页)总分题号一二三四五六七八九十得分一选择专贩(单项选择,每小题1分,共U0分)计算机系统中的存贮器系统是指(D )。A RAM存贮器 B ROM存贮器C主存贮器 D cache、主存贮器和外存贮器相联存贮器是按(C )进行寻址的存贮器。A地址方式 B堆栈方式C内容指定方式D地址方式与堆栈方式若浮点数用补码表示,则判断运算结果是否为规格化数的方法是(C )。A阶符与数符相同为规格化数B阶符与数符相异为规格化数C数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数定点16位字长的

2、字,采用2的补码形式表示时,一个字所能表示的整数范围是(A )。A -215+(215 -1) B -(215-1)+(215-1)C -(215+1)+215 D -215 +215某SRAM芯片,存储容量为64KX16位,该芯片的地址线和数据线数目为(D )。A 64,16B 16,64 C 64,8 D 16,16中断向量地址是(C )。A子程序入口地址B中断服务例行程序入口地址C中断服务例行程序入口地址的指示器 D中断返回地址冯诺依曼机工作的基本方式的特点是(B )。A多指令流单数据流B按地址访问并顺序执行指令C堆栈操作D存贮器按内容选择地址在定点二进制运算器中,减法运算一般通过( D

3、 )来实现。A原码运算的二进制减法器B补码运算的二进制减法器C原码运算的十进制加法器D补码运算的二进制加法器主存贮器和CPU之间增加cache的目的是(A )。A 解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C 扩大CPU中通用寄存器的数量D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量为了便于实现多级中断,保存现场信息最有效的办法是采用(A )。A 通用寄存器 B 堆栈 C 存储器 D 外存某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是( B )。A. 64KB. 32KC. 64KB D. 32 KB计算机操作的最小时间单位是(A )。时钟周期B.指

4、令周期C. CPU周期 D.微周期微程序控制器中,机器指令与微指令的关系是(B )。每一条机器指令由一条微指令来执行每一条机器指令由一段微指令编写的微程序来解释执行每一条机器指令组成的程序可由一条微指令来执行一条微指令由若干条机器指令组成发生中断请求的条件之一是(C )。A. 一条指令执行结束 B. 一次I/O操作结束C.机器内部发生故障D. 一次DMA操作结束 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是(D )。A 11001011 B 11010110 C 11000001 D 11001001完整的计算机系统应包括(D )。A 运算器、存储器、控制器; B 外部

5、设备和主机;C主机和实用程序;D配套的硬件设备和软件系统;某一 RAM芯片,其容量为512X8位,包括电源和接地端,该芯片引出线的最小数目应 是(D )。A 23B 25C 50D 19至今为止,计算机中的所有信息仍以二进制方式表示的理由是(C )。节约元件B运算速度快C物理器件的性能决定D信息处理方便在CPU中跟踪指令后继地址的寄存器是B。A主存地址寄存器 B程序计数器C指令寄存器 D状态条件寄存器采用DMA方式传送数据时,每传送一个数据就要用一个(C )时间。指令周期 B.机器周期C.存储周期D.总线周期在单级中断系统中,CPU 一旦响应中断,则立即关闭(C )标志,以防本次中断服 务结束

6、前同级的其他中断源产生另一次中断进行干扰。A中断允许 B中断请求 C中断屏蔽 D中断保护CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容, 而不是由软件完成,主要是为了( A )。A能进入中断处理程序,并能正确返回源程序B节省主存空间C 提高处理机速度D 易于编制中断处理程序采用虚拟存贮器的主要目的是(B )。A 提高主存贮器的存取速度B扩大主存贮器的存贮空间,并能进行自动管理和调度C提高外存贮器的存取速度D扩大外存贮器的存贮空间运算器虽有许多部件组成,但核心部件是(B )。A.数据总线B.算术逻辑运算单元C.多路开关D.累加寄存器单地址指令中为了完成两个数的算术运

7、算,除地址码指明的一个操作数以外,另一个数 常需采用(C )。A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式为确定下一条微指令的地址,通常采用断定方式,其基本思想是(C )。用程序计数器PC来产生后继微指令地址用微程序计数器口 PC来产生后继微指令地址通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地通过指令中指定一个专门字段来控制产生后继微指令地址微指令操作码长9位,采用字段直接编码方式,分3段每段3位。则共能表示种微命令,最多可并行(A )个。A.21,3B.9,9C.24,2D.18,3周期挪用方式常用于(A )方式的输入/输出中。A DMA

8、B中断 C程序传送D通道下列数中最大的数是(C )。10A.( 10011001) 2 B. (227) 8 C. (98) 16 D. (152)( C )表示法主要用于表示浮点数中的阶码。A.原码B.补码C.反码 D.移码在小型或微型计算机里,普遍采用的字符编码是(C )。A. BCD码 B. 16进制 C.格雷码 D. ASCII码下列有关运算器的描述中,(C )是正确的。A.只做算术运算,不做逻辑运算C.能暂时存放运算结果33. EPROM 是指(C )。A.读写存储器C.可编程的只读存储器只做加法D.既做算术运算,又做逻辑运算只读存储器D.光擦除可编程的只读存储器设X补=1.x1x2

9、x3x4,当满足( C A. x1必须为1,x2x3x4至少有一个为1 C. x1必须为0,x2x3x4至少有一个为1CPU主要包括(C )。)时,X -1/2成立。B. x1必须为1,x2x3x4任意D. x1必须为0,x2x3x4任意A.控制器B.控制器、运算器C.运算器和主存D.控制器、ALU和主存在指令的地址字段中,直接指出操作数本身的寻址方式,称为(C )。A.隐含寻址B.立即寻址 C.寄存器寻址D.直接寻址存储器位扩展是指增大了( C )A.字数 B.字长 C.速度 D.以上都不是计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概 念,最早提出这种概念的是

10、(C )。A.巴贝奇B.冯.诺依曼C.帕斯卡 D.贝尔下列不属于微指令设计所追求的目标的是(C )。A.提高微程序的执行速度B.缩短微指令的长度提高微程序设计的灵活性D.增大控制存储器的容量外存储器与内存储器相比,外存储器(C )。A.速度快,容量大,成本高速度快,容量小,成本高B.速度慢,容量大,成本低速度慢,容量大,成本高二判断题(每小题1分,共20分)EPROM是可改写的,因而也是随机存储器的一种。(X )半导体RAM信息可读可写,且断电后仍能保持记忆。(X )垂直型微指令采用较长的微程序结构去换取较短的微指令结构。(V )多体交叉存储器主要解决扩充容量问题。(X )一个指令周期由若十个

11、机器周期组成。(V )Cache的功能由软硬件共同实现。(X )与微程序控制器相比,组合逻辑控制器的速度较快。(X )计算机唯一能直接执行的语言是机器语言。(V )第一台电子数字计算机ENIAC采用的就是二进制表示数据。(X )一位十进制数用BCD码表示需要4位二进制码。(V )DRAM芯片地址线复用是为了减少芯片引出线的数目。()定点机算术运算会产生溢出是因为内存容量不够大。(X )浮点加减运算中,尾数溢出则表示浮点运算溢出。(X )计算机中采用多级存储系统的目的是为了解决存储器容量、速度、价格之间的矛盾,取得尽可能理想的性能价格比。(X )运算器的核心部件是ALU。( X )存储器的存取周

12、期是指存储器的读出时间。(X )DRAM必须刷新。(V )存储器主要用来存放程序。(X )运算器的功能是进行算术运算。( X控制存储器用来存放实现全部指令系统的所有微程序。(V )三(8分)某微机的指令格式如下所示:1510 98 70操作码XD其中,D表示位移量,X为寻址特征位,且有:X=00直接寻址;X=01用变址寄存器X1进行变址寻址;X=10用变址寄存器X2进行变址寻址;X=11相对寻址。设(PC ) =1234H,(X1 ) =0037H,(X2 ) =110AH (H 代表十六进制数),请确 定下列指令中操作数的有效地址。(1)4420H(2)2244H(3)13DFH(4)352

13、5H答:(1)X=00,D=20H,有效地址 EA=20H;(2)X=10,D=44H,有效地址 EA=110AH+44H=114EH;(3)X=11,D=DFH,有效地址 EA=1234H+DFH=1313H ;(4)X=01,D=25H,有效地址 EA=0037H+25H=005CH;四(10分)某计算机有5级中断,硬件中断响应从高到低优先顺序是:I1fI2f I3-14-15。 回答下列问题:(1 )在下表中设计各级中断处理程序的中断屏蔽码(假设1为屏蔽,0为开放),使中断处 理优先顺序为I5-I1-I4-I3-I2O答:屏蔽码设计如下表所示。第四题(1)表 设计中断屏蔽码中断处理 程序

14、-屏蔽字I1级I2级I3级I4级I5级I1级11110I2级01000I3级01100I4级01110I5级11111(2)若在运行主程序的t1时刻(如下图所示),同时出现12、I3级中断请求,而在CPU处 理其中I3级中断过程中某时刻(记为t2)又同时出现14、I5级中断请求。请按(1)设定的 中断处理次序在下图中画出CPU运行上述程序的轨迹,并在t轴上标注t2时刻。答:作图如下。其中进入某级中断即刻被打断,用较短线段表示即可。CPU运行程序I5级I4级I3级I2级I1级主程序H时刻:I4、I5级同时请求 12、I3级同时请求第四题(2)答案图 五(10分)设浮点数字长为16位,其中阶码是5

15、位移码,尾数是11位补码(含1位数符), 基值为2。请将十进制数(11/128)按上述格式表示成二进制规格化浮点数,并写出该格式的 规格化浮点数表示数的范围。答:11/128 = 1011BX2-7=0.1011000000BX2-3真值-3用5位移码表示为24+ (-3) =13=1101B尾数0.1011000表示成11位补码为0.1011000000故11/128按题意要求的二进制规格 化浮点表示为:1101; 0.1011000000 (或写:0.1101000000X 21101)规格化的尾数负值范围-1-0.5,规格化的尾数正值范围0.5(1-2-10),阶的范围是-16+15故有该格式规格化浮点数表示数范围如下-负值: -215 - -2-1X2-16(2-1+2-10)正值:2-1X2-16 (1-2-10)X215其中2-1可以写为(2-1+2-10);另外写法上可以比较自由,四个最值对应相同即可。六(12分)设某计算机主存

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论