版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、-. z.数字电子技术试卷:_ 班级:_考号:_ 成绩:_本试卷共6 页,总分值100 分;考试时间:90 分钟;考试方式:闭卷题 号一二三四1四2四3四4总 分得 分一、填空题每空1分,共20分1.有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十进制数93 。2.三态门电路的输出有高电平、低电平和高阻3种状态。3TTL与非门多余的输入端应接高电平或悬空。 4TTL集成JK触发器正常工作时,其和端应接高电平。5.*函数,该函数的反函数= 。 6. 如果对键盘上108个符号进展二进制编码,则至少要7位二进制数码。7. 典型的TTL与非门电路
2、使用的电路为电源电压为5 V,其输出高电平为3.6V,输出低电平为0.35V, CMOS电路的电源电压为 3-18 V 。874LS138是3线8线译码器,译码为输出低电平有效,假设输入为A2A1A0=110时,输出 应为 10111111 。9将一个包含有32768个根本存储单元的存储电路设计16位为一个字节的ROM。该ROM有11根地址线,有16根数据读出线。10. 两片中规模集成电路10进制计数器串联后,最大计数容量为 100位。11.以下图所示电路中, Y1ABY1Y2Y3AB ;Y2 AB+AB;Y3 AB。12. *计数器的输出波形如图1所示,该计数器是5 进制计数器。13驱动共阳
3、极七段数码管的译码器的输出电平为 低有效。二、单项选择题本大题共15小题,每题2分,共30分在每题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号。错选、多项选择或未选均无分。1.函数F(A,B,C)=AB+BC+AC的最小项表达式为( A ) 。AF(A,B,C)=m0,2,4 B. (A,B,C)=m3,5,6,7CF(A,B,C)=m0,2,3,4 D. F(A,B,C)=m2,4,6,728线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是 C 。A111 B. 010 C. 000 D. 1013十六路数据选择器的地址输入选择控制端有
4、 C 个。 A16 B.2 C.4 D.84. 有一个左移移位存放器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是 A 。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-0111574LS138译码器的输入三个使能端E1=1, E2A=E2B=0时,地址码A2A1A0=011,则输出 Y7 Y0是( C ) 。 A. 11111101B. 10111111C. 11110111D. 1
5、11111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。A15B8C7D17. 随机存取存储器具有( A )功能。A.读/写 B.无读/写 C.只读 D.只写8N个触发器可以构成最大计数长度进制数为( D )的计数器。000001010011100101110111 A.N B.2N C.N2 D.2N9*计数器的状态转换图如下,其计数的容量为( B )A 八 B.五 C. 四 D. 三10*触发的特性表如下A、B为触发器的输入其输出信号的逻辑表达式为( C )。ABQn+1说明00Qn保持010置0101置111Qn翻转A Qn+1 A B. C. D. Qn+
6、1 B11有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为 A 。12函数F=AB+BC,使F=1的输入ABC组合为(D )AABC=000BABC=010CABC=101DABC=11013*电路的真值表如下,该电路的逻辑表达式为( C )。A B. C DABCYABCY0000100000111011010011010111111114四个触发器组成的环行计数器最多有( D )个有效状态。A.4 B. 6 C. 8 D. 16答案A三、判断说明题本大题共2小题,每题5分,共10分判断以下各题正误,正确的在题后括号打,错误的打。1、逻辑变量的取值
7、,比大。 2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小 。 3八路数据分配器的地址输入选择控制端有8个。 4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 5、利用反应归零法获得N进制计数器时,假设为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。 6在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。 7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。 8时序电路不含有记忆功能的器件。 9计数器除了能对输入脉冲进展计数,还能作为分频器用。 10优先编码器只对同时输入的信号中的优
8、先级别最高的一个信号编码. 四、综合题共30分1对以下Z函数要求:1列出真值表;2用卡诺图化简;3画出化简后的逻辑图。8分Z=BC=0真值表 2分(2)卡诺图化简2分 A B C10BCA010010111111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1(3) 表达式2分 逻辑图2分 Z=AB+C =11ZCBA BC=02试用3线8线译码器74LS138和门电路实现以下函数。8分 ZA、B、C=AB+C 解:ZA、B、C=AB+C=AB(C+)+CB+STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A
9、274LS138CBA1&Z=ABC+AB+BC+C= m1+ m3+ m6+ m7= 4分374LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析以下电路是几进制计数器,并画出其状态图。8分74LS161逻辑功能表CTPCTTCPQ3Q2Q1Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&1111011101010 0 0 0D3D2 D1D0Q3Q2Q1Q0Q3Q2Q1Q0 加法计数解:1当74LS161从0000开场顺序计数到1010时,与非门输出0,清零信号到来,异步清零。2分2该电路构成同步十进制加法计数器。
10、2分00000001100110001010001101110010010101100100876542319103状态图4分CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&1114触发器电路如以下图所示,试根据CP及输入波形画出输出端Q1 、Q2 的波形。设各触发器的初始状态均为06分。CPAQ1Q2CPAQ1Q24Q1、Q2的波形各3分。一、填空题:每空3分,共15分1逻辑函数有四种表示方法,它们分别是 真值表、 逻辑图式 、 、逻辑表达 和 卡诺图 。2将2004个1异或起来得到的结果是 0 。3由555定时器构成的三种电路中,施密特触
11、发器和单稳态触发器是脉冲的整形电路。4TTL器件输入脚悬空相当于输入高电平。5根本逻辑运算有: 与、或 和非运算。6采用四位比拟器对两个四位数比拟时,先比拟最高位。7触发器按动作特点可分为根本型、同步型、主从型和边沿型;8如果要把一宽脉冲变换为窄脉冲应采用 积分型 触发器9目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是TTL电路和CMOS电路。10施密特触发器有两个稳定状态.,多谐振荡器有0个稳定状态。11数字系统按组成方式可分为 功能扩展电路、功能综合电路 两种;12两二进制数相加时,不考虑低位的进位信号是 半 加器。13不仅考虑两个_本位_相加,而且还考虑来自_低位进位_相加
12、的运算电路,称为全加器。14时序逻辑电路的输出不仅和_该时刻输入变量的取值_有关,而且还与_该时刻电路所取的状态_有关。15计数器按CP脉冲的输入方式可分为_同步计数器_和_异步计数器_。16触发器根据逻辑功能的不同,可分为_RS触发器_、_T触发器_、_JK触发器_、_T触发器_、_D触发器_等。17根据不同需要,在集成计数器芯片的根底上,通过采用_反应归零法_、_预置数法_、_进出输出置最小数法_等方法可以实现任意进制的技术器。184. 一个 JK 触发器有两个稳态,它可存储一 位二进制数。 19假设将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20 把JK触发器改成T
13、触发器的方法是J=K=T。21N个触发器组成的计数器最多可以组成2n进制的计数器。22根本RS触发器的约束条件是RS=0。23对于JK触发器,假设,则可完成 T 触发器的逻辑功能;假设,则可完成 D 触发器的逻辑功能。二数制转换5分:1、3.23.1252、10001111.11111111143.99609373、11001.101119.B4、原码01011反码=(01011 )补码5、原码1010101反码=(1010110)补码三函数化简题:5分1、化简等式,给定约束条件为: 1、利用摩根定律证明公式BABABABA反演律摩根定律:2 用卡诺图化简函数为最简单的与或式画图。化简得 四画
14、图题:5分1试画出以下触发器的输出波形 (设触发器的初态为0)。 (12分) 1.2.3.2输入信号*,Y,Z的波形如图3所示,试画出的波形。图3 波形图五分析题30分1、分析如下图组合逻辑电路的功能。2试分析如图3所示的组合逻辑电路。 (15分)1. 写出输出逻辑表达式;2. 化为最简与或式;3). 列出真值表;4). 说明逻辑功能。21逻辑表达式2最简与或式:3 真值表A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 1114逻辑功能为:全加器。3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和
15、输出方程,画出电路的状态转换图。3. 据逻辑图写出电路的驱动方程:求出状态方程:写出输出方程:C列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。 CP Q3 Q2 Q1 Q0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 15 1 1 1 1 15 016 0 0 0 0 0 0图4474161组成的电路如题37图所示,分析电路,并答复以下问题 1画出电路的状态转换图Q3Q2Q1Q0; 2说出电路的功能。74161的功能见表 题37图解:1状态转换表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+10000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000状态转换图:000000010010001101000101011001111000100110101011Q3Q2Q1Q02功能:11进制计数器。从0000开场计
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 购车合同格式
- 购销合同和采购合同的关联性分析
- 购销合同的适用范围解析
- 贷款协议解除协议文本
- 赛车手赛车赛事策划合同
- 转让协议与合同的适用范围比较
- 路灯建设项目招标文件
- 进度责任完成协议
- 酒店宴会食材采购合同
- 酒店家具采购合同合作愿景
- 1998年《国际刑事法院罗马规约》
- 中职对口升学复习资料:《汽车机械基础》试题库+答案
- 风电场整年定检维护管理措施
- 灌砂法压实度自动计算表(华岩试验软件表格样式)
- 供应商审核检查表(铸造类专用)
- 电大公共政策概论形考任务1-4答案
- 2020届高考一轮复习:《硫及其化合物-》(全市高三示范课)
- 幼儿园大班绘本《小熊不刷牙》 优质课件
- 亲子阅读陪伴成长PPT
- 工程主要材料总需用量计划表(样表)
- 九年级上学期期中考试家长会课件
评论
0/150
提交评论