集成电路设计基础:16 TTL中规模集成电路_第1页
集成电路设计基础:16 TTL中规模集成电路_第2页
集成电路设计基础:16 TTL中规模集成电路_第3页
集成电路设计基础:16 TTL中规模集成电路_第4页
集成电路设计基础:16 TTL中规模集成电路_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第三章 TTL中规模集成电路TTL MSI产品分为两大类:组合电路:输出状态仅与此时的输入状态有关,如译码器,加法器等时序电路:输出状态不仅与此时的输入状态有关,还与电路原来的状态有关,如存贮器、寄存器等MSI举例我们举一个全加器的例子,真值表如右:由此可写出Sn及Ci+1的表达式:Sn=AiBiCi+AiBiCi+AiBiCi+AiBiCiCi+1 =AiBiCi+AiBiCi+AiBiCi+AiBiCi下一步将Sn和Ci+1简化,不同的简化得到的电路是不同的。AiBiCiSnCi+10000010010010100011011001101010110111111AiBiCiBiAiCiAi

2、BiCiAiBiCiAiBiCiAiBiCiAiBiCiCi+1Si简化1:SiAi+Bi+Ci+ Ai+Bi+Ci+ Ai+Bi+Ci+ Ai+Bi+Ci AiBiCi+ AiBiCi+ AiBiCi+ AiBiCi Ci+1 AiBi +AiCi +BiCi简化2:由上面的电路可见,由于需要Ai、Bi、Ci,因而用了二级门,电路总延时较长。如省去前面的三个非门。电路将更简单,速度也更快。下面由卡诺图简化。001001110XX11X0XX01X1X0XCi+1SnAiAiBiBiCiCi+1CiCi+1=AiCi+BiCi+AiBiCi+1=AiCi+BiCi+AiBiSn=CiCi+1+BiCi+1+AiCi+1+AiBiCiSn=CiCi+1+BiCi+1+AiCi+1+AiBiCiCi+1=AiCi+BiCi+AiBiCi+1=AiCi+BiCi+AiBiABCABCAiBiCi ACi+1 BCi+1 CCi+1Ci+1Sn采用Ci+1及Sn反码输出可得下面逻辑电路Ai Bi Ci再用扩展与或非门可得电路图,此法得到的电路延迟时间短Sn=CiCi+1+BiCi+1+Ai

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论