版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第二章89C51单片机的结构和原理2.189C51单片机的结构2.289C51单片机引脚及其功能2.389C51存储器配置2.4CPU时序2.5复位及复位电路2.6输出/输入端口结构学习要点:本章主要讲述单片机的硬件结构。通过学习本章内容要求掌握89C51单片机内部硬件组成,管脚的定义、功能、作用;熟练掌握单片机各种存储器物理空间配置及内部特殊功能寄存器的定义、作用;掌握单片机的最小系统组成部分。*重点与难点: 51单片机内部结构、存储空间、I/O端口、时钟电路、复位电路。*2.189C51单片机的结构2.1.1 89C51单片机的基本组成*2.1.2 89C51单片机内部结构返回2.1.1
2、89CS51单片机的基本组成一、组成*二、89C51系列单片机的性能返回一、组成89C51单片机结构框图 如图2-1所示*返回8051单片机结构框图89C51CPU振荡器和时序OSC64KB 总线扩展控制器数据存储器256B RAM/SFR216位定时器/计数器可编程I/O程序存储器4KBROM可编程全双工串行口外中断内中断控制并行口串行通信外部时钟源外部事件计数返回*一、组成一个8位 的微处理器CPU。返回一、组成* 用以存放可以读/写的数据,如运算的中间结果、最终结果以及欲显示的数据等。片内数据存储器(RAM128B/256B):返回一、组成* 用以存放程序、一些原始数据和表格。但有一些单
3、片机内部不带ROM/EPROM,如8031、8032、80C31等。片内程序存储器ROM/EPROM (4KB/8KB):返回一、组成*每个口可以用作输入,也可以用作输出。四个8位并行I/O(输入/输出)接口P0P3:返回一、组成* 每个定时/计数器都可以设置成计数方式,用以 对 外部事件进行计数,也可以设置成定时方式,并可以根据计数或定时的结果 实现计算机控制。两个或三个定时/计数器:返回一、组成* 可实现单片机与单片机或其它微机之间串行通信。一个全双工UART的串行I/O口:返回一、组成* 但需外接晶振和电容。片内振荡器和时钟产生电路:返回一、组成*五个中断源的中断控制系统。返回二、89C
4、51系列单片机的性能如表2-1所示。表中型号带“C”表示所用的是CMOS工艺,具有功耗低的优点。*返回MCS-51系列单片机的性能表返回2.1.2 89C51单片机内部结构一、结构图*二、结构组成返回一、结构图由 中央处理单元(CPU)、存储器(ROM及RAM)和I/O接口组成。89C51单片机内部结构如 图2-2所示。*P0驱动器P2驱动器P0锁存器P2锁存器RAM地址寄存器128BRAM4KBROMB寄存器暂存器1暂存器2ACCSP程序地址寄存器 缓冲器PC增1PCDPTR中断、串行口和定时器PSWP1锁存器P1驱动器P3锁存器P3驱动器定时控制指令寄存器指令译码器OSCALUP0.0-P
5、0.7P2.0-P2.7P3.0-P3.7P1.0-P1.7XTAL1 XTAL2PSENALEEARET8051单片机内部结构图返回二、结构组成*(一)、中央处理单元(CPU)(二)、存储器 (三)、I/O接口 返回(一)、中央处理单元(CPU)1运算器*返回2控制器1运算器(1)8位的ALU:*返回(2)8位累加器ACC(A):(3)8位程序状态寄存器PSW:(4)8位寄存器B:(5)布尔处理器:(6)2个8位暂存器:1运算器可对4位、8位、16位数据进行操作。*返回(1)8位的ALU:1运算器(2)8位累加器ACC(A):*它经常作为一个运算数经暂存器2进入ALU的输入端,与另一个来自暂
6、存器1的运算数进行运算,运算结果又送回ACC。返回1运算器* 指示指令执行后的状态信息供程序查询和判别用。(3)8位程序状态寄存器PSW:返回1运算器(4)8位寄存器B:* 在乘除运算时,用来存放一个操作数也用来存放运算后的一部分结果;如不能做乘除运算时,作为通用寄存器。返回1运算器(5)布尔处理器:*专门用于处理位操作的,以PSW中的C为其累加器。返回1运算器(6)2个8位暂存器:*ALU的两个入口处。返回2控制器(1)程序计数器PC(16位)*(2)指令寄存器IR及指令译码器ID(3)振荡器和定时电路返回(1)程序计数器PC(16位)由两个8位计数器PCH、PCL组成。PC是程序的字节地址
7、计数器,PC内容为将要执行的指令地址。改变PC内容,改变执行的流向。PC可对64KB的ROM直接寻址,也可对80C51片内RAM寻址。*返回(2)指令寄存器IR及指令译码器ID由PC中的内容指定ROM地址,取出来的指令经IR送至ID,由ID对指令译码产生一定序列的控制信号,以执行指令所规定的操作。*返回(3)振荡器和定时电路89C51单片机片内有振荡电路,只需外接石英晶体和频率微调电容(2个30pF左右),其频率范围为1.2MHz12MHz。该信号作为89C51工作的基本节拍即时间的最小单位。*返回(二)、存储器1、程序存储器(ROM)*2、数据存储器(RAM)返回1、程序存储器(ROM)89
8、C51、8051及8751的片内ROM容量为4KB。地址从0000H开始。用于存放程序和表格常数。*返回2、数据存储器(RAM)8051/8751/89C51RAM均为128B,地址为00H7FH。用于存放运算的中间结果、数据暂存以及数据缓冲等。这128B的RAM中有32个字节单元可指定为工作寄存器。片内还有21个特殊功能寄存器(SFR),它们同128字节RAM统一编址,地址为80HFFH。后面详细介绍。*返回(三)、I/O接口89C51有四个8位并行I/O接口P0P3。它们都是双向端口,每个端口各有8条I/O线。P0-P3口四个锁存器同RAM统一编址,可作为SFR来寻址。*返回2.289C5
9、1单片机引脚及其功能2.2.189C51单片机引脚*2.2.2 89C51单片机引脚功能返回2.2.189C51单片机引脚MCS-51系列如8051、8751和8031均采用40引脚双列直插封装(DIP)方式。因受到引脚数目的限制,有不少引脚具有第二功能。89C51单片机引脚与其相同,如图2-3所示。*返回89C51单片机引脚图返回2.2.2 89C51单片机引脚功能一、电源引脚:Vcc和Vss二、时钟电路引脚:XTAL1和XTAL2三、控制信号引脚RST、ALE、PSEN和 EA四、I/O端口P0、P1、P2和P3*返回一、电源引脚:Vcc和Vss1Vcc(40脚):电源端,为+5V。2Vs
10、s(20脚):接地端。*返回二、时钟电路引脚:XTAL1和XTAL2XTAL2(18脚):接外部晶体和微调电容的一端;在8051 片内它是振荡电路反向放大器的输出端,振荡电路的频率就是晶体固有频率。若需采用外部时钟电路时,该引脚输入外部时钟脉冲。8051/8031正常工作时,该引脚应有脉冲信号输出。*返回二、时钟电路引脚:XTAL1和XTAL2XTAL1(19脚):接外部晶体和微调电容的另一端;在片内它是振荡电路反向放大器的输入端,在采用外部时钟时,该引脚接地。*返回 三、控制信号引脚: RST、ALE、PSEN和EARST/VPD(9脚):RST:复位信号输入端,高电平有效。当此输入端保持两
11、个机器周期的高电平时,就可以完成复位操作。*返回 三、控制信号引脚:RST、ALE、PSEN和EARST/VPD(9脚):VPD :RST引脚的第二功能,备用电源输入端。当主电源Vcc 发生故障,降低到低电平规定值时,将+5V电源自动接入该引脚,为RAM提供备用电源,以保证RAM中的信息不丢失,使得复位后能继续正常运行。*返回三、控制信号引脚: RST、ALE、PSEN和EAALE/PROG(30脚):ALE:地址锁存允许信号端。正常工作时,该引脚以振荡频率的1/6固定输出正脉冲。CPU访问片外存储器时,该引脚输出信号作为锁存低8位地址的控制信号。它的负载能力为8个LS型TTL负载。*返回三、
12、控制信号引脚:ALE/PROG(30脚):PROG:是对片内带有4KB EPROM的8751编程写入时的编程脉冲输入端。*返回三、控制信号引脚:RST、ALE、PSEN和EAPSEN(29脚):程序存储器允许信号输出端。在访问片外ROM时,定时输出负脉冲作为读片外ROM的选通信号,接片外ROM 的OE端。它的负载能力为8个LS型TTL负载。*返回三、控制信号引脚:EA/Vpp(31脚):EA: 外部程序存储器地址允许输入端。当该引脚接高电平时,CPU访问片内EPROM/ROM并执行片内程序存储器中的指令,但当PC值超过0FFFH(片内ROM为4KB)时,将自动转向执行片外ROM中的程序。当该引
13、脚接低电平时,CPU只访问片外EPROM/ROM并执行外部程序存储器中的程序。*返回三、控制信号引脚:EA/Vpp(31脚):Vpp:对89C51片内EPROM固化编程时,编程电压输入端(12-21V)。*返回 四、I/O端口P0、P1、P2和P31、准双向2、P0口3、P1口4、P2口5、P3口*返回1、准双向当I/O口作为输入时,应先向此口锁存器写入全1, 此时该口引脚浮空,可作高阻抗输入。*返回2、P0口:漏极开路的8位准双向I/O口,每位能驱动8个LS型TTL负载。P0口可作为一个数据输入/输出口;在CPU访问片外存储器时,P0口为分时复用的低8位地址总线和8位数据总线。*返回 3、P
14、1口:带内部上拉电阻的8位准双向I/O端口,每位能驱动4个LS型TTL负载。*返回 4、P2口:P2口:带内部上拉电阻的8位准双向I/O端口,每位能驱动4个LS型TTL负载。在CPU访问片外存储器时,它输出高8位地址。*返回 5、P3口:带内部上拉电阻的8位准双向I/O端口,每位能驱动4个LS型TTL负载。P3口除作为一般I/O口外,每个引脚都有第二功能。*返回2.389C51存储器配置2.3.189C51存储器分类2.3.2程序存储器地址空间2.3.3数据存储器地址空间*返回2.3.1 89CC1存储器分类一、物理结构(哈佛结构)二、用户角度*返回一、物理结构(哈佛结构)*89C51存储器程
15、序存储器ROM数据存储器RAM片内程序存储器片外程序存储器片内数据存储器片外数据存储器返回二、用户角度*返回图2-4 89C51存储器配置二、用户角度1、片内、外统一编址的64K程序存储器地址空间。CPU访问片内、片外ROM指令用MOVC。*返回二、用户角度2、64K的片外数据存储器地址空间。访问片外RAM指令用MOVX。*返回二、用户角度3、256字节的片内数据存储器地址空间。访问片内RAM指令用MOV。上述三个存储空间地址是重叠的,89C51的指令系统采用不同的数据传送指令符号。*返回2.3.2 程序存储器地址空间一、用途:二、编址:三、寻址方式:*返回一、用途:用于存放编好的程序和表格常
16、数。*返回二、编址:80C51/8751片内ROM/EPROM的容量为4KB。地址为0000H0FFFH。片外最多可扩至64KB ROM/EPROM,地址为1000HFFFFH。片内外统一编址。*返回三、寻址方式:1、当 EA=“1”时:80C51的PC在00000FFFH范围内执行片内ROM中的程序,当指令地址超过0FFFH 后就自动转向片外ROM中取指令。*返回三、寻址方式:2、当 EA=”0”时:8051片内ROM不起作用,CPU只能从片ROM/EPROM中取指令。可以从 0000H 开始寻址。由于8031片内不带ROM ,所以使用时必须 EA=”0”。*返回三、寻址方式:3、8051从
17、片内ROM和片外ROM取指的速度相同。*返回三、寻址方式:4、程序存储器的保留存储单元。如表2-2所示。 *返回三、寻址方式:(1)0000H0002H三个单元:用作8051上电复位后引导程序的存放单元。因为复位后PC的内容为0000H,CPU总是从0000H开始执行程序。将转移指令存放到这三个单元,程序就被引导到指定的程序存储器空间去执行。*返回三、寻址方式:(2)0003H002AH单元:均分为五段,用作五个中断服务程序的入口。中断矢量地址表*返回0003H000AH 外部中断0中断地址区000BH0012H 定时/计数器0中断地址区0013H001AH 外部中断1中断地址区001BH00
18、22H 定时/计数器1中断地址区0023H002AH 串行中断地址区*2.3.3 数据存储器地址空间一、用途:二、片外RAM: 三、片内RAM: *返回一、用途:用于存放运算的中间结果、数据暂存和缓冲、标志位等。*返回二、片外RAM:地址:0000HFFFFH 寻址:用MOVX指令*返回三、片内RAM: 片内数据存储器最大可寻址256个单元, 分为两部分: 低128字节(00H7FH)是真正的RAM区; 高128字节(80HFFH)为 (SFR)区。高128字节和低128字节RAM中的配置及含义如图28和图29所示。*返回*79图28 低128字节RAM区图29 高128字节RAM区(SFR区
19、,特殊功能寄存器区)低128字节RAM1、89C51的32个工作寄存器与RAM安排在同一个队列空间里,统一编址并使用同样的寻址方式(直接寻址和间接寻址)。2、00H1FH地址安排为4组工作寄存器区,每组有8个工作寄存器(R0R7),共占32个单元。3、工作寄存器区后的16字节单元(20H2FH),可用位寻址方式访问其各位。*位寻址区(20H2FH) 这16个RAM单元具有双重功能。即可按字节存取,也可以对每个单元的任何一位位寻址。用作位寻址时,共有168128位,位地址为00H7FH。 如,欲把2FH单元中最高位置位成1,可使用如下位置位指令: SETB 7FH 图 2.10 RAM中的位寻址
20、区地址表 高128字节RAM特殊功能寄存器(SFR)89C51片内高128字节RAM中,有21个特殊功能寄存器(SFR),它们离散地分布在80HFFH的RAM空间中。访问特殊功能寄存器只允许使用直接寻址方式。这些特殊功能寄存器见图29。各SFR的名称及含义如表25所列。*84(1) 累加器ACC(E0H)累加器ACC是89C51最常用、最忙碌的8位特殊功能寄存器,许多指令的操作数取自于ACC,许多运算中间结果也存放于ACC。在指令系统中用A作为累加器ACC的助记符。*85(2) 寄存器B(F0H)在乘、除指令中,用到了8位寄存器B。乘法指令的两个操作数分别取自A和B,乘积存于B和A两个8位寄存
21、器中。除法指令中,A中存放被除数,B中放除数,商存放于A,B中存放余数。在其他指令中,B可作为一般通用寄存器或一个RAM单元使用。*86(3) 程序状态寄存器PSW(D0H)PSW是一个8位特殊功能寄存器,它的各位包含了程序执行后的状态信息,供程序查询或判别之用。各位的含义及其格式如表26所列。PSW除有确定的字节地址(D0H)外,每一位均有位地址,见表26。CyACF0RS1RS0OVPD7 D6 D5 D4 D3 D2 D1 D088(4) 栈指针SP(81H)堆栈指针SP为8位特殊功能寄存器,SP的内容可指向89C51片内00H7FH RAM的任何单元。系统复位后,SP初始化为07H,即
22、指向07H的RAM单元。 堆栈或数据缓冲区(30H7FH) 共80个RAM单元,用于存放用户数据或作堆栈。按字节存取。 堆栈指针SP初始值为07H,一般在程序初始化时应对SP设一初值。MCS51单片机堆栈 为了不影响工作寄存器的数据,一般在程序初始化时应对SP设一初值,如30H,或6FH9089C51在片内RAM中专门开辟出来一个区域,数据的存取是以“后进先出”的结构方式处理的,好像冲锋枪压入子弹。这种数据结构方式对于处理中断,调用子程序都非常方便。堆栈的操作有两种: 一种叫数据压入(PUSH),另一种叫数据弹出(POP)。89C51的堆栈指针SP是一个双向计数器。进栈时,SP内容自动增值,出
23、栈时自动减值。存取信息必须按“后进先出”或“先进后出”的规则进行。图211 堆栈的压入与弹出92(5) 数据指针DPTR(83H,82H)DPTR是一个16位的特殊功能寄存器,其高位字节寄存器用DPH表示(地址83H),低位字节寄存器用DPL表示(地址82H)。DPTR既可以作为一个16位寄存器来处理,也可以作为两个独立的8位寄存器DPH和DPL使用。DPTR主要用于存放16位地址,以便对64 KB片外RAM作间接寻址。*93(6) /端口P0P3(80H,90H,A0H,B0H)P0P3为4个8位特殊功能寄存器,分别是4个并行/端口的锁存器。它们都有字节地址,每一个口锁存器还有位地址,每一条
24、/线均可独立用作输入或输出。用作输出时,可以锁存数据;用作输入时,数据可以缓冲。图2-12所示为各个SFR所在的字节地址位置。空格部分为未来设计新型芯片可定义的SFR位置。*94图2-12 特殊功能寄存器SFR的位置2.4CPU时序2.4.1片内振荡器及时钟信号的产生*返回2.4.2机器周期和指令周期2.4.3CPU取指、执行周期时序2.4.1片内振荡器及时钟信号的产生*1、内部时钟电路:如图2-132、外部时钟电路:如图2-143、8051的片内振荡器及时钟发生器: 如图2-15返回2-13内部时钟电路 2-14外部时钟电路* XTAL2 XTAL1MCS-51C1C2CYS XTAL2 X
25、TAL1MCS-51+5VVSSTTL外部时钟源*982.4.1片内时钟信号的产生89C51芯片内部有一个高增益反相放大器,用于构成振荡器。构成稳定的自激振荡器:两端跨接石英晶体及两个电容。电容器C1和C2通常取30pF左右,可稳定频率并对振荡频率有微调作用。振荡脉冲频率范围为fOSC=024 MHz。如图2-15 示。返回*99图2-15 89C51的片内振荡器及时钟发生器*100 节拍与状态周期时钟发生器是一个2分频的触发器电路,向CPU提供两相时钟信号P1和P2。时钟信号的周期称为机器状态周期S(STATE),是振荡周期的2倍。在每个时钟周期(即机器状态周期S)的前半周期,相位1(P1)
26、信号有效,在每个时钟周期的后半周期,相位2(P2,节拍2)信号有效。每个时钟周期(以后常称状态S)有两个节拍(相)P1和P2,CPU就以两相时钟P1和P2为基本节拍指挥89C51单片机各个部件协调地工作。2.4.2机器周期和指令周期二、指令周期:*一、机器周期:返回周期指令的CPU 时序*P1P2S1振荡周期时钟周期机器周期机器周期指令周期XTAL2(OSC)S2S3S4S5S6S1S2S4S5S3S6P1P1P1P1P1P1P1P1P1P1P1P2P2P2P2P2P2P2P2P2P2P2一个机器周期是指CPU访问存储器一次所需的时间。例如,取指令、读存储器、写存储器等等。一个机器周期包括12
27、个振荡周期,分为6个S状态:S1S6。每个状态又分为两拍,称为P1和P2。因此,一个机器周期中的12个振荡周期表示为S1P1,S1P2,S2P1,S6P1,S6P2。若采用6MHz晶体振荡器,则每个机器周期为2s(微秒)机器周期如图所示返回指令周期:执行一条指令所需的时间。每条指令由一个或若干个字节组成。有单字节指令,双字节指令,多字节指令等。字节数少则占存储器空间少。每条指令的指令周期都由一个或几个机器周期组成。有单周期指令、双周期指令、和四周期指令。机器周期数少则执行速度快。指令周期返回*105综上所述,89C51单片机的基本时序定时单位有如下4个:振荡周期: 晶振的振荡周期,为最小的时序
28、单位。状态周期: 振荡频率经单片机内的二分频器分频后提供给片内CPU的时钟周期。因此,一个状态周期包含2个振荡周期。机器周期(MC): 1个机器周期由6个状态周期即12个振荡周期组成,是计算机执行一种基本操作的时间单位。指令周期: 执行一条指令所需的时间。一个指令周期由14个机器周期组成,依据指令不同而不同,见附录A。*1062.4.2CPU取指、执行周期时序每条指令的执行都可以包括取指和执指两个阶段。在取指阶段,CPU从内部或外部ROM中取出指令操作码及操作数,然后再执行这条指令。单字节和双字节的指令都可能是单机器周期或双周期,而三字节指令都是双周期的,只有乘、除指令占四周期。因此,执行一条
29、指令的时间(指令周期)分别是2s,4s和8s。如 图2-16所示返回*107图216 89C51单片机的取指/执行时序2.5复位及复位电路2.5.1复位操作2.5.2复位信号及其产生2.5.3复位电路*返回2.5.1复位操作一、复位是单片机的初始化操作。二、主要功能: 三、寄存器的复位状态:*返回复位操作主要功能PC初始化为0000H,使单片机从0000H单元开始执行程序当由于程序运行出错或操作错误使系统死锁状态时,为摆脱困境,也需要按复位键重新启动。*返回寄存器的复位状态*返回2.5.2复位信号及其产生一、复位信号:RST引脚为复位信号输入端。当RST引脚为高电平,且有效时间持续24个振荡周
30、期以上,才能复位。二、产生复位信号的电路逻辑图:如图2-17所示。*返回 图 2-17复位电路逻辑图*返回 复位电路施密特触发器片内RAMRST/VPDVCCVSSD1D22.5.3复位电路一、上电自动复位:是通过外部复位电路的电容充电实现。如图2-18(a)所示。二、按键手动复位:按键电平复位方式:如图2-18(b)所示。按键脉冲复位方式:如图2-18(c)所示。*返回图 2-18 (a) 上电复位电路只要Vcc的上升时间不超过1ms,就自动上电复位,即接通电源就完成了系统复位。*返回VCCCRVCCRST/VPDVSS1K 22F8051图 2-18 (b) 按键电平复位电路通过使复位端经
31、电阻与VCC电源接通而实现。*VCCCR2VCCRST/VPDVSS1K22F8051R1200RESET返回图 2-18 (c) 按键脉冲复位电路利用RC微分电路产生的正脉冲来实现复位。*VCCC1R2VCCRST/VPDVSS1K22F8051R11kRESET22FC2返回2.6输出/输入端口结构2.6.1 I/O端口概述2.6.2 P0口2.6.3 P1口2.6.4 P2口2.6.5 P3口2.6.6 端口的负载能力和接口要求*返回2.6.1 I/O端口概述18051单片机有四个8位并行I/O端口:P0、P1、P2和P3。2每个端口都是8位准双向口,共占32根引脚。3每一条I/O线都能
32、独立地用作输入或输出。4每个端口都包括一个锁存器(即特殊功能寄存器P0P3),一个输出驱动器和输入缓冲器,作输出是数据可以锁存,作输入时数据可以缓冲。*返回2.6.2 P0口一、结构二、P0口作为一般I/O口使用三、P0口作为地址/数据总线使用*返回一、结构P0口某位的结构由一个输出锁存器、二个三态输入缓冲器和输出驱动电路及控制电路组成。如图2-19所示。当C=0时,开关MUX被控为如图示位置,P0口为通用I/O口;当C=1时,开关拨向反相器3的输出端,P0口分时作为地址/数据总线使用。*返回功能:双向三态口,可用于数据的输入输出。在系统扩展时,还作为低8位地址线和数据总线的分时复用口。P0端
33、口8位中的一位结构图如下图。*图2-19 P0口某位的结构图当C=0时,开关MUX被控为如图示位置,P0口为通用I/O口;当C=1时,开关拨向反相器3的输出端,P0口分时作为地址/数据总线使用。返回读引脚读锁存器内部总线写入DCPQQ地址/数据控制CMUXVCCT1T2P0.X4312锁存器二、P0口作为一般I/O口使用1、P0口用作输出口2、P0口作输入口*返回1、P0口用作输出口当CPU执行输出指令时,写脉冲加在D锁存 器的CP上,这样,与内部总线相连的D端的数据取反后就出现在Q端上,又经输出级FET(T2)反相,在P0端口上出现的数据正好是内部总线的数据。这是一般的数据输出情况。*返回2
34、、P0口作输入口当执行一条由端口输入的指令时,“读引脚”脉冲把三态缓冲器2打开,这样,端口上的数据经过缓冲器2读入到内部总线。在端口进行输入操作前,应先向端口锁存器写入1,也就是使锁存器Q=0。因为控制线C=0,因此T1和T2全截止,引脚处于悬浮状态,可作高阻抗输入。*返回三、P0口作为地址/数据总线使用1P0口用作输出地址/数据总线以P0口引脚输出低8位地址或数据信息,MUX开关把CPU内部地址/数据线经反向器3与驱动场效应管FET(T2)栅极接通。上下两个FET处于反相,构成推拉式的输出电路(T1导通时上拉,T2导通时下拉),提高了负载能力。当P0口被地址/数据总线占用时,就无法再作I/O
35、口使用了。*返回三、P0口作为地址/数据总线使用2由P0口输入数据:在“读引脚”信号有效时,打开输入缓冲器2,使数据进入内部总线。*返回2.6.3 P1口一、P1口结构二、P1口用作通用I/O*返回2.6.3P1口一、P1口结构:其电路结构见图2-20,输出驱动部分与P0口不同,内部有上拉负载电阻与电源相连。实质上,电阻是两个场效应管FET并在一起:一个FET为负载管,其电阻固定。另一个FET可工作在导通或截止两种状态,使其总电阻值变化近似为0或阻值很大两种情况。当阻值近似为0时,可将引脚快速上拉至高电平;当阻值很大时,P1口为高阻输入状态。*返回图2-20 P1口某位的结构图*返回读引脚读锁
36、存器内部总线写入DCPQQVCCP1.X12锁存器2.6.3P1口二、P1口用作通用I/OP1口也是一个准双向口。在端口用作输入时,也必须先向对应的锁存器写入1,使FET截止。当P1口输出高电平时,能向外提供拉电流负载,所以不必再接上拉电阻。*返回2.6.4 P2口一、P2口结构二、P2口用作一般I/O口三、P2口用作高8位地址总线*返回一、P2口结构如图2-21所示,P2口某位的结构与P0口类似,有MUX开关。驱动部分与P1口类似,但比P1口多了一个转换控制部分。*返回图2-21 P2口某位的结构图*返回读引脚读锁存器内部总线写入DCPQQ地址/数据控制CMUXVCCP2.X锁存器二、P2口
37、用作一般I/O口1、当CPU对片内存储器和I/O口进行读/写(执行MOV 指令或EA=1时,执行MOVC指令)时,由内部硬件自动使开关MUX倒向锁存器的Q端,这时,P2口为一般I/O口。*返回二、P2口用作一般I/O口2、在只需扩展256B片外RAM的系统中,使用“MOVX A, Ri”类指令访问片外RAM时,寻址范围是256B,只需低8位地址线就可以实现。P2口不受该指令影响,仍可作通用I/O口。*返回二、P2口用作一般I/O口3、若扩展的RAM容量超过256B,使用“MOVX A,DPTR”类指令的寻址范围是64KB,此时,高8位地址总线用P2口输出。在片外RAM读/写周期内,P2口锁存器
38、仍保持原来端口的数据;在访问片外RAM周期结束后,多路开关MUX自动切换倒锁存器Q端。由于CPU对RAM的访问不是经常的,在这种情况下,P2口在一定的限度内仍可用作通用I/O口。*返回三、P2口用作高8位地址总线当CPU对片外存储器或I/O口进行读/写(执行MOVX指令或EA=0时执行MOVC指令)时,开关倒向地址线(右)端,这时,P2口只输出高8位地址。因为访问片外EPROM和RAM的操作往往接连不断,所以,P2口要不断送出高8位地址,此时P2口无法再用作通用I/O口。*返回2.6.5 P3口一、结构二、P3口作为通用I/O口使用三、P3口用作第二功能使用*返回一、结构1、P3口是一个多功能端口,其某一位的结构见图2-16。P3口与P1口的差别在于多了“与非”门3和缓冲器4。使得P3口除了具有P1口的准双向I/O功能外,还可以使用各引脚所
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 糖尿病演讲稿
- 肺吸虫病预防与治疗
- 普外科手术部位预防感染
- 糖尿病护理教学查房
- 高中女生安全主题班会
- 中职学生教育课件
- 气囊止血带安全使用
- 施工员培训案例分析
- 冬季灭鼠检查方案(模板)
- 初二课文学习课件
- GB/T 20624.1-2006色漆和清漆快速变形(耐冲击性)试验第1部分:落锤试验(大面积冲头)
- 一带一路战略课件
- 病毒性肺炎影像诊断新课件
- 中级计量经济学-计量试题题库
- 经济学原理-试题(B)
- 法定代表人、执行董事董事长、董事、监事、经理的任职文件
- 安保部绩效考核表
- 中草药高效栽培技术课件
- 四年级上册数学课件- 第八单元 田忌赛马 人教版(共17 张ppt)
- 广告效果测评整本书课件完整版电子教案全套课件最全教学教程ppt(最新)
- 广东开放大学秘书实务(本专2022春)-形考测试三答案
评论
0/150
提交评论